# **Computer Organization**

# **Architecture diagram:**



Top module: Simple\_Single\_CPU

# **Detailed description of the implementation:**

### Simple\_Sigle\_CPU.v:

基本上這個檔案就是將上圖的架構圖以 Verilog 實現,同樣的變數就像圖中的線路般將各個圖中的各個元件(即為 Verilog 當中 module)連結起來。

#### Adder.v:

Adder.v 的工作很簡單,就是將兩個 input 變數(src1\_i 和 src2\_i)相加之後給予 output 變數 sum\_o。

assign sum o=src1 i+src2 i;

### MUX\_2to1.v:

以 input 變數 select\_i 來分辨要輸出 input 變數 data0\_i 的值還是 data1\_i 的值。 always@(\*)begin

if(select\_i==1'b0)data\_o=data0\_i; //select\_i 為 0 , data\_o 存成 data0\_i 的值

else if(select\_i==1'b1)data\_o=data1\_i; //select\_i 為 1 , data\_o 存成 data1\_i 的值 end

#### Decoder.v:

在 always@當中以 if(instr\_op\_i==6'b??????)(或 else if)將不同的 instr\_op\_i(Op\_code) 做分類,並根據不同的 instr\_op\_i,分別給予 ALU\_op\_o、RegDst\_o、RegWrite\_o、ALUSrc\_o、Branch\_o 等 output 變數不同的輸出值。

#### ALUCtrl.v:

功能與 Decoder.v 相當類似,一樣是在 always@當中以 if(ALUOp\_i==3'b???)來做分類。根據不同的 ALUOp\_i,分別給予 ALUCtrl\_o output 變數不同的輸出值。值得注意的是,當 ALUOp\_i==3'b010 的時候,需再透過第二層的 if(funct\_i==6'h??)(或 if(funct\_i==6'b?????))來做分類。

#### Sign Extend.v:

目的是將 16 位二進位數 extend 成 32 位二進位數。做法是透過判別 input 變數 data\_i 的第 16 位(即 data\_i[15])是 0 還是 1,來決定是要在 data\_i 前面加上 16 個 0 還是 16 個 1。

always@(\*)begin

end

#### Shift Logical.v:

使用這個檔案特別處理 SRL。input 變數分別有 src\_i(R-type 中的 Rt)、sftamt\_i(R-type 中的 shamt)、ctrl\_i(輸入 ALUCtrl\_o),output 變數則分別為 shift\_o(為 1 表示當前的 MIPS 指令是 SRL)、sft\_result\_o(若當前 MIPS 指令是 SRL,就是 SRL 後的 result;其他指令時都為 0)。

always@(ctrl i,src i,sftamt i)begin

```
if(ctrl_i==4'b1000)begin shift_o=1; sft_result_o <= src_i >> sftamt_i; end //我將 SRL 的 ALUCtrl_o 指定為 4'b1000
```

else begin shift o=0; sft result o <= 0; end

end

#### ALU.v:

有兩個輸出變數,分別是 zero\_o 和 result\_o,以下分別說明:(其中 ctrl\_i 是輸入的 ALUCtrl\_o)

#### 1. zero o:

```
assign zero_beq=(result_o==0); // result_o 為 0 時,將 zero_beq 設為 1 assign zero_bne=(result_o!=0); // result_o 不為 0 時,將 zero_bne 設為 1 assign zero_o=(ctrl_i==4'b1011)? zero_bne:zero_beq; // ctrl_i 為 4'b1011 時(當 MIPS 指令是 BNE 時,我將 ALUCtrl_o 設為 4'b1011),zero_o 就是 zero_bne 的值,其他情況則都是 zero_beq 的值
```

## 2. result\_o:

```
在 always@當中以 case(ctrl_i)將不同的指令進行分類,並做出相應的計算,再
將計算結果存進 result o。
always@(ctrl_i,src1_i,src2_i)begin
 case(ctrl i)
     0:result o \leq src1 i & src2 i;
      1:result_o <= src1_i | src2_i;
      2:result o \le src1 i + src2 i;
     6:result o <= src1 i - src2 i;
     7:result o \le (src1 \ i \le src2 \ i)? 1:0;
     9:result o \leq src1 i;
      10:result_o <= src2_i << 16;
      11:result o <= src1 i - src2 i;
      12:result o \leq= \sim(src1 i | src2 i);
     default: result o \le 0;
 endcase
end
```

#### Shift\_Left\_Two\_32.v:

將 input 變數 data\_i 往左 shift 兩位並存進 output 變數 data\_o。 data o=data i<<2:

#### **Problems encountered and solutions:**

在寫這一次的程式作業的過程中,我總共遇到了兩個問題,分別是:

- 1. 首先遇到的是 ISE 的 license 問題,在初次試圖模擬的時候就遇到這個問題,所以也無法對程式進行 debug。在自己的電腦無法模擬,到了系計中使用系上的電腦還是無法模擬,直到後來才明白是 license 的有效期限(30 天)早已過期。因為想不出別的辦法,只好又在 Xilinx 官網上申請一新的帳號,以便取得一個新的為期 30 天的 license。
- 2. 因為一開始不太了解 MUX #(.size(5)) Mux\_Write\_Reg 中 #(.size(5)) 的使用方法,所以特別把原本 MUX\_2to1.v 分別改成 MUX\_32bit\_2to1.v 和 MUX\_5bit\_2to1.v 兩個檔案。但卻因為在 MUX\_32bit\_2to1.v 當中誤將原本的 size 改寫成 5(應該要改成 32),因而導致模擬的時候,就連第一個測資都跑不過。這個錯誤修正之後,除了 advance 的測資以外,基本測資就全部都過了。(註:不過當我所有的測資都測試成功之後,我又將 MUX 的寫法改回原來的樣子。)