#### revisão - Redes e Barramentos

- Redes
  - \* protocolos nomes e endereçamento, proteção, confiabilidade
  - \* latência total
    - = overhead\_transmissão proc 100% ocupado com envio
    - + tempo\_de\_vôo veloc da luz + atrasos hw
    - + |mensagem| / largura\_de\_banda [bits / bits/s]=[s]
    - + overhead\_recepção proc 100% ocupado recebendo
  - \* topologias

estáticas: ponto-a-ponto, estrela, anel, malha

dinâmicas: crossbar, barramento, redes Delta & família

- Barramentos características de vazão e latência
  - \* síncronos cmd; proc; rsp
  - \* assíncronos cmd; act; proc; rsp; act

HEPR Dento de Informática

ci212 - E/S (iii): interface com CPU e SO

2007-1

#### Entrada e Saída

- Tipos e Características de Dispositivos
- Arquitetura do Sistema de E/S
- Discos
- Redes, barramentos, vazão e latência
- Dispositivos, Interfaces com CPU e com Sist Operacional
  - \* Modelo de dispositivo
  - \* Espaços de endereçamento e hierarquia de barramentos
  - \* Modos de acesso por programa, interrupção, ADM
  - \* E/S e hierarquia de memória
- Desempenho e projeto

HEPR Dento de Informática

200

 $\underline{\text{ci212}} - \text{E/S}$  (iii): interface com CPU e SO

#### Organização de um periférico



staus controle entrada saída estado do periférico: dados prontos, erro, interr pendente modo de operação, comandos, formatação dos dados leitura pelo processador

escrito pelo processador

IIEPR Dento de Informática

#### Organização de um periférico (ii)

```
typedef struct Perif { // modelo de periférico
         status ;
    int
           controle;
    char leit;
    char escr;
 } Perif;
 Perif.controle = MODO_DE_OPERACAO ;
 Perif.escr = c ;
                             // envia um caracter
 // recebe bloco de caracteres do periférico
 for (i=0; i < TAM; i++) {
    while (Perif.status != PRONTO) { }; // busy wait
    recebidos[i] = Perif.leit;
 }
HEPR Dento de Informática
ci212 — E/S (iii): interface com CPU e SO
```

### Espaços de Endereçamento (i)

Periféricos mapeados em espaço disjunto (Intel x86) sinal do barramento indica se referência é E/S ou memória necessita instruções especiais para efetuar operações de E/S operações de E/S com instruções específicas in e out

Periféricos mapeados como memória faixa do espaço de endereçamento reservada para E/S endereço diferencia E/S de memória operações de E/S com instruções 'comuns' 1w e sw

TIEPP Dento de Informática
ci212 — E/S (iii): interface com CPU e SO 2007-

#### Espaços de Endereçamento (ii)

E/S em espaço de endereçam disjunto

sjunto Periféricos mapeados como memória





HEPR Dento de Informática

#### Classes de Periféricos

- Lentos e Preguiçosos:
  - \* teclado 10 caracteres por segundo
  - \* mouse 30 caracteres por segundo
- Rápidos e Gulosos:
  - \* disco rígido − 512 bytes em 0.1ms (≈4 Mbytes/s)
  - \* interface de rede rápida 1 Mbytes em 0.1ms ( $\approx 100$  Mbytes/s)
  - \* controlador de vídeo − 30 Kbytes em 1ms (≈30 Mbytes/s)

Tratamento diferente para as duas classes:

periféricos lentos podem esperar;

periféricos rápidos devem ser prontamente atendidos;

tratamento de grandes volumes é mais complexo

que o de caracteres individuais

+ detalhes em SO

HEPR Dento de Informática

ci212 — E/S (iii): interface com CPU e SO

2007-1

#### Hierarquia de Barramentos (i)



HEPR Dento de Informática

2007

ci212 — E/S (iii): interface com CPU e SO

#### Hierarquia de Barramentos (ii)



HEPR Dento de Informática

### Entrada e Saída Programada (i)

Transferências entre periférico e memória executadas por programa, palavra a palavra → dispositivos lentos e/ou poucos dados

```
for (i=0; i < TAM; i++)
    M[i] = Perif.dados;
   ld r1, DADOS(rP)
1
    st r1, 0(rM)
```



LIEPR Dento de Informática

ci212 - E/S (iii): interface com CPU e SO

2007-1

#### Entrada e Saída Programada (ii)

Eficiente para mensagens pequenas

espera ocupada → processador não faz trabalho útil, só efetua cópias entre periféricos e memória

```
for (i=0; i < TAM; i++) {
   while (Perif.status != PRONTO)
      { }; // busy wait
   M[i] = Perif.dados;
```

LIEPR Dento de Informática

ci212 — E/S (iii): interface com CPU e SO

# Eficiência de E/S Programada

- Periférico endereçado como E/S
  - \* recepção: periférico→ memória leituras na velocidade do barramento de E/S escritas na velocidade da memória (fila de escrita cheia)
  - \* transmissão: memória -- periférico leituras na velocidade da memória (faltas na cache) escritas na velocidade do barramento de E/S
- Periférico endereçado como memória
  - \* acessos desviam cache: referências na velocidade da memória
  - \* acessos através da cache: após ler registradores do periférico, invalidar bloco na cache (consistência com memória)
- Freqüentemente acessos de E/S desviam a cache por problemas de consistência entre o conteúdo dos registradores de status e as cópias na cache que são caducas

HEPR Dento de Informática

#### E/S por Interrupção (i)

CPU programa registrador de controle com operação a ser efetuada pelo periférico;

quando operação completa, periférico interrompe CPU

Enquanto periférico não está pronto processador fica livre para efetuar outras tarefas



HEPR Danto de Informática

ci212 - E/S (iii): interface com CPU e SO

2007-1

#### E/S por Interrupção (ii)

Quando detecta interrupção, processador salta para função que trata do evento sinalizado pela interrupção

Após tratar evento, processador busca instrução que teria sido executada, não fosse a interrupção



IIEPR Danto da Informática

ci212 — E/S (iii): interface com CPU e SO

2007-1

# E/S por Interrupção (iii)

- Operações numa função de tratamento de interrupções:
  - \* desabilita novas interrupções

de prioridade < esta

- \* salva registradores
- \* habilita interrupções

de prioridade  $\leq$  esta

- \* efetua tratamento do evento causador
- \* recompõe registradores
- \* habilita demais interrupções
- \* retorna
- código do tratador deve ser reentrante tratador de interrupção pode ser interrompido

IIEPR Dento de Informática

#### Acesso Direto à Memória (i)

CPU programa periférico e controlador de ADM; c-ADM efetua transferências entre periférico e memória; quando transferência completa, c-ADM interrompe CPU

ADM é bom para grandes volumes de dados



HEPR Panto da Informática 16

ci212 — E/S (iii): interface com CPU e SO

2007-1

#### Acesso Direto à Memória (ii)



inicialização pela CPU:  $ADM \rightarrow mem = &(Armaz[0]);$ 

ADM -> perif = (Interf[rxREDE]);

ADM→ tam = Interf.tam;

transfer pelo c-ADM: for ( ; ADM $\rightarrow$  tam > 0; ADM $\rightarrow$  tam-- )

(ADM→mem)++ = ADM→perif;
/\* interrompe processador \*/

HEDR Dento de Informática

ci212 — E/S (iii): interface com CPU e SO

2007-1

## Acesso Direto à Memória (iii)



#### Eficiente para mensagens grandes

canais de E/S

Se controlador de ADM suporta dispersão e coleta, scatter-gather porções de msgns distribuídas por vários armazenadores

IIFPR Dento de Informática 1

#### revisão: E/S e Computação

E/S concorre com computação de maneiras complexas



$$\mathcal{T}_{\mathsf{tarefa}} = \mathcal{T}_{\mathsf{cpu}} + \mathcal{T}_{\mathsf{E/S}} - \mathcal{T}_{\mathsf{concorr}}$$

IIEPR Dento de Informática 11

 $\underline{ci212-E/S}$  (iii): interface com CPU e SO

2007-1

### Desempenho de Caches e E/S

- Operações de E/S são:
  - \* movimentação entre periféricos e memória
  - \* modificação e/ou inspeção simples (checksum)
  - \* efetuadas em modo supervisor (pelo Sistema Operacional)
- Operações de E/S tem pouca localidade:
  - \* cópias e movimentação de dados
  - \* escalonamento de processos (interrupções, threads)
  - \* envolvimento do SO em cada operação de E/S

HEPR Danto de Informática 20

ci212 — E/S (iii): interface com CPU e SO

2007-1

# E/S e Caches (ii)

# P-1 P-2 interr() driver()



IIEPR Dento de Informática 21

#### E/S e Caches (iii)

Caches tem pouca eficácia para E/S por causa da baixa localidade e interferência do SO:

- interrupções causam poluição (expurgam blocos úteis)
- escalonamento do processador causa poluição
- cópias enchem fila de escrita e bloqueiam processador
- troca de contexto invalida conteúdo da cache
- operações nas filas de dispositivos causam re-escalonamento

HEPR Danto da Informática

ci212 — E/S (iii): interface com CPU e SO

2007-1

### resumo - Sistemas de E/S

- ullet  $\mathcal{T}_{\mathsf{tarefa}} = \mathcal{T}_{\mathsf{cpu}} + \mathcal{T}_{\mathsf{ES}} \mathcal{T}_{\mathsf{concorr}}$
- Hierarquia de barramentos desempenho desemp(CPU-cache) ≫ desemp(cache-mem) ≫ desemp(E/S)
- Espaço de endereçamento: como memória vs como E/S
- Tipos de barramento:
  - $oldsymbol{*}$  síncrono vs split transaction
- Processamento de E/S
  - \* por programa
  - \* por interrupção
  - \* acesso direto a memória
  - \* canais de E/S (c-ADM programáveis)

HEPR Danto da Informática