## Practica 5-a

#### Iscpu

```
± lscpu
Arquitectura:
                       x86 64
modo(s) de operación de las CPUs:32-bit, 64-bit
Orden de bytes:
                       Little Endian
CPU(s):
                       8
On-line CPU(s) list:
                       0 - 7
Hilo(s) de procesamiento por núcleo:2
Núcleo(s) por «socket»:4
Socket(s):
Modo(s) NUMA:
ID de fabricante:
                       GenuineIntel
Familia de CPU:
Modelo:
                       158
                       Intel(R) Core(TM) i7-7700HQ CPU @ 2.80GHz
Model name:
Revisión:
CPU MHz:
                       899.951
CPU max MHz:
                      3800,0000
CPU min MHz:
                      800.0000
                       5616.00
BogoMIPS:
Virtualización:
                      VT-x
Caché L1d:
                      32K
Caché L1i:
                      32K
Caché L2:
                      256K
Caché L3:
                      6144K
NUMA node0 CPU(s):
                       0-7
                       fpu vme de pse tsc msr pae mce cx8 apic sep mtrr
Flags:
_tsc art arch_perfmon pebs bts rep_good nopl xtopology nonstop_tsc aper
_1 sse4_2 x2apic movbe popcnt tsc_deadline_timer aes xsave avx f16c rdr
ep bmi2 erms invocid mox rdseed adx smap clflushopt xsaveopt xsavec xge
```

#### make info

```
antonio-Lenovo 3 ~/Documentos/git/PRACTICAS-EC/Pract
4420 ± make info
line size = 64B
cache size = 32K/32K/256K/6144K/
cache level = 1/1/2/3/
cache type = Data/Instruction/Unified/Unified/
```

### **CPU-World**

#### **General information**

| Туре                    | CPU / Microprocessor                                               |                         |
|-------------------------|--------------------------------------------------------------------|-------------------------|
| Market segment          | Mobile                                                             |                         |
| Family                  | Intel Core i7 Mobile                                               | $\overline{\mathbf{w}}$ |
| Model number 2          | <u>i7-7700HQ</u>                                                   | $\Psi$                  |
| CPU part number         | CL8067702870109 is an OEM/tray microprocessor                      | $\overline{\mathbf{w}}$ |
| Frequency 7             | 2800 MHz                                                           |                         |
| Maximum turbo frequency | 3800 MHz (1 core)<br>3600 MHz (2 cores)<br>3400 MHz (3 or 4 cores) |                         |
| Bus speed 📵             | 8 GT/s DMI                                                         |                         |
| Clock multiplier 🕝      | 28                                                                 |                         |
| Package                 | 1440-ball micro-FCBGA                                              |                         |
| Socket                  | BGA1440                                                            |                         |
| Size                    | 1.65" x 1.1" / 4.2cm x 2.8cm                                       |                         |
| Introduction date       | <u>January 3, 2017</u>                                             |                         |
| Price at introduction   | \$378                                                              |                         |

| Cache details  |                       |                       |                                |                                       |  |  |
|----------------|-----------------------|-----------------------|--------------------------------|---------------------------------------|--|--|
| Cache:         | L1 data               | L1 instruction        | L2                             | L3                                    |  |  |
| Size:          | 4 x 32 KB             | 4 x 32 KB             | 4 x 256 KB                     | 6 MB                                  |  |  |
| Associativity: | 8-way set associative | 8-way set associative | 4-way set associative          | 12-way set associative                |  |  |
| Line size:     | 64 bytes              | 64 bytes              | 64 bytes                       | 64 bytes                              |  |  |
| Comments:      | Direct-mapped         | Direct-mapped         | Non-inclusive<br>Direct-mapped | Inclusive<br>Shared between all cores |  |  |

# line.Ofast.png



# line.O0.png



# line.O1.png



# line.O2.png



#### Memoria

El objetivo de la practica ha sido ver la importacia que tiene la memoria cache en los procesadores y ademas poder calcular la capacidad que tiene la memoria cache de nuestro procesador.

Para ello hemos cogido diferentes tamaños de bloques a leer que tienen de tamaño 2\n B.

y luego con cada tamaño de bloque realizamos una cantidad elevada de operaciones, pero esas operaciones van a tener muy poco peso. Es decir son rápidas de realizar. Con ello podremos ver en como influye el tamaño del bloque. Para cada tamaño de bloque tomamos el tiempo antes y después de realizar las operaciones y asi podemos luego realizar la gráfica.

Yo diria que la optimizacion de nivel 0 es la que mejor representa la cache, ya que muestra un dato inequívocamente de cual es el tamaño de la cache, ya que las otras pueden dar lugar a confusiones.