

Scuola Politecnica e delle Scienze di Base Corso di Laurea in Ingegneria Informatica

### Elaborato in Architettura dei Sistemi Digitali

### Elaborato finale

Anno Accademico 2024/25

#### Studenti

Filomena Vigliotti matr. M63001734 Ciro Scognamilgio matr. M6300 Antonio Sirignano matr. M63001732

# Indice

| 1 | Ese                         | rcizio 1                                          | 1  |  |  |  |  |
|---|-----------------------------|---------------------------------------------------|----|--|--|--|--|
|   | 1.1                         | Multiplexer 16:1                                  | 1  |  |  |  |  |
|   |                             | 1.1.1 Progetto e architettura                     | 3  |  |  |  |  |
|   |                             | 1.1.2 Implementazione                             | 8  |  |  |  |  |
|   |                             | 1.1.3 Simulazione                                 | 12 |  |  |  |  |
|   | 1.2                         | Rete di interconnessione a 16 ingressi e 4 uscite | 15 |  |  |  |  |
|   |                             | 1.2.1 Progettazione                               | 16 |  |  |  |  |
|   |                             | 1.2.2 Implementazione                             | 20 |  |  |  |  |
|   |                             | 1.2.3 Simulazione                                 | 20 |  |  |  |  |
|   | 1.3                         | Implementazione su board del punto precedente     | 20 |  |  |  |  |
| 2 | Esercizio 2 - Sistema ROM+M |                                                   |    |  |  |  |  |
|   | 2.1                         | Progettazione                                     | 22 |  |  |  |  |
| 2 | 2.2                         | Implementazione                                   | 22 |  |  |  |  |
|   | 2.3                         | Simulazione                                       | 26 |  |  |  |  |
| 3 | Title                       |                                                   |    |  |  |  |  |
|   | 3.1                         | Section                                           | 30 |  |  |  |  |
| 4 | $\operatorname{Titl}$       | $\mathbf{e}$                                      | 34 |  |  |  |  |

| _            | IND         | INDICE |  |
|--------------|-------------|--------|--|
|              | 4.1 Section | 34     |  |
| 5            | Conclusion  | 38     |  |
| Bibliografia |             |        |  |

### Chapter 1

## Esercizio 1

#### 1.1 Multiplexer 16:1

Un multiplexer è una **macchina combinatoria**, ovvero una macchina la cui uscita in un determinato istante di tempo dipende solo dall'ingresso nel medesimo istante, e quindi realizza una funzione del tipo:

$$U = f(I)$$

dove I e U rappresentano rispettivamente gli insiemi limitati dei valori di ingresso e di uscita.

Il Multiplexer realizza una connessione n:1, ovvero connette n sorgenti a un'unica destinazione sulla base di segnali di selezione.

Un **Multiplexer lineare** è composto da n segnali in ingresso e n segnali di selezione. Tale dispositivo convoglia uno specifico segnale in ingresso verso l'uscita solo se il corrispondente segnale di selezione è

alto. Uno svantaggio di un dispositivo di questo tipo è il numero eccessivo di fili per i segnali di selezione. Per risolvere ciò si può aggiungere un **Decoder**, un altro dispositivo notevole, che riceve in ingresso una parola codice di n bit e presenta in uscita la sua rappresentazione decodificata di  $2^n$  bit.

Unendo un Multiplexer lineare a un Decoder, l'architettura diventa quella in figura, e si ottiene un componente definito **Multiplexer in-dirizzabile**, che diversamente da quello lineare, prende solo 2 segnali di selezione in ingresso. Un MUX indirizzabile è a sua volta una macchina notevole, caratterizzata da  $2^n$  ingressi, n ingressi di selezione e un'unica uscita.



Figure 1.1: multiplexer indirizzabile

Si vuole ora progettare un multiplexer indirizzabile 16:1, utilizzando un approccio per composizione, a partire da multiplexer 4:1.

Tale multiplexer è rappresentato di seguito.



Figure 1.2: multiplexer 16:1

#### 1.1.1 Progetto e architettura

Dapprima si utilizza un approccio per composizione per realizzare un multiplexer 4:1 con multiplexer 2:1.



Figure 1.3: multiplexer 2:1

Il primo componente che si realizza è un multiplexer 2:1, caratterizzato dalla seguente tabella di verità:

| $\mathbf{s_0}$ | $\mathbf{i}_1$ | $\mathbf{i_0}$ | u |
|----------------|----------------|----------------|---|
| 0              | 0              | 0              | 1 |
| 0              | 0              | 1              | 1 |
| 0              | 1              | 0              | 0 |
| 0              | 1              | 1              | 1 |
| 1              | 0              | 0              | 0 |
| 1              | 0              | 1              | 0 |
| 1              | 1              | 0              | 1 |
| 1              | 1              | 1              | 1 |

Table 1.1: Tabella di verità di un Mux $2{:}1$ 

da cui si ottiene l'equazione:

$$u = (i_0 \text{ AND } \bar{s_0}) \text{ OR } (i_1 \text{ AND } s_0)$$

Il successivo componente da costruire è un multiplexer 4:1.



Figure 1.4: multiplexer 4:1

Per composizione, a partire da 3 multiplexer 2:1, si può ottenere un multiplexer 4:1



Figure 1.5: multiplexer 4:1 per composizione di multiplexer 2:1

I 4 ingressi entrano in due multiplexer 2:1, che prendono due ingressi e producono un'uscita ciascuno; tali uscite vengono immesse nel terzo multiplexer, che produrrà l'unico output finale. Concettualmente, si divide la selezione in ingresso al multiplexer esterno in due parti:

- la parte meno significativa (indicata dal colore verde)  $s_0$ , viene posta in ingresso ai multiplexer del primo stadio e seleziona per ciascuno un filo in uscita;
- la parte più significativa (indicata dal colore viola)  $s_1$  entra nel multiplexer del secondo stadio e decide quale dei due fili, provenienti dai due blocchi precedenti, sarà immessa in uscita.

In maniera analoga si procede con la progettazione del multiplexer 16:1.

Anche in questo caso, sono stati usati dei colori per identificare i collegamenti tra le componenti.



Figure 1.6: multiplexer 16:1 per composizione di multiplexer 4:1

#### 1.1.2 Implementazione

Per l'implementazione si procede con un approccio di tipo strutturale, iniziando quindi dalla codifica del multiplexer 2:1, e, a partire da questo si compongnono dispositivi sempre più complessi fino ad arrivare all'obiettivo del multiplexer 16:1.

Mux 2:1 Di seguito il codice riguardante il Mux 2:1.

```
library IEEE;
   use IEEE.STD_LOGIC_1164.all;
   entity mux_21 is
4
       port
            i0, i1: in std_logic;
            s0: in std_logic;
            u: out std_logic
       );
10
   end mux_21;
11
12
   architecture rtl of mux_21 is
13
   begin
14
       u \le i0 when s0='0' else
            i1 when s0='1' else
            '-';
17
   end rtl;
```

Code 1.1: Multiplexer 2:1 in VHDL

L'interfaccia del componente ha come ingressi i0 ed i1, come selezione s0 e come uscita u.

Al seguito della definizione dell'interfaccia, si definisce il comportamento dell'entità, che risponde alla tabella della verità 1.1.

#### Mux 4:1 Si prosegue con il Mux 4:1.

Come anticipato, viene costruito a partire da tre mux 2:1.

```
library IEEE;
   use IEEE.std_logic_1164.all;
   entity mux_41 is
        port
        (
6
            i: in std_logic_vector(0 to 3);
            s: in std_logic_vector(1 downto 0);
            u: out std_logic
9
10
        );
   end mux_41;
11
12
   architecture structural of mux_41 is
13
        signal u_mid: std_logic_vector(0 to 1);
14
15
        component mux_21 is
16
            port (
17
                     i0, i1: in std_logic;
18
                     s0: in std_logic;
19
                     u: out std_logic
20
21
                 );
        end component;
23
        begin
24
            mux0to1: FOR k IN 0 TO 1 GENERATE
25
                 m: mux_21
26
                 port map
27
                 (
28
29
                     i(k*2),
                     i(k*2 + 1),
30
                     s(0),
                     u_mid(k)
32
                 );
33
            end GENERATE;
34
35
            mux_2: mux_21
36
                 port map
37
                 (
38
                     u_mid(0),
                     u_{mid}(1),
                     s(1),
41
```

Code 1.2: Multiplexer 4:1 in VHDL

In quest'entità, l'interfaccia è dichiarata come segue:

- Il parametro i vettore di 4 elementi, ognuno corrispondente ad un ingresso del mux 4:1.
- Il parametro s vettore di 2 elementi, ognuno corrispondente ad un ingresso di selezione.
- Il parametro u corrispondente all'uscita del multiplexer.

A seguire si definisce la struttura del mux 4:1, utilizzando mux 2:1 come componenti.

Con il ciclo for, vengono stanziati i primi due mux 2:1, i quali riceveranno in ingresso rispettivamente, gli ingressi del mux 4:1 e la loro uscita è il vettore d'appoggio u\_mid, il quale è talvolta l'ingresso del terzo mux 2:1.

Mux 16:1 In maniera analoga si procede con la costruzione del mux 16:1. Il codice è il seguente:

```
library IEEE;
use IEEE.std_logic_1164.all;
a entity mux_161 is
```

```
port
5
         (
6
             i: in std_logic_vector(0 to 15);
             s: in std_logic_vector(3 downto 0);
             u: out std_logic
        );
10
    end mux_161;
11
12
    architecture structural of mux_161 is
13
14
        signal u_mid: std_logic_vector(0 to 3);
15
        component mux_41 is
             port
18
19
                  i: in std_logic_vector(0 to 3);
20
                  s: in std_logic_vector(0 to 1);
21
                  u: out std_logic
22
             );
23
        end component;
24
25
        begin
             mux0to3: FOR k IN 0 TO 3 GENERATE
27
                  m: mux_41
28
                  port map
29
30
                       i => i((k*4) to (k*4 + 3)),
31
                       s \Rightarrow s(1 \text{ downto } 0),
32
                       u \Rightarrow u_mid(k)
33
                  );
34
             end GENERATE;
             mux_2: mux_41
37
                  port map
38
                  (
39
                       i \Rightarrow u_mid,
40
                       s \Rightarrow s(3 \text{ downto } 2),
41
                       u => u
42
43
                  );
    end structural;
```

Code 1.3: Multiplexer 16:1 in VHDL

#### 1.1.3 Simulazione

Per la simulazione, vi è la necessità di un testbench, il quale generiamo in maniera automatica tramite software appositi.

In tale progetto la generazione viene effettuata tramite ChatGPT ed il codice è il seguente:

```
library IEEE;
   use IEEE.std_logic_1164.all;
   use IEEE.numeric_std.all; -- Libreria necessaria per `to_unsigned`
   entity tb_mux_161 is
   end tb_mux_161;
   architecture behavior of tb_mux_161 is
        -- Component declaration
        component mux_161
            port (
11
                i: in std_logic_vector(0 to 15);
12
                s: in std_logic_vector(3 downto 0);
13
                u: out std_logic
14
            );
15
        end component;
16
        -- Signals for testing
        signal i: std_logic_vector(0 to 15);
        signal s: std_logic_vector(3 downto 0);
20
        signal u: std_logic;
21
22
   begin
23
        -- Instantiate the unit under test (UUT)
24
        uut: mux_161
25
            port map (
                i => i,
                s => s,
                u \Rightarrow u
29
            );
30
31
        -- Test process
32
        stim_proc: process
33
            variable expected_output: std_logic; -- Variabile per il
34

→ controllo
```

```
begin
35
            -- Initialize inputs
36
            i <= (others => '0');
37
            s <= "0000";
            wait for 10 ns;
39
40
            -- Apply test cases
41
            for sel in 0 to 15 loop
42
                -- Set the ith bit of i to '1'
43
                i <= (others => '0');
44
                i(sel) <= '1';
45
                -- Set the selector
                s <= std_logic_vector(to_unsigned(sel, 4));</pre>
49
                -- Aspetta che l'uscita si stabilizzi
50
                wait for 10 ns;
51
52
                -- Calcola l'uscita attesa
53
                expected_output := i(sel);
55
                 -- Controlla se l'uscita è corretta
                if u = expected_output then
57
                     report "Test passed for s = " & integer'image(sel) &
58
                            ", u = " & std_logic'image(u);
59
                else
60
                     report "Test failed for s = " & integer'image(sel) &
61
                             ": expected = " &
62
                             → std_logic'image(expected_output) &
                             ", got = " & std_logic'image(u)
63
                            severity error;
                end if;
66
            end loop;
67
            -- Fine simulazione
68
            report "All tests completed";
69
            wait;
70
        end process;
71
72
   end behavior;
```

Code 1.4: Testbench multiplexer 16:1 in VHDL

Una volta generato ciò, utilizzando i software GHDL e GTKWAVE,

#### vengono eseguiti i seguenti comandi:

```
[antoniosirignano@Antonios-MacBook-Pro Problema_1 % ghdl -a mux_2_1.vhdl
antoniosirignano@Antonios-MacBook-Pro Problema_1 % ghdl -a mux_4_1.vhdl
antoniosirignano@Antonios-MacBook-Pro Problema_1 % ghdl -a mux_16_1.vhdl
antoniosirignano@Antonios-MacBook-Pro Problema_1 % ghdl -a tb_mux_16_1.vhdl
antoniosirignano@Antonios-MacBook-Pro Problema_1 % ghdl -e tb_mux_161
antoniosirignano@Antonios-MacBook-Pro Problema_1 % ghdl -r tb_mux_161 --wave=mux_16_1.ghw
tb\_mux\_16\_1.vhdl:58:17:@20ns:(report note): Test passed for s=0, u='1'\\ tb\_mux\_16\_1.vhdl:58:17:@30ns:(report note): Test passed for s=1, u='1'
tb_mux_16_1.vhdl:58:17:@40ns:(report note): Test passed for s = 2, u = 0
tb_{mux_16_1.vhdl:58:17:@50ns:(report note): Test passed for s = 3, u = '1'
tb_mux_16_1.vhdl:58:17:@60ns:(report note): Test passed for s = 4, u =
tb_mux_16_1.vhdl:58:17:@70ns:(report note): Test passed for s = 5, u =
tb_mux_16_1.vhdl:58:17:@80ns:(report note): Test passed for
tb_mux_16_1.vhdl:58:17:@90ns:(report note): Test passed for s = 7, u =
tb_mux_16_1.vhdl:58:17:@100ns:(report note): Test passed for s=8,\ u=tb_mux_16_1.vhdl:58:17:@110ns:(report note): Test passed for <math>s=9,\ u=10.00
tb_mux_16_1.vhdl:58:17:@120ns:(report note): Test passed for s = 10, u = 10
tb_mux_16_1.vhdl:58:17:@130ns:(report note): Test passed for
tb_mux_16_1.vhdl:58:17:@140ns:(report note): Test passed for s = 12, u =
tb_mux_16_1.vhdl:58:17:@150ns:(report note): Test passed for s = 13, u = '1' tb_mux_16_1.vhdl:58:17:@160ns:(report note): Test passed for s = 14, u = '1'
tb_mux_16_1.vhdl:58:17:@170ns:(report note): Test passed for s =
tb_mux_16_1.vhdl:69:9:@170ns:(report note): All tests completed
antoniosirignano@Antonios-MacBook-Pro Problema_1 % gtkwave mux_16_1.ghw
GTKWave Analyzer v3.4.0 (w)1999-2022 BSI
[0] start time.
[170000000] end time.
[170000000] end time.
2024-11-25 18:54:06.970 gtkwave[78165:3049537] +[IMKClient subclass]: chose IMKClient_Modern
2024-11-25 18:54:06.970 gtkwave[78165:3049537] +[IMKInputSession subclass]: chose IMKInputSession_Modern
```

Figure 1.7: Comandi per la simulazione

Con l'esecuzione dell'ultimo comando, vi si apre una nuova finestra che permette la visualizzazione delle onde:



Figure 1.8: Risultati della simulazione: waveform

## 1.2 Rete di interconnessione a 16 ingressi e 4 uscite

Una rete di interconnessione è è un tipo di rete di commutazione che permette di instradare i segnali da un insieme di ingressi a un insieme più ridotto di uscite. Tale rete può essere progettata attraverso un adeguato utilizzo di Multiplexer e Demultiplexer.

Nel caso in esame, si vuole progettare una rete che prenda 16 ingressi e restituisca 4 uscite. Si utilizza anche in questo caso un approccio per composizione, a partire dal Multiplexer 16:1 implementato nell'esercizio precedente, la cui uscita sarà posta in ingresso a un Demultiplexer 1:4.



La rete complessiva sarà fatta in questo modo:

Figure 1.9: Rete di interconnesione

### 1.2.1 Progettazione

Anche in questo caso, prima di procedere all'implementazione della rete nel complesso, si costruisce il Demultiplexer 4:1 a partire da Demultiplexer 2:1.

Un Demultiplexer 1:u è un dispositivo che prende un solo segnale di ingresso, due segnali di selezione e a partire da essi restituisce u uscite. Un Demultiplexer 2:1 è un dispositivo fatto in questo modo:



Figure 1.10: Demux 1:2

Tale componente è caratterizzato dalla seguente tabella di verità:

| $\mathbf{s_0}$ | $\mathbf{i_0}$ | $\mathbf{u_0}$ | $\mathbf{u_1}$ |
|----------------|----------------|----------------|----------------|
| 0              | 0              | 0              | 0              |
| 0              | 1              | 1              | 0              |
| 1              | 0              | 0              | 0              |
| 1              | 1              | 0              | 1              |

Table 1.2: Tabella di verità di un Demux 2:1

Da cui si ricavano le seguenti equazioni relative alle uscite:

$$u_0 = (i_0 \text{ AND } \bar{s_0})$$

$$u_1 = (i_0 \text{ AND } s_0)$$

A partire dalla composizione di dispositivi di questo tipo, si può real-

izzare un Demultiplexer 1:4, come rappresentato in figura.

Figure 1.11: Demux 1:4 composto a partire da Demux 1:2

Utilizzando il Demultiplexer appena progettato, al cui ingresso si fa corrispondere l'uscita del Multiplexer 16:1, progettato nell'esercizio precedente, si ottiene la rete di interconnessione, così formata:



Figure 1.12: Rete di interconnessione: funzionamento interno

Nell'immagine, i colori sono stati usati per rendere più chiari i collegamenti tra segnali.

- $1.2.2\quad Implementazione$
- 1.2.3 Simulazione
- 1.3 Implementazione su board del punto precedente

### Chapter 2

## Esercizio 2 - Sistema

## ROM+M

Il sistema che si vuole costruire consiste in due elementi principali: una ROM (Read-Only-Memory) puramente combinatoria e una macchina combinatoria M, che esegue una trasformazione sui dati letti da M e li pone in uscita. La ROM si compone di 16 locazioni di memoria, ciascuna contenente una stringa di 8 bit. Il sistema prende in ingresso un indirizzo di 4 bit, che permetterà di accedere a una delle locazioni della ROM; il dato in tale locazione viene posto in uscita alla ROM, e quindi in ingresso alla macchina M. La macchina M deve effettuare una trasformazione sulla stringa di 8 bit, in modo da restituire in uscita una stringa di 4 bit. La trasformazione scelta consiste nel sommare i 4 bit più significativi della stringa con i 4 bit meno significativi, la stringa di 4 bit risultante sarà restituita come uscita all'intero sistema.



Figure 2.1: ROM + M

#### 2.1 Progettazione

La progettazione consiste nella realizzazione dei due componenti fondamentali del sistema: ROM e M.

#### 2.2 Implementazione

Dapprima si implementa la ROM, in cui sono memorizzati 16 elementi, ciascuno da 8 bit. Il codice sottostante crea l'entità ROM, al cui ingresso è presente un vettore da 4 bit di  $std\_logic$  che rappresenta l'indirizzo, e in uscita restituisce un vettore di 8 bit. Vengono poi definite le stringhe di bit contenute nella ROM. Nel processo main, si pone in uscita l'elemento corrispondente alla locazione address.

```
library IEEE;
use IEEE.STD_LOGIC_1164.ALL;
use IEEE.NUMERIC_STD.ALL;
```

```
entity ROM is
        port (
8
            address: in STD_LOGIC_VECTOR(3 downto 0);
            dout: out STD_LOGIC_VECTOR(7 downto 0)
10
             );
11
   end entity ROM;
12
13
   architecture RTL of ROM is
14
15
   type MEMORY is array(15 downto 0) of STD_LOGIC_VECTOR(7 downto 0);
    \hookrightarrow --memoria da N locazioni che contengono 8 bit
    constant ROM_N: MEMORY := (
^{17}
        "01000000",
                      -- in locazione 15
18
        "01000001",
19
        "01000010",
20
        "01000011",
21
        "00010100",
22
        "01000101",
23
        "00000110",
24
        "01000111",
25
        "00001000",
        "00001001",
27
        "01001010",
28
        "00001011",
29
        "00001100",
30
        "00001101",
31
        "10001010",
32
        "00001001" --in locazione 0
34
   );
35
36
37
   begin
   main: process(address)
38
39
   dout<= ROM_N(TO_INTEGER(unsigned(address))); --lettura dalla rom</pre>
   end process main;
41
   end architecture RTL;
```

Code 2.1: Implementazione ROM in VHDL

Si procede poi con l'implementazione del componente M, che effettua la trasformazione.

```
library IEEE;
   use IEEE.STD_LOGIC_1164.ALL;
   use IEEE.NUMERIC_STD.ALL;
   entity M is
       port (
       ingresso: in std_logic_vector(7 downto 0);
       uscita: out std_logic_vector(3 downto 0)
10
   end entity M;
11
12
   architecture Behavioral of M is
13
   begin
14
       process (ingresso)
15
       begin
16
            -- Somma dei 4 bit pi significativi e dei 4 meno
            → significativi
        uscita <= std_logic_vector(unsigned(ingresso(7 downto 4)) +</pre>
18
         → unsigned(ingresso(3 downto 0)));
       end process;
19
   end Behavioral;
20
21
22
```

Code 2.2: Macchina M

Nel processo si pone come uscita della macchina la somma tra i bit più significativi dell'ingresso (dal bit 7 al 4) e dei bit meno significativi (dal bit 3 allo 0).

Le due componenti sono parte del sistema S che è così implementato:

```
bout: out std_logic_vector(3 downto 0) --uscita complessiva

→ del sistema

           );
9
   end ROMplusM;
10
11
   architecture structural of ROMplusM is
12
   signal u0 : std_logic_vector(7 downto 0) := "00000000";
13
14
   component ROM
15
                 port (
16
                     address: in STD_LOGIC_VECTOR(3 downto 0);
17
                     dout: out STD_LOGIC_VECTOR(7 downto 0)
                 );
19
                 end component;
20
21
    component M
               port (
22
                ingresso: in std_logic_vector(7 downto 0);
23
                uscita: out std_logic_vector(3 downto 0)
24
               );
25
26
                end component;
27
   begin
   -- Istanza della ROM
29
    rom_instance: ROM
30
        port map (
31
            address => A,
32
            dout => u0
33
        );
34
     - Istanza della macchina combinatoria M
35
        transform: M
36
            port map (
                 ingresso => u0,
38
39
                 uscita => bout
            );
40
   end structural;
41
```

Code 2.3: Sistema S

Tale sistema è stato costruito come structural: sono stati dichiarati i componenti, e ne sono state definite le istanze. Si è utilizzato un segnale di supporto u0, che funge da segnale intermedio tra l'uscita della ROM e l'ingresso della macchina.

Si osserva lo schematic fornito dall'ambiente di sviluppo Vivado:



Figure 2.2: Schematic di S

#### 2.3 Simulazione

Per procedere alla simulazione si realizza un testbench, con diversi casi di test, che permettano di osservare il comportamento del sistema.

```
library IEEE;
   use IEEE.STD_LOGIC_1164.ALL;
   use IEEE.NUMERIC_STD.ALL;
   entity ROMplusM_tb is
   -- Un testbench non ha porte, n'entituota.
   end ROMplusM_tb;
   architecture behavior of ROMplusM_tb is
10
       -- Component declaration for the unit under test (UUT)
11
       component ROMplusM
12
           Port (
13
               A: in std_logic_vector(3 downto 0);
14
               bout: out std_logic_vector(3 downto 0)
15
           );
16
       end component;
17
       -- Signals to connect to the UUT
       signal A_tb: std_logic_vector(3 downto 0) := (others => '0');
        → Ingresso inizializzato a 0
       signal bout_tb: std_logic_vector(3 downto 0); -- Uscita
21
22
```

```
begin
23
24
        -- Instantiation of the UUT (Unit Under Test)
25
        uut: ROMplusM
            Port map (
                A \Rightarrow A_tb
28
                bout => bout_tb
29
            );
30
31
        -- Stimulus process to provide inputs and check outputs
32
        stimulus_process: process
33
        begin
34
            -- Test 1: Indirizzo A = 0
            A_tb <= "0000";
            wait for 10 ns;
38
            -- Test 2: Indirizzo A = 1
39
            A tb <= "0001";
40
            wait for 10 ns;
41
42
            -- Test 3: Indirizzo A = 2
43
            A_tb <= "0010";
            wait for 10 ns;
45
46
             -- Test 4: Indirizzo A = 3
47
            A_tb <= "0011";
48
            wait for 10 ns;
49
50
             -- Test 5: Indirizzo A = 5
51
            A_tb <= "0101";
52
            wait for 10 ns;
             -- Test 6: Indirizzo A = 7
            A tb <= "0111";
56
            wait for 10 ns;
57
58
             -- Test 7: Indirizzo A = 10
59
            A_tb <= "1010";
60
            wait for 10 ns;
61
            -- Test 8: Indirizzo A = 255
            A_tb <= "1111";
64
            wait for 10 ns;
65
66
            -- Fine simulazione
67
            wait;
```

```
end process;

end behavior;
```

Code 2.4: Testbench

La seguente figura permette la visualizzazione delle waveform.



Figure 2.3: Waveform della simulazione di S

Si procede con dei test effettuati manualmente per mostrare la correttezza nel funzionamento del sistema S. Per consentire una maggiore leggibilità, si è scelto di visualizzare gli indirizzi come *Unsigned Decimal*.

Nel caso A=0, si accede alla stringa 00001001, sommando i bit meno significativi con quelli più significativi si ottiene 0000+1001=1001; nel caso A=5, si accede alla stringa 01001010, e procedendo come sopra si ottiene 0100+1010=1110.

Come si può vedere, i risultati di questi test coincidono con il comportamento atteso dal sistema e che sono mostrati nella waveform relativa alla simulazione.

### Chapter 3

## Title

Lorem ipsum dolor sit amet, consectetuer adipiscing elit. Ut purus elit, vestibulum ut, placerat ac, adipiscing vitae, felis. Curabitur dictum gravida mauris.

#### 3.1 Section ...

Lorem ipsum dolor sit amet, consectetuer adipiscing elit. Ut purus elit, vestibulum ut, placerat ac, adipiscing vitae, felis. Curabitur dictum gravida mauris. Nam arcu libero, nonummy eget, consectetuer id, vulputate a, magna. Donec vehicula augue eu neque. Pellentesque habitant morbi tristique senectus et netus et malesuada fames ac turpis egestas. Mauris ut leo. Cras viverra metus rhoncus sem. Nulla et lectus vestibulum urna fringilla ultrices. Phasellus eu tellus sit amet tortor gravida placerat. Integer sapien est, iaculis in, pretium quis,

viverra ac, nunc. Praesent eget sem vel leo ultrices bibendum. Aenean faucibus. Morbi dolor nulla, malesuada eu, pulvinar at, mollis ac, nulla. Curabitur auctor semper nulla. Donec varius orci eget risus. Duis nibh mi, congue eu, accumsan eleifend, sagittis quis, diam. Duis eget orci sit amet orci dignissim rutrum.

Nam dui ligula, fringilla a, euismod sodales, sollicitudin vel, wisi. Morbi auctor lorem non justo. Nam lacus libero, pretium at, lobortis vitae, ultricies et, tellus. Donec aliquet, tortor sed accumsan bibendum, erat ligula aliquet magna, vitae ornare odio metus a mi. Morbi ac orci et nisl hendrerit mollis. Suspendisse ut massa. Cras nec ante. Pellentesque a nulla. Cum sociis natoque penatibus et magnis dis parturient montes, nascetur ridiculus mus. Aliquam tincidunt urna. Nulla ullamcorper vestibulum turpis. Pellentesque cursus luctus mauris.

Nulla malesuada porttitor diam. Donec felis erat, congue non, volutpat at, tincidunt tristique, libero. Vivamus viverra fermentum felis. Donec nonummy pellentesque ante. Phasellus adipiscing semper elit. Proin fermentum massa ac quam. Sed diam turpis, molestie vitae, placerat a, molestie nec, leo. Maecenas lacinia. Nam ipsum ligula, eleifend at, accumsan nec, suscipit a, ipsum. Morbi blandit ligula feugiat magna. Nunc eleifend consequat lorem. Sed lacinia nulla vitae enim. Pellentesque tincidunt purus vel magna. Integer non enim. Praesent euismod nunc eu purus. Donec bibendum quam in tellus. Nullam cursus pulvinar lectus. Donec et mi. Nam vulputate

metus eu enim. Vestibulum pellentesque felis eu massa.

Quisque ullamcorper placerat ipsum. Cras nibh. Morbi vel justo vitae lacus tincidunt ultrices. Lorem ipsum dolor sit amet, consectetuer adipiscing elit. In hac habitasse platea dictumst. Integer tempus convallis augue. Etiam facilisis. Nunc elementum fermentum wisi. Aenean placerat. Ut imperdiet, enim sed gravida sollicitudin, felis odio placerat quam, ac pulvinar elit purus eget enim. Nunc vitae tortor. Proin tempus nibh sit amet nisl. Vivamus quis tortor vitae risus porta vehicula.

Fusce mauris. Vestibulum luctus nibh at lectus. Sed bibendum, nulla a faucibus semper, leo velit ultricies tellus, ac venenatis arcu wisi vel nisl. Vestibulum diam. Aliquam pellentesque, augue quis sagittis posuere, turpis lacus congue quam, in hendrerit risus eros eget felis. Maecenas eget erat in sapien mattis porttitor. Vestibulum porttitor. Nulla facilisi. Sed a turpis eu lacus commodo facilisis. Morbi fringilla, wisi in dignissim interdum, justo lectus sagittis dui, et vehicula libero dui cursus dui. Mauris tempor ligula sed lacus. Duis cursus enim ut augue. Cras ac magna. Cras nulla. Nulla egestas. Curabitur a leo. Quisque egestas wisi eget nunc. Nam feugiat lacus vel est. Curabitur consectetuer.

Suspendisse vel felis. Ut lorem lorem, interdum eu, tincidunt sit amet, laoreet vitae, arcu. Aenean faucibus pede eu ante. Praesent enim elit, rutrum at, molestie non, nonummy vel, nisl. Ut lectus eros,

malesuada sit amet, fermentum eu, sodales cursus, magna. Donec eu purus. Quisque vehicula, urna sed ultricies auctor, pede lorem egestas dui, et convallis elit erat sed nulla. Donec luctus. Curabitur et nunc. Aliquam dolor odio, commodo pretium, ultricies non, pharetra in, velit. Integer arcu est, nonummy in, fermentum faucibus, egestas vel, odio.

Sed commodo posuere pede. Mauris ut est. Ut quis purus. Sed ac odio. Sed vehicula hendrerit sem. Duis non odio. Morbi ut dui. Sed accumsan risus eget odio. In hac habitasse platea dictumst. Pellentesque non elit. Fusce sed justo eu urna porta tincidunt. Mauris felis odio, sollicitudin sed, volutpat a, ornare ac, erat. Morbi quis dolor. Donec pellentesque, erat ac sagittis semper, nunc dui lobortis purus, quis congue purus metus ultricies tellus. Proin et quam. Class aptent taciti sociosqu ad litora torquent per conubia nostra, per inceptos hymenaeos. Praesent sapien turpis, fermentum vel, eleifend faucibus, vehicula eu, lacus.

### Chapter 4

## Title

Lorem ipsum dolor sit amet, consectetuer adipiscing elit. Ut purus elit, vestibulum ut, placerat ac, adipiscing vitae, felis. Curabitur dictum gravida mauris.

#### 4.1 Section ...

Lorem ipsum dolor sit amet, consectetuer adipiscing elit. Ut purus elit, vestibulum ut, placerat ac, adipiscing vitae, felis. Curabitur dictum gravida mauris. Nam arcu libero, nonummy eget, consectetuer id, vulputate a, magna. Donec vehicula augue eu neque. Pellentesque habitant morbi tristique senectus et netus et malesuada fames ac turpis egestas. Mauris ut leo. Cras viverra metus rhoncus sem. Nulla et lectus vestibulum urna fringilla ultrices. Phasellus eu tellus sit amet tortor gravida placerat. Integer sapien est, iaculis in, pretium quis,

viverra ac, nunc. Praesent eget sem vel leo ultrices bibendum. Aenean faucibus. Morbi dolor nulla, malesuada eu, pulvinar at, mollis ac, nulla. Curabitur auctor semper nulla. Donec varius orci eget risus. Duis nibh mi, congue eu, accumsan eleifend, sagittis quis, diam. Duis eget orci sit amet orci dignissim rutrum.

Nam dui ligula, fringilla a, euismod sodales, sollicitudin vel, wisi. Morbi auctor lorem non justo. Nam lacus libero, pretium at, lobortis vitae, ultricies et, tellus. Donec aliquet, tortor sed accumsan bibendum, erat ligula aliquet magna, vitae ornare odio metus a mi. Morbi ac orci et nisl hendrerit mollis. Suspendisse ut massa. Cras nec ante. Pellentesque a nulla. Cum sociis natoque penatibus et magnis dis parturient montes, nascetur ridiculus mus. Aliquam tincidunt urna. Nulla ullamcorper vestibulum turpis. Pellentesque cursus luctus mauris.

Nulla malesuada porttitor diam. Donec felis erat, congue non, volutpat at, tincidunt tristique, libero. Vivamus viverra fermentum felis. Donec nonummy pellentesque ante. Phasellus adipiscing semper elit. Proin fermentum massa ac quam. Sed diam turpis, molestie vitae, placerat a, molestie nec, leo. Maecenas lacinia. Nam ipsum ligula, eleifend at, accumsan nec, suscipit a, ipsum. Morbi blandit ligula feugiat magna. Nunc eleifend consequat lorem. Sed lacinia nulla vitae enim. Pellentesque tincidunt purus vel magna. Integer non enim. Praesent euismod nunc eu purus. Donec bibendum quam in tellus. Nullam cursus pulvinar lectus. Donec et mi. Nam vulputate

metus eu enim. Vestibulum pellentesque felis eu massa.

Quisque ullamcorper placerat ipsum. Cras nibh. Morbi vel justo vitae lacus tincidunt ultrices. Lorem ipsum dolor sit amet, consectetuer adipiscing elit. In hac habitasse platea dictumst. Integer tempus convallis augue. Etiam facilisis. Nunc elementum fermentum wisi. Aenean placerat. Ut imperdiet, enim sed gravida sollicitudin, felis odio placerat quam, ac pulvinar elit purus eget enim. Nunc vitae tortor. Proin tempus nibh sit amet nisl. Vivamus quis tortor vitae risus porta vehicula.

Fusce mauris. Vestibulum luctus nibh at lectus. Sed bibendum, nulla a faucibus semper, leo velit ultricies tellus, ac venenatis arcu wisi vel nisl. Vestibulum diam. Aliquam pellentesque, augue quis sagittis posuere, turpis lacus congue quam, in hendrerit risus eros eget felis. Maecenas eget erat in sapien mattis porttitor. Vestibulum porttitor. Nulla facilisi. Sed a turpis eu lacus commodo facilisis. Morbi fringilla, wisi in dignissim interdum, justo lectus sagittis dui, et vehicula libero dui cursus dui. Mauris tempor ligula sed lacus. Duis cursus enim ut augue. Cras ac magna. Cras nulla. Nulla egestas. Curabitur a leo. Quisque egestas wisi eget nunc. Nam feugiat lacus vel est. Curabitur consectetuer.

Suspendisse vel felis. Ut lorem lorem, interdum eu, tincidunt sit amet, laoreet vitae, arcu. Aenean faucibus pede eu ante. Praesent enim elit, rutrum at, molestie non, nonummy vel, nisl. Ut lectus eros,

malesuada sit amet, fermentum eu, sodales cursus, magna. Donec eu purus. Quisque vehicula, urna sed ultricies auctor, pede lorem egestas dui, et convallis elit erat sed nulla. Donec luctus. Curabitur et nunc. Aliquam dolor odio, commodo pretium, ultricies non, pharetra in, velit. Integer arcu est, nonummy in, fermentum faucibus, egestas vel, odio.

Sed commodo posuere pede. Mauris ut est. Ut quis purus. Sed ac odio. Sed vehicula hendrerit sem. Duis non odio. Morbi ut dui. Sed accumsan risus eget odio. In hac habitasse platea dictumst. Pellentesque non elit. Fusce sed justo eu urna porta tincidunt. Mauris felis odio, sollicitudin sed, volutpat a, ornare ac, erat. Morbi quis dolor. Donec pellentesque, erat ac sagittis semper, nunc dui lobortis purus, quis congue purus metus ultricies tellus. Proin et quam. Class aptent taciti sociosqu ad litora torquent per conubia nostra, per inceptos hymenaeos. Praesent sapien turpis, fermentum vel, eleifend faucibus, vehicula eu, lacus.

## Chapter 5

## Conclusion

Donec et nisl id sapien blandit mattis. Aenean dictum odio sit amet risus. Morbi purus. Nulla a est sit amet purus venenatis iaculis. Vivamus viverra purus vel magna. Donec in justo sed odio malesuada dapibus. Nunc ultrices aliquam nunc. Vivamus facilisis pellentesque velit. Nulla nunc velit, vulputate dapibus, vulputate id, mattis ac, justo. Nam mattis elit dapibus purus. Quisque enim risus, congue non, elementum ut, mattis quis, sem. Quisque elit.

# Bibliografia