**MPLAB** 



# INSTRUCCIONES DE ENSAMBLADOR



# Organización memoria



# **ORGANIZACIÓN de la MEMORIA**

Dentro del PIC16F877 se distinguen tres bloques de memoria.

# Memoria de programa

En sus 8192 posiciones (8K) contiene el programa con las instrucciones que gobiernan la aplicación. Es del tipo no volátil.

# Memoria de datos RAM

Guarda las variables y datos. Consta de varios registros de 8 bits. Es volátil.

#### Memoria EEPROM de datos

Es una pequeña área de memoria de datos de lectura y escritura no volátil que permite garantizar que determinada información estará siempre disponible al reinicializarse el programa. Se gestiona de manera distinta a la memoria de datos RAM.

# Organización memoria









# 0000h RESET 0001h 0002h 0003h 0004h INT 0005h 0006h 0007h 0008h 0009h 000Ah

1FFDh

1FFEh 1FFFh

#### La memoria de programa

- Almacena todas las instrucciones del programa de control, que debe estar grabado de forma permanente.
- La información contenida en esta memoria se graba previamente mediante un equipo físico denominado programador o grabador.
- El PIC16F877 tiene una memoria de programa no volátil denominada ROM Flash que admite unas 1000 grabaciones.
- La memoria de programa está organizada en palabras de 14 bits cada una.
- Todas las instrucciones ocupan una posición de memoria de programa



# Organización memoria









SAN VALERO

- · Almacena todas los datos que se manejan en un programa.
- Se distinguen dos tipos de registro:
  - > Registros de funciones especiales SFR. Son los primeros registros. Cada uno de ellos cumple un propósito especial en el control del PIC.
  - > Registros de propósito general GPR. Se pueden usar para guardar datos temporales. El PIC16F877 dispone de 368.
- · Cuenta con cuatro bancos de memoria: Bancos 0, 1, 2 y 3.
  - > Los SFR aparecen de la dirección 00h a 1Fh del Banco 0, de 80h a 9Fh del Banco 1, de 100h a 10F en el Banco 2 y de 180h a 18Fh del Banco 3. Algunos son accesibles desde dos o más bancos.
  - > Los GPR ocupan 368 posiciones de memoria. Algunas posiciones de los Bancos 1 a 3 se mapean sobre el Banco 0.
  - Existen zonas de memoria no empleadas que devuelven '0' en caso de lectura.



# Organización memoria







#### LENGUAJE ENSAMBLADOR

- El único lenguaje que entienden los microcontroladores es el lenguaje máquina formado por ceros y unos del sistema binario.
- El lenguaje ensamblador expresa las instrucciones de una forma más natural al hombre a la vez que muy cercana al microcontrolador, ya que cada una de sus instrucciones se corresponde con otra en código máquina.
- El lenguaje ensamblador trabaja con nemónicos, que son grupos de caracteres alfanuméricos que simbolizan las órdenes o tareas a realizar.
- ·La traducción de los nemónicos a código máquina entendible por el microcontrolador la lleva a cabo un programa ensamblador.
- El programa escrito en lenguaje ensamblador se denomina código fuente (\*.asm). El programa ensamblador proporciona a partir de este fichero el correspondiente código máquina, que suele tener la extensión \*.hex.







# Juego de instrucciones



# El juego de instrucciones

- Es un juego reducido de 35 instrucciones muy simples y rápidas.
- La mayoría de las instrucciones se ejecuta en 4 ciclos de reloj; los saltos se ejecutan en 8.
- Todas las instrucciones tienen la misma longitud: 14 bits.

| Instrucciones de CARGA |      |                                                                       |                 |
|------------------------|------|-----------------------------------------------------------------------|-----------------|
| NEMÓN                  | VICO | DESCRIPCIÓN                                                           | FLAGS AFECTADOS |
| clrf                   | f    | 00 → (f)                                                              | Z               |
| clrw                   |      | 00 → (W)                                                              | Z               |
| movf                   | f,d  | $00 \rightarrow (f)$ $00 \rightarrow (W)$ $(f) \rightarrow (destino)$ | Z               |
| movlw                  | k    | $k \rightarrow (W)$                                                   | Ninguno         |
| movwf                  | f    | $(W) \rightarrow (f)$                                                 | Ninguno         |

# Juego de instrucciones









|          | Instrucciones de BIT |                                      |                 |  |  |
|----------|----------------------|--------------------------------------|-----------------|--|--|
| NEMÓNICO |                      | DESCRIPCIÓN                          | FLAGS AFECTADOS |  |  |
| bcf      | f,b                  | Pone a 0 el bit 'b' del registro 'f' | Ninguno         |  |  |
| bsf      | f,b                  | Pone a 1 el bit 'b' del registro 'f' | Ninguno         |  |  |

| Instrucciones ARITMÉTICAS |      |                                   |                 |
|---------------------------|------|-----------------------------------|-----------------|
| NEMÓN                     | NICO | DESCRIPCIÓN                       | FLAGS AFECTADOS |
| addlw                     | k    | $(W) + k \to (W)$                 | C - DC - Z      |
| addwf                     | f,d  | $(W) + (f) \to (destino)$         | C - DC - Z      |
| decf                      | f,d  | (f) - $1 \rightarrow$ (destino)   | Z               |
| incf                      | f,d  | (f) + $1 \rightarrow$ (destino)   | Z               |
| sublw                     | k    | $K - (W) \rightarrow (W)$         | C - DC - Z      |
| subwf                     | f,d  | (f) - (W) $\rightarrow$ (destino) | C - DC - Z      |

# Juego de instrucciones









|       | Instrucciones LÓGICAS |                                                 |                 |  |
|-------|-----------------------|-------------------------------------------------|-----------------|--|
| NEMÓN | VICO                  | DESCRIPCIÓN                                     | FLAGS AFECTADOS |  |
| andlw | k                     | (W) AND $k \rightarrow (W)$                     | Z               |  |
| andwf | f,d                   | (W) AND (f) $\rightarrow$ (destino)             | Z               |  |
| comf  | f,d                   | $(/f) \rightarrow (destino)$                    | Z               |  |
| iorlw | k                     | (W) OR $k \rightarrow (W)$                      | Z               |  |
| iorwf | f,d                   | (W) OR (f) $\rightarrow$ (destino)              | Z               |  |
| rlf   | f,d                   | Rota (f) a izquierda → (destino)                | С               |  |
| rrf   | f,d                   | Rota (f) a derecha → (destino)                  | С               |  |
| swap  | f,d                   | Intercambia nibbles (f) $\rightarrow$ (destino) | Ninguno         |  |
| xorlw | k                     | (W) XOR $k \rightarrow (W)$                     | Z               |  |
| xorwf | f,d                   | (W) XOR (f) $\rightarrow$ (destino)             | Z               |  |



# Juego de instrucciones









| Instrucciones de SALTO |      |                                                 |                 |
|------------------------|------|-------------------------------------------------|-----------------|
| NEMÓN                  | NICO | DESCRIPCIÓN                                     | FLAGS AFECTADOS |
| btfsc                  | f,b  | Salta si el bit 'b' de 'f' es 0                 | Ninguno         |
| btfss                  | f,b  | Salta si el bit 'b' de 'f' es 1                 | Ninguno         |
| decfsz                 | f,d  | (f) - $1 \rightarrow$ (destino) y salta si es 0 | Ninguno         |
| incfsz                 | f,d  | (f) + 1 $\rightarrow$ (destino) y salta si es 0 | Ninguno         |
| goto                   | k    | Salta a la dirección 'k'                        | Ninguno         |

| Instrucciones de manejo de SUBRUTINAS |     |                               |                 |
|---------------------------------------|-----|-------------------------------|-----------------|
| NEMÓN:                                | ICO | DESCRIPCIÓN                   | FLAGS AFECTADOS |
| call                                  | k   | Llamada a subrutina           | Ninguno         |
| retfie                                |     | Retorno de una interrupción   | Ninguno         |
| retlw                                 | k   | Retorno con un literal en (W) | Ninguno         |
| return                                |     | Retorno de una subrutina      | Ninguno         |



# Juego de instrucciones









|          | Instrucciones ESPECIALES      |                 |  |  |
|----------|-------------------------------|-----------------|--|--|
| NEMÓNICO | DESCRIPCIÓN                   | FLAGS AFECTADOS |  |  |
| clrwdt   | Borra Timer del Watchdog      | /TO - /PD       |  |  |
| nop      | No operación                  | Ninguno         |  |  |
| sleep    | Entra en modo de bajo consumo | /TO - /PD       |  |  |



# Código fuente









# El código fuente

- · Está compuesto por una sucesión de líneas de programa.
- Cada línea de programa puede estar compuesta de hasta cuatro campos o columnas separados por uno o más espacios o tabulaciones entre sí.
  - > Campo de etiquetas. Expresiones alfanuméricas escogidas por el usuario para identificar una determinada instrucción del programa. Todas las etiquetas tienen asignado el valor de la posición de memoria en la que se encuentra la instrucción a la que acompañan.
  - > Campo del código de operación. Corresponde al nemónico.
  - > Campo de operandos y datos. Contiene los operandos que precisa el nemónico utilizado. Según la instrucción, puede haber dos, uno o ningún operando.
  - ➤ Campo de comentarios. Dentro de una línea, todo lo que se encuentre a continuación de un punto y coma (;) será ignorado y considerado como comentario.

# Código fuente









- El ensamblador MPASM (distribuido por Microchip) soporta los sistemas de numeración decimal, hexadecimal, octal, binario y ASCII.
- · Los nemónicos que tengan una constante como operando deberán incluirla respetando la sintaxis que se indica a continuación.

| TIPO                   | SINTAXIS                          |                           |                         |
|------------------------|-----------------------------------|---------------------------|-------------------------|
| Decimal                | D' <valor>'</valor>               | d' <valor>'</valor>       | . <valor></valor>       |
| I I a consideration al | H' <valor>'</valor>               | h' <valor>'</valor>       | 0x <valor></valor>      |
| Hexadecimal            | <valor>H <valor>h</valor></valor> |                           |                         |
| Octal                  | O' <valor>'</valor>               | o' <valor>'</valor>       |                         |
| Binario                | B' <valor>'</valor>               | b' <valor>'</valor>       |                         |
| ASCII                  | A' <carácter>'</carácter>         | a' <carácter>'</carácter> | ' <carácter></carácter> |
| Cadena                 | " <cadena>"</cadena>              |                           |                         |

Las constantes hexadecimales que empiecen por una letra deben ir precedidas de un cero para no confundirlas con una etiqueta. Ejemplo: movlw 0F7h

# **Directivas**









#### Directivas

- Controlan el proceso de ensamblado del programa, pero no son parte del mismo (también se conocen como pseudoinstrucciones).
- $\cdot$  Hay más de 50 directivas reconocidas por MPASM. A continuación se recogen algunas de las más habituales

#### **END**

Es la única directiva obligatoria. Indica al ensamblador dónde debe detener el proceso. Debe colocarse en la última línea del programa.

#### <etiqueta> EQU <expresión>

El valor <expresión> es asignado a <etiqueta>. Estas directivas se suelen colocar al principio del programa y habitualmente se usan para definir constantes y direcciones de memoria.

#### [<etiqueta>] ORG <expresión>

Las instrucciones del código fuente que siguen a esta directiva se ensamblan a partir de la posición indicada por <expresión>.



#### **Directivas**



\_\_CONFIG <expresión> [& <expresión> & ... & <expresión>]
Permite indicar la configuración elegida para la grabación del PIC.
Ejemplo: \_\_CONFIG \_CP\_OFF & \_WDT\_OFF & \_XT\_OSC

#### **LIST P=16F877**

Indica el tipo de microcontrolador utilizado.

# INCLUDE <p16F877.inc> o INCLUDE "p16F877.inc"

Incluye en el programa un fichero donde se definen las etiquetas con las que se nombra a los diferentes registros y sus bits. Este fichero se encuentra en el directorio principal del programa ensamblador. Puede usarse esta directiva para incluir cualquier otro fichero (iOjo! El fichero de inclusión no puede terminar con una directiva END).









# **Instrucciones** resumidas









#### ADDLW Suma un literal

Sintaxis: [label] ADDLW k
Operandos:  $0 \le k \le 255$ Operación:  $(W) + (k) \Rightarrow (W)$ Flags afectados: C, DC, ZCódigo OP: 11111x kkkk kkkk

Descripción: Suma el contenido del registro W y k, guardando el resultado en W.

Ejemplo: ADDLW 0xC2

Antes: W = 0x17 Después: W = 0xD9

#### ADDWF W+F

 $\begin{array}{ll} \textbf{Sintaxis:} & [label] & ADDWF \ f,d \\ \textbf{Operandos:} & d \in [0,1], 0 \le f \le 127 \\ \textbf{Operación:} & (W) + (f) \Rightarrow (dest) \\ \textbf{Flags afectados:} & C, DC, Z \\ \textbf{Código OP:} & 00 & 0111 & dfff \ ffff \\ \end{array}$ 

Descripción: Suma el contenido del registro W y el registro f. Si d es 0, el resultado se almacena en W, si d es 1 se almacena en f.

Antes: W = 0x17., REG = 0xC2 Después: W = 0xD9, REG = 0xC2

#### ANDLW W AND literal

 $\begin{array}{lll} \textbf{Sintaxis:} & [label] & ANDLW & \\ \textbf{Operandos:} & 0 \leq k \leq 255 \\ \textbf{Operación::} & (W) & AND & (k) \Rightarrow (W) \\ \textbf{Flags afectados:} & Z \\ \textbf{Código OP:} & 11 & 1001 & kkkk & kkkk \\ \end{array}$ 

Ejemplo: ADDLW 0xC2

Antes: W = 0x17 Después: W = 0xD9

#### BTFSC Test de bit y salto

Descripción: Si el bit b del registro f es 0, se salta una instrucción y se continúa con la ejecución. En caso de salto, ocupará dos ciclos de reloj.

Ejemplo: BTFSC REG,6 GOTO NO\_ES\_0 SI\_ES\_0 Instrucción NO\_ES\_0 Instrucción

#### BTFSS Test de bit y salto

Sintaxis: [label] BTFSS f,d Operandos: d e [0,1],  $0 \le f \le 127$ Operación: Salto si (f < b >) = 1Flags afectados: Ninguno Código OP: 01 11bb bfff ffff

Descripción: Si el bit b del registro f es 1, se salta una instrucción y se continúa con la ejecución. En caso de salto, ocupará dos ciclos de reloj.

Ejemplo: BTFSS REG,6 GOTO NO\_ES\_0 SI\_ES\_0 Instrucción NO\_ES\_0 Instrucción

#### ANDWF W AND F

Sintaxis: [label] ANDWF f,d Operandos:  $d \in [0,1]$ ,  $0 \le f \le 127$ Operación: (W) AND (f)  $\Rightarrow$  (dest) Flags afectados: Z Código OP: 00 0101 dfff ffff

Descripción: Realiza la operación lógica AND entre los registros W y f. Si d es 0, el resultado se almacena en W, si d es 1 se almacena en f.

Ejemplo: ANDWF REG,0

Antes: W = 0x17., REG = 0xC2 Después: W = 0x17, REG = 0x02

#### BCF Borra un bit

Sintaxis: [label] BCF f,b
Operandos:  $0 \le f \le 127$ ,  $0 \le b \le 7$ Operación::  $0 \Longrightarrow (f \le b \ge)$ Flags afectados: Ninguno
Código OP: 01 00bb bfff ffff

BCF REG, Ejemplo:: Antes: REG = 0xC7 Después: REG = 0x47

# BSF Activa un bit

Sintaxis: [label] BSF f,b
Operandos:  $0 \le f \le 127$ ,  $0 \le b \le 7$ Operación:  $1 \Rightarrow (f < b >)$ Flags afectados: Ninguno
Código OP: 01 01bb bfff ffff

Ejemplo:: BSF REG,

Antes: REG = 0x0A Después: REG = 0x8A

#### CALL Salto a subrutina

Ejemplo: ORIGEN CALL DESTINO Antes: PC = ORIGEN Después: PC = DESTINO



# Instrucciones resumidas









#### CLRF Borra un registro

 $\begin{array}{ll} \text{Sintaxis:} & [label] & \text{CLRF f} \\ \text{Operandos:} & 0 \leq f \leq 127 \\ \text{Operación::} & 0x00 \Rightarrow (f), 1 \Rightarrow Z \\ \text{Flags afectados:} & Z \\ \text{Código OP:} & 00 0001 \ \text{lfff ffff} \end{array}$ 

Ejemplo: : CLRF REG

Antes: REG = 0x5A Después: REG = 0x00, Z = 1

# CLRW Borra el registro W

Sintaxis: [label] CLRW Operandos: Ninguno Operación::  $0x00 \Rightarrow W, 1 \Rightarrow Z$  Flags afectados: Z Código OP:  $00\ 0001\ 0xxx\ xxxx$ 

Ejemplo: : CLRW

Antes: W = 0x5A Después: W = 0x00, Z = 1

# CLRWDT Borra el WDT

Sintaxis: [label] CLRWDT
Operandos: Niagumo
Operandos: Niagumo
Operandos: Niagumo
Operandos: NO 0 ⇒ WDT, 1 ⇒ /TO
1 ⇒ /FD
Flags afectados: (TO, |PD
Codigo OP: 00 0000 0110 0100
Descripción: Esta naturación borna
Los bits /TO y 20 septeculair.
Los bits /TO y 20 le registro de
sandos aponena 1
Ejemplo:: CLRWDT
Después: Contador WDT = 0,
PO = 1, /PD = 1

# GOTO Salto incondicional

Sintaxis: [label] GOTO k
Operandos: 0 ≤ k ≤ 2047
Operación: k ⇒ PC <3:0>
Flags afectados: Ninguno
Código OP: 10 lkkk kkkk kkkk

Descripción: Se trata de un salto incondicional. La parte baja de k se carga en PCL, y la alta en PCLATCH. Ocupa 2 ciclos de reloj. Ejemplo: ORIGEN GOTO DESTINO

# INCF Decremento de f

Sintaxis: [label] INCF f,d
Operandos:  $d \in [0,1]$ ,  $0 \le f \le 127$ Operación:  $(f) + 1 \Rightarrow (dest)$ Flag: afectados: ZCódigo OF: 00 1010 dfff ffff

Descripción: Incrementa en 1 el contenido de f. Si d es 0, el resultado se almacena en W, si d es 1 se almacena en f.

Ejemplo:: INCF CONT, 1

Antes: CONT = 0xFF, Z = 0 Después: CONT = 0x00, Z = 1

# COMF Complemento de f

Sintaxis: [label] COMF f.d Operandos:  $d \in [0,1], 0 \le f \le 127$ Operación: : (/ f),  $1 \Rightarrow$  (dest) Flags afectados: Z Código OP: 00 1001 dfff ffff

Descripción: El registro f es complementado. El flag Z se activa si el resultado es 0. Si d es 0, el resultado se almacena en W, si d es 1 se almacena en f..

Ejemplo: COMF REG,0

Antes: REG = 0x13 Después: REG = 0x13, W = 0XEC

#### DECF Decremento de f

Sintaxis: [label] DECF f.d Operandos:  $d \in [0,1], 0 \le f \le 127$  Operación:  $(f) - 1 \Rightarrow (dest)$  Flags afectados: Z Código OP: 00 0011 dfff ffff

Descripción: Decrementa en 1 el contenido de f. Si d es 0, el resultado se almacena en W, si d es 1 se almacena en f.

Ejemplo: DECF CONT,1

Antes: CONT = 0x01, Z = 0 Después: CONT = 0x00, Z = 1

#### DECFSZ Decremento y salto

Sintaxis: [label] DECFSZ f,d Operandos:  $d \in [0,1]$ ,  $0 \le f \le 127$ Operación:  $(f) \cdot 1 \Rightarrow d$ ; Salto si R=0 Flags afectados: Ninguno Código OP: 00 1011 dfff ffff

Descripción: Decrements el contentió del negistro f. Si d es 0, el resultado se dimercua en W, si d es 1 estableco se dimercua en W, si d es 1 estableco se dimercua en viso de so obta la aiguiente interior de cuspo contenta à cicleo.

Ejemplo: DEFES EEGO GOTO NO ES 0

SI ES 0 Instrucción anterior

#### INCFSZ Incremento y salto

Sintaxis: [label] INCFSZ f,d Operandos:  $d \in [0,1]$ ,  $0 \le f \le 127$ Operación:  $(f) \cdot 1 \Rightarrow d$ ; Salto si R=0 Flags afectados: Ninguno Código OP: 00 1111 dfff ffff

Descripción: Incrementa el comunido del registro E Si de 10, el resultado o el almocena e W. si d es 1 se almacena e M. si d es 1 se almacena e G. si la resta es 0 salta la siguiente instrucción, en cuyo caso costaria 2 ciclos.

Ejemplo: INCESC EEG.0 GOTO NO\_ES\_0 SI\_ES\_0 DESTRUCCIÓN NO\_ES\_0 SITE instrucción amerior



# **Instrucciones** resumidas









#### IORLW WOR literal

Sintaxis: [label] IORLW k
Operandos:  $0 \le k \le 255$ Operación: (W) OR (k)  $\Rightarrow$  (W)
Flags afectados: Z
Código OP: 11 1000 kkkk kkkk

Descripción: Se realiza la operación lógica OR entre el contenido del registro W y k, guardando el resultado en W.

Ejemplo: : IORLW 0x35

# IORWF W AND F

Sintaxis: [label] IORWF f,d Operandos:  $d \in [0,1]$ ,  $0 \le f \le 127$ Operación: (W) OR (f)  $\Rightarrow$  (dest) Flags afectados: Z Código OP: 00 0100 dfff ffff

Descripción: Realiza la operación lógica OR entre los registros W y f. Si d es 0, el resultado se almacena en W, si d es 1 se almacena en f.

Ejemplo: : IORWF REG,0

Antes: W = 0x91, REG = 0x13 Después: W = 0x93, REG = 0x13

#### MOVLW Cargar literal en W

Sintaxis: [label] MOVLW f
Operandos:  $0 \le f \le 255$ Operación:  $(k) \Rightarrow (W)$ Flags afectados: Ninguno
Código OP: 11 00xx kkkk kkkk

Descripción: El literal k pasa al registro W.

Ejemplo: MOVLW 0x5A

Después: REG = 0x4F, W = 0x5A

#### RETFIE Retorno de interrup.

Sintaxis: [label] RETFIE
Operandos: Ninguno
Operación:: 1 ⇒ GIE; TOS⇒PC
Flags afectados: Ninguno
Código OP: 00 0000 0000 1001

Descripción: El PC se carga con el contenido de la cima de la pila (TOS): dirección de retorno. Consume 2 ciclos. Las interrupciones ynelven a ser habilitadas

Después: PC = dirección de retorno GIE = 1

#### RETLW Retorno, carga W

Sintaxis: [label] RETLW k

Operandos: 0 ≤ k ≤ 255

Operación: (k)⇒ (W); TOS⇒PC

Flags afectados: Ninguno

Código OP: 11 01xx kkkk kkkk

Después: PC = dirección de retorno W = 0x37

#### MOVF Mover a f

Sintaxis: [label] MOUF f.d.
Operandos: d e [0,1], 0 £ f £ 127
Operandos: (d = 0,681)
Operandos: (d = 0,681)
Codigo OP: 00 1000 dfff ffff
Descripción: El contenido del registro f.e mueve al destino d. del de 0, el resultado se almacena en W. si d es 1 es almacena en EW. si d es almacena en EW. si d es 1 es almacena en EW. si d es 1 es almacena en EW. si d es almacena en EW. si d

Después: W = REG

#### MOVWF Mover a f

Sintaxis: [label] MOVWF f Operandos:  $0 \le f \le 127$ Operación:  $W \Rightarrow (f)$ Flags afectados: Ninguno Código OF: 00 0000 1fff ffff

Descripción: El contenido del registro W pasa el registro f.

MOVWF REG 0

Antes: REG = 0xFF, W = 0x4F Después: REG = 0x4F, W = 0x4F

#### NOP No operar

Descripción: No realiza operación alguna. En realidad consume un ciclo de instrucción sin hacer nada.

Ejemplo:: CLRWDT

Después: Contador WDT = 0, Preescales WDT = 0, /TO = 1, /PD = 1

#### RETURN Retorno de rutina

Sintaxis: [label] RETURN
Operandos: Ningumo
Operación:: TOS ⇒ PC
Flags afectados: Ningumo
Código OP: 00 0000 0000 1000

Descripción: El PC se carga con el contenido de la cima de la pila (TOS): dirección de retorno. Consume 2 ciclos.

Ejemplo: : RETURN

Después: PC = dirección de retorn



# **Instrucciones** resumidas









#### RLF Rota f a la izquierda

 $\begin{array}{ll} \textbf{Sintaxis:} & [label] \ \textbf{RLF} \ f. d \\ \textbf{Operandos:} \ d \in [0,1], \ 0 \le f \le 127 \\ \textbf{Operación:} \ \ \textbf{Rotación:} \ a la izquierda \\ \textbf{Flags afectados:} \ C \\ \textbf{Código OP:} & 00 \ 1101 \ dfff \ ffff \\ \end{array}$ 

Descripción: El contenido de f se rota a la izquierda. El bit de menos peso de f pasa al carry (C), y el carry se coloca en el de mayor peso. Si d es 0, el resultado se almacena en W, si d es 1 se almacena en f.

Antes: REG = 1110 0110, C = 0 Después: REG = 1110 0110, W = 1100 1100, C = 1

#### RRF Rota f a la derecha

Sintaxis: [label] RRF f.d Operandos: d e [0,1],  $0 \le f \le 127$ Operación: Rotación a la derecha Flags afectados: C Código OP: 00 1100 dfff ffff

Descripción: El contenido de f se rota a la derecha. El bit de menos peso de f pasa al carry (C), y el carry se coloca en el de mayor peso. Si d es 0, el resultado se almacena en W, si d es 1 se almacena en f.

Antes: REG = 1110 0110, C = 1 Después: REG = 1110 0110, W = 01110 0011, C = 0

#### SLEEP Modo bajo consumo

$$\label{eq:continuous_state} \begin{split} & \textbf{Sintaxis:} & & [label] & \textbf{SLEEP} \\ & \textbf{Operandos:} & \textbf{Ningmo} \\ & \textbf{Operación:} & \textbf{Ox00$\longrightarrow$WDT, 1$ $\Rightarrow$/$TO} \\ & \textbf{0} \Rightarrow \textbf{WDT} & \textbf{Preescaler,} & \textbf{0} \Rightarrow /$PD$ \\ & \textbf{Plags afectados:} & /$PD$/ /$TO} \\ & \textbf{Código OP:} & \textbf{00} & \textbf{0000} & \textbf{0110} & \textbf{0011} \\ \end{split}$$

Descripción: El bit de energía se pone a 0, y a 1 el de descanso. El WDT y su preescaler se borran. El micro para el oscilador, llendo al modo "durmiente".

Preescales WDT = 0, /TO = 1, /PD = 1

# XORLW WOR literal

Sintaxis: [label] XORLW k
Operandos:  $0 \le k \le 255$ Operación: (W) XOR (k) $\Rightarrow$  (W)
Flags afectados: Z
Código OP: 11 1010 kkkk kkkk

Descripción: Se realiza la operación lógica XOR entre el contenido del registro W y k, guardando el resultado en W.

Ejemplo: : XORLW 0xAF

Antes: W = 0xB5 Después: W = 0x1A

# XORWF W AND F

Sintaxis: [label] XORWF f,d Operandos: d e [0,1],  $0 \le f \le 127$ Operación: (W) XOR (f)  $\Rightarrow$  (dest) Flags afectados: Z Código OP: 00 0110 dfff ffff

Descripción: Realiza la operación lógica XOR entre los registros W y f. Si d es 0, el resultado se almacena en W, si d es 1 se almacena en f.

Ejemplo: : XORWF REG,0 Antes: W = 0xB5, REG = 0xAF Después: W = 0xB5, REG = 0x1A

#### SUBLW Resta Literal - W

Sintaxis: [label] SUBLW k
Operandos: 0.5 k ≤ 255
Operación: (k) - (W) ⇒ (W)
Flags afectados: Z, C, DC
Código OP: 11 110x kláší kláší
Descripción: Mediante el miestodo del complemento a dos el contenido de
W es restado al literal. El resultado se almacena en W.

Ejemplos: SUBLW 0x02

Antes:W=1,C=?. Después: W=1, C=1 Antes:W=2,C=?. Después: W=0, C=1 Antes:W=3,C=?. Después:W=FF,C=0 (El resultado es negativo)

#### SUBWF Resta f - W

Sintaxis: [label] SUBWF f.d
Operandos: d e [0,1], 0 5 f 5 127
Operación: (f) − (W) ⇒ (dest)
Flags afectados: c, DC, Z
Gódigo OP: 00 0010 diff ffff
Descripción: Médiante el miesdo del
complemento a dos el contenido de
W es restado al de f. Si de s0, el resultado se almacena en W, si de s1
se almacena en W, si de s1
se almacena en W, si de s1 se almacena en f.

Ejemplo: SUBWF REG,1
Amter: REG = 0x03, W = 0x02, C =?
Después: REG=0x01, W = 0x4F, C=1
Amter: REG = 0x02, W = 0x02, C =?
Después: REG=0x00, W = 0x02, C =?
Después: REG=0x00, W = 0x02, C =?
Después: REG=0x01, W = 0x02, C =?
Después: REG=0xF, W = 0x02, C =?

#### SWAPF Intercambio de f

Sintaxis: [label] SWAPF f,d
Operandos:  $d \in [0,1], 0 \le f \le 127$ Operación:  $(f < 3, 0 >) \Leftrightarrow (f < 7,4 >)$ Flags afectados: Ninguno
Código OP: 00 1110 dfff ffff

Descripción: Los 4 bits de más peso y los 4 de memos son intercambiados. Si d es 0, el resultado se almacena en W, si d es 1 se almacena en f.

Ejemplo:: SWAPF REG,0 Antes: REG = 0xA5 Después: REG = 0xA5, W = 0x5A

SAN VALERO