

# 计算机学院 并行程序设计实验报告

# 基于 NTT 的多项式乘法并行优化

姓名:廖望

学号: 2210556

专业:计算机科学与技术

## 摘要

本报告对基于快速数论变换(NTT)的多项式乘法进行了一项全面的并行优化研究。我们系统性地实现、评估并 剖析了从单核、多核、分布式到异构计算的四种并行范式。

在单核层面,通过优化缓存利用率和利用 AVX2 指令集进行 SIMD 向量化,并结合 Montgomery 算法规避模乘瓶颈,获得了约 1.4 倍的性能提升。在多核层面,采用 Pthread/OpenMP 的共享内存模型,在达到物理核心数瓶颈前取得了约 4.5 倍的加速。对于分布式环境,一个基于 MPI 的简化主从模型因通信开销和阿姆达尔定律的限制,仅展现了约 2.2 倍的有限加速。

异构计算展现了决定性优势。通过在 GPU 上利用 CUDA 模型进行大规模线程映射(每线程处理一个蝶形运算),并结合预计算旋转因子、使用 Montgomery 约减等算法与硬件协同优化策略,最终的实现相比串行基准获得了高达 **78 倍**的惊人加速比。

本研究量化了不同并行策略的性能阶梯与各自瓶颈,并得出结论:对于 NTT 这类具有高度数据并行性的算法,GPU 是实现数量级性能突破的关键平台,而极致性能源于算法设计与硬件架构的深度协同。

本报告所有代码与实验数据均已开源。项目地址: GitHub

关键词: 并行计算; NTT; 性能优化; Cache; SIMD; Pthread; MPI; GPU; CUDA

#### Abstract

This report presents a comprehensive study on the parallel optimization of polynomial multiplication using the Number Theoretic Transform (NTT). We systematically implemented, benchmarked, and analyzed four parallel paradigms, spanning single-core, multi-core, distributed, and heterogeneous computing.

On the single-core level, optimizations including improved cache locality and SIMD vectorization with AVX2, combined with Montgomery's algorithm to bypass the modular multiplication bottleneck, yielded a speedup of 1.4x. On the multi-core level, a shared-memory model using Pthreads/OpenMP achieved a 4.5x speedup before being limited by the number of physical cores. For distributed environments, a simplified master-slave MPI model showed limited gains of 2.2x, constrained by communication overhead and Amdahl's Law.

Heterogeneous computing demonstrated a decisive advantage. By employing a massive thread mapping strategy on the GPU with CUDA (one thread per butterfly operation), coupled with algorithm-hardware co-design techniques such as pre-calculating twiddle factors and using Montgomery reduction, the final implementation achieved a remarkable speedup of up to 78x over the serial baseline.

This research quantifies the performance ladder and respective bottlenecks of various parallel strategies. It concludes that for highly data-parallel algorithms like NTT, the GPU is the key platform for order-of-magnitude performance breakthroughs, and that peak performance is achieved through deep co-design of algorithms and hardware architecture.

All code and experimental data from this report are open-source. Project repository: GitHub

Keywords: Parallel Computing; NTT; Performance Optimization; Cache; SIMD; Pthread; MPI; GPU; CUDA

# 目 录

| 摘要                                                                                                                                                        | 1         |
|-----------------------------------------------------------------------------------------------------------------------------------------------------------|-----------|
| Abstract                                                                                                                                                  | 1         |
| 1 引言         1.1 背景: 多项式乘法与 NTT                                                                                                                           |           |
| 2 基础串行 NTT 算法实现         2.1 算法原理       2.1.1 蝶形运算 (Butterfly Operation)         2.1.2 位逆序重排 (Bit-reversal Permutation)         2.2 算法伪代码         2.3 基准性能 | 3<br>3    |
| 3 单核优化: Cache 与 SIMD         3.1 高速缓存 (Cache) 优化                                                                                                          |           |
| 4 多核与分布式并行优化         4.1 多线程并行 (Pthread/OpenMP)          4.2 混合并行 (SIMD + OpenMP)          4.3 分布式计算 (MPI)                                                | 8         |
| 5 异构计算: GPU 加速         5.1 基于 CUDA 的 GPU 并行化                                                                                                              | <b>11</b> |
| 6       综合性能对比与分析         6.1       各版本性能总览                                                                                                               |           |
| 7 结论与展望         7.1 项目总结                                                                                                                                  |           |
| 参考文献                                                                                                                                                      | 16        |

## 1 引言

#### 1.1 背景: 多项式乘法与 NTT

多项式乘法是数字信号处理与现代密码学等领域的关键算子。传统算法的  $O(n^2)$  复杂度在处理大规模问题时性能低下。基于快速傅里叶变换(FFT)的方法虽能将复杂度降至  $O(n\log n)$ ,但其固有的浮点数运算会引入精度误差,且效率不及整数运算。

为解决此问题,**快速数论变换 (NTT)** 应运而生。作为 FFT 在整数有限域上的变体, NTT 完全规避了浮点误差,保证了计算的精确性,使其成为全同态加密等前沿技术中不可或缺的核心算法。

## 1.2 项目目标

本项目旨在对基于 NTT 的多项式乘法进行全面的并行优化研究。我们将系统性地应用并评估从单核到异构计算等多种并行技术,具体包括:利用高速缓存与 SIMD 指令集的底层优化、基于 Pthread/OpenMP 的共享内存并行、基于 MPI 的分布式计算,以及利用 CUDA 进行的 GPU 加速。

最终目标是通过实现、对比和分析不同策略的性能,形成一套完整的多层次 NTT 优化方案,为相关应用在不同计算环境下选择最优实现提供实践指导。

## 2 基础串行 NTT 算法实现

#### 2.1 算法原理

NTT 算法的核心思想与 FFT 一致,均是采用分治策略。它将一个大规模的多项式求值问题,递 归地分解为规模更小的子问题,直到子问题可以被轻易解决,最后再将子问题的解合并,得到原始问 题的解。这一过程主要由两个关键部分组成:蝶形运算和位逆序重排。

#### 2.1.1 蝶形运算 (Butterfly Operation)

蝶形运算是 NTT (以及 FFT) 分治算法的基本计算单元。在每一轮的合并步骤中,它将两个子问题的计算结果 u 和 v 进行组合,以计算出上一层问题的解。具体来说,对于一对输入 u 和 v 以及一个旋转因子 w, 一次蝶形运算会产生两个输出 u' 和 v':

$$u' = (u + v \cdot w) \pmod{p}$$

$$v' = (u - v \cdot w) \pmod{p}$$

其中所有的加、减、乘运算都是在模 p 的有限域上进行的。这个计算模式因其在数据流图中的形状酷似蝴蝶的翅膀而得名。整个 NTT 过程就是由  $\log N$  个阶段、每个阶段包含 N/2 个这样的蝶形运算构成的。

#### 2.1.2 位逆序重排 (Bit-reversal Permutation)

标准的迭代式 NTT 算法(如 Cooley-Tukey 算法)为了实现原址计算(in-place computation)并保持高效的蝶形运算结构,要求输入的多项式系数序列首先要按照一个特定的"位逆序"规则进行重排。例如,对于一个 8 点 NTT (N=8),输入数组的下标(二进制表示)与重排后的下标对应关系如下:

1 (001) ↔ 4 (100)
2 (010) ↔ 2 (010)
3 (011) ↔ 6 (110)

这个操作确保了在后续的每个计算阶段中,所有参与蝶形运算的数据对在内存中都具有规则的、可预测的访问间距(stride),这对于后续的并行优化(特别是 SIMD 和 GPU 优化)至关重要。

## 2.2 算法伪代码

下面给出了一个典型的迭代式 NTT 算法的伪代码,它清晰地展示了位逆序重排和多阶段蝶形运算的流程。

#### Algorithm 1 迭代式 NTT 算法

```
Input: 多项式系数数组 A of size N, 模数 P, N 次单位根 W_N
Output: A 的 NTT 结果,存储在 A 中
 1: BitReverse(A, N)
                                                                     ▷ 对输入数组 A 进行位逆序重排
 2: for len \leftarrow 2 to N step len \leftarrow len \times 2 do
                                                                            ▷ len 是当前子变换的长度
       w_{len} \leftarrow W_N^{(N/len)}
                                                                         ▷ 计算当前阶段的主旋转因子
 3:
       for i \leftarrow 0 to N-1 step len do
                                                                                    ▷ 遍历各个子变换
 4:
          w \leftarrow 1
 5:
                                                                         ▷ 在子变换内部进行蝶形运算
          for j \leftarrow 0 to len/2 - 1 do
 6:
              u \leftarrow A[i+j]
 7:
              v \leftarrow (A[i+j+len/2] \times w) \pmod{P}
 8:
              A[i+j] \leftarrow (u+v) \pmod{P}
 9:
              A[i+j+len/2] \leftarrow (u-v) \pmod{P}
10:
              w \leftarrow (w \times w_{len}) \pmod{P}
11:
          end for
12:
       end for
13:
14: end for
15: return A
```

#### 2.3 基准性能

我们的所有并行优化都将基于一个纯串行实现的 NTT 算法版本作为性能基准。该版本严格按照上述伪代码实现,不包含任何显式的并行化或底层优化。我们将在后续实验中使用的标准测试平台和数据集上运行此基准代码,记录其执行时间,并以此为标准(1x),衡量各项优化策略带来的加速比。

## 3 单核优化: Cache 与 SIMD

#### 3.1 高速缓存 (Cache) 优化

- 实验: Lab1-Cache
- **原理**: 计算机存储系统具有层次性, CPU 访问内存的速度远慢于访问其内部的高速缓存 (Cache)。程序性能很大程度上取决于缓存的命中率。通过优化数据访问模式, 使其符合缓存的工作机制, 特别是**空间局部性原理**(当一个内存位置被访问时, 其附近的内存位置也很有可能在近期被访问), 可以极大地减少缓存未命中 (Cache Miss), 从而提升性能。

#### • 策略与实现:

1. **访问模式优化**: 在 C++ 中,二维数组(std::vector<std::vector<T>>)在内存中是按行 优先存储的。在进行矩阵-向量乘法时,将朴素的**列优先**遍历改为**行优先**遍历,使得对矩阵元 素的访问是连续的,从而最大限度地利用了 CPU 缓存行(Cache Line)的预取机制。

#### - 缓存不友好的列优先访问:

#### - 缓存友好的行优先访问:

2. **循环展开** (Loop Unrolling): 减少循环判断和分支的开销,并为编译器提供更大的指令级并行优化空间。实验中测试了不同次数的循环展开。

#### • 结果与分析:

- 访问模式: 改变访问模式带来了巨大的性能提升。在 Lab1 的矩阵向量乘法测试中,对于一个 8000x8000 的矩阵,将内存访问从不连续的列优先改为连续的行优先后,执行速度提升了高达 6 倍。这一巨大差异的根源在于缓存利用率。通过性能分析工具 Cachegrind 可以看到,缓存不友好的列优先访问导致 L1 数据缓存的未命中率高达 33.2%,而缓存友好的行优先访问则将这一比例急剧降低到仅 3.3%。这充分验证了遵循数据在内存中的实际布局(行优先)进行访问,以最大化空间局部性,是底层性能优化的基石。
- 循环展开: 在这个访存密集型 (Memory-Bound) 的问题中,循环展开 (Loop Unrolling) 这一旨在提升计算密度的优化手段,带来的性能提升并不明显,有时甚至会因为代码膨胀和寄存器压力导致轻微的性能下降。这深刻地揭示了一个事实: 当程序的性能瓶颈主要在于内存访问延迟时,针对 CPU 计算本身的优化 (如减少循环判断开销)效果有限。必须首先解决访存效率问题,其他优化才有意义。

## 3.2 单指令多数据流 (SIMD) 优化

- 实验: Lab2-SIMD
- **原理**: SIMD (Single Instruction, Multiple Data) 技术允许 CPU 在一个时钟周期内,用一条指令对多个数据执行相同的操作。通过使用现代 CPU 提供的向量寄存器 (如 x86 平台的 AVX2 指令集,其寄存器为 256 位,可同时处理 8 个 32 位整数或 4 个 64 位整数),可以极大地提高数据级并行度。

#### • 策略与实现:

- 1. **向量化蝶形运算**: NTT 的核心蝶形运算 u' = u + v 和 v' = (u v) \* w 具有天然的数据并行性。通过 SIMD 内在函数(Intrinsics),可以将这些标量运算向量化,一次对多个数据对执行相同的加、减、乘操作。
- 2. 攻克模乘瓶颈: SIMD 指令集通常不直接支持整数除法和取模,这使得% mod 操作成为向量化的主要障碍。为解决此问题,我们采用了 Montgomery 模乘算法。该算法的核心思想是,通过将所有操作数映射到一个特殊的"Montgomery 域"  $(x' = x * R \mod M)$ ,可以将域内昂贵的模乘运算  $(a*b) \mod M$  转换为一系列对 SIMD 友好的乘法、加法和位移操作,从而彻底避免了代价高昂的硬件除法指令。虽然进出该域需要额外转换,但对于 NTT 这种内部包含海量模乘的算法,初始开销被完全摊销。
- 3. **算法结构优化 (DIT vs DIF)**: 实验发现,采用 **DIF (按频率抽取)** 结构的 NTT,相比传统的 **DIT (按时间抽取)** 结构,其数据访问模式更有利于 SIMD 的向量化。在 DIF 结构中,一个蝶形运算的两个输入数据在内存中是连续的 (a[p] 到 a[p+half-1] 与 a[p+half] 到 a[p+len-1]),这使得 SIMD 指令可以非常高效地使用 \_mm256\_loadu\_si256 等指令进行连续的向量加载和存储。而 DIT 结构的访存则相对不规则,降低了 SIMD 的执行效率。
- 4. **核心实现 (AVX2)**: 下面的代码片段展示了在 AVX2 指令集下,如何将 DIF-NTT 的蝶形运算与 Montgomery 模乘结合进行向量化。

```
// 加载蝶形运算的左右两个操作数向量
__m256i u_vec = _mm256_loadu_si256((__m256i const*)(a.data() + p));
__m256i v_vec = _mm256_loadu_si256((__m256i const*)(a.data() + p + half));

// 向量化 Montgomery 模乘: v' = v * w

v_vec = montgomery_mul_avx2(v_vec, w_vec); // (自定义的SIMD模乘函数)

// 向量化模加/减: u' = u + v, v' = u - v
__m256i add_res = montgomery_add_avx2(u_vec, v_vec);
__m256i sub_res = montgomery_sub_avx2(u_vec, v_vec);

// 写回结果
__mm256_storeu_si256((__m256i*)(a.data() + p), add_res);
__mm256_storeu_si256((__m256i*)(a.data() + p + half), sub_res);
```

#### • 结果与分析:

- 在 x86-64 (AVX2) 平台上, **DIF+SIMD 联合优化**的策略表现最佳。结合了 DIF 算法结构 的内存访问优势与 Montgomery 模乘的高效向量化,相比朴素的串行 NTT 实现,在中等规模 (n=100000) 和标准模数下获得了约 **35**% 的性能提升。



图 1: 不同 AVX2 优化策略在模数 469762049 下的性能对比 (数据来源: Lab2)

- 超大模数处理:实验还探索了对超过 CPU 原生整数表示范围的超大模数处理。通过中国剩余定理 (CRT),将一个大模数下的计算分解为在多个较小的、SIMD 友好的模数下分别进行计算,最后再合并结果。这种方法成功地将 SIMD 优化策略应用到了更大规模的问题上,展示了算法与底层优化结合的灵活性。

## 4 多核与分布式并行优化

## 4.1 多线程并行 (Pthread/OpenMP)

- 实验: Lab3-Pthread
- **原理**: 共享内存多线程模型是利用现代多核 CPU 进行并行计算的常用方法。通过创建多个线程,并将计算任务分配给它们,可以同时执行多个子任务。这些线程运行在同一个进程的地址空间内,可以直接访问和操作共享的数据(如多项式系数数组),从而避免了昂贵的数据拷贝。

#### • 策略与实现:

- 1. **任务划分**: NTT 算法包含  $\log(N)$  个计算阶段,这些阶段必须顺序执行。但在每个阶段内部,都包含 N/2 个完全独立的蝶形运算。这就为并行化提供了绝佳的机会:最直接有效的并行策略是在每个阶段的循环中,将这 N/2 个蝶形运算平均分配给可用的线程。每个线程负责计算一个"块"(chunk)的蝶形运算,从而实现任务级别的并行。
- 2. **同步机制**:由于 NTT 的阶段之间存在严格的依赖关系(后一阶段的输入是前一阶段的输出), 因此必须在每个阶段计算结束时设置一个**屏障 (Barrier)**。所有线程在完成当前阶段的计算 后,必须在此屏障处等待,直到所有其他线程也都到达该屏障,然后才能一起进入下一阶段 的计算。这个同步点确保了整个算法的计算正确性。
- 3. 实现对比: Pthread vs. OpenMP:

- Pthread: 作为底层的 POSIX 线程库, Pthread 提供了对线程生命周期和同步原语最精细的控制。在我们的实现中,需要手动创建和管理线程池、定义线程函数、通过结构体传递参数,并使用 pthread\_barrier\_t 等工具进行显式的阶段同步。这种方式虽然代码实现较为复杂,但控制力强,可定制性高。
- **OpenMP**: 作为更高层次的并行编程 API, OpenMP 通过简单的编译器指令 (Pragma) 极大地简化了并行代码的编写。我们只需在需要并行的外层循环前加上一句 #pragma omp parallel for,编译器就能自动完成线程的创建、任务的静态或动态划分以及循环结束时的隐式屏障同步。这种方式代码简洁,易于实现和维护,是快速实现数据并行的理想选择。

#### • 结果与分析:

- 性能提升: 在多核 CPU 平台(如 8 核 16 线程的 i5-12500H)上,多线程并行化带来了显著的性能提升。以 OpenMP 版本为例,在使用 8 个线程时,相比串行版本获得了约 **4-5 倍**的加速,证明了该并行策略的有效性。
- 扩展性瓶颈分析: 性能并非随着线程数的增加而无限线性提升。从下方的扩展性分析图中可以清晰地看到,当线程数从 1 增加到接近物理核心数 (例如 4 或 8) 时,性能提升 (加速比)非常明显。然而,当线程数进一步增加并超过物理核心数时,加速比的增长会迅速放缓,甚至因为过度的线程调度开销 (Context Switching)、共享数据在不同核心缓存间的争用 (Cache Contention)以及共享内存带宽饱和等因素,导致性能出现下降。这揭示了共享内存并行的主要瓶颈所在。



图 2: x86 平台普通 NTT (N=10000, P=469762049) 的并行可扩展性分析 (数据来源: Lab3),清晰地展示了性能饱和点。

- **CRT-NTT 的并行化**: 该多线程策略也被成功应用到了基于中国剩余定理(CRT)的大模数 NTT 计算中。在 CRT 流程中,对每个小模数进行独立 NTT 计算的环节,同样可以采用上述多线程并行策略进行加速,进一步提升了处理大数问题的能力。

## 4.2 混合并行 (SIMD + OpenMP)

• 实验: 综合实验

- **原理**: 为了在多核 CPU 上榨取极致性能,我们将两种并行策略进行了结合:在顶层,使用 OpenMP 将计算任务划分到不同的 CPU 核心上 (任务级并行);在每个核心内部,利用 SIMD 指令集处理 蝶形运算 (数据级并行)。这种混合并行模型旨在同时利用多核架构和每个核心的向量计算能力。
- 策略与实现: 我们在 ntt\_simd\_openmp.cpp 中实现了这种混合模型。该模型在 OpenMP 并行 化的基础上,集成了 SIMD 向量化计算。具体来说,外层的并行框架使用 OpenMP 的 #pragma omp parallel for 指令,将每个 NTT 计算阶段的蝶形运算任务块 (chunk) 分配给不同的线程。而在每个线程内部,蝶形运算本身则调用了我们之前实现的、基于 AVX2 指令集和 Montgomery 模乘的 SIMD 优化版本。这种策略使得 OpenMP 负责线程级的粗粒度任务划分,而 SIMD 负责 在每个线程内进行细粒度的数据并行计算,从而实现了两个并行层次的协同工作。
- 结果与分析: 在我们的测试平台(i5-12500H, 假设 4 物理核心)上,我们得到了以下性能数据:

| 线程数  | 执行时间 (ms) | 相对于串行版本的加速比 | 相对于单线程版本的加速比 |
|------|-----------|-------------|--------------|
| 串行基准 | 8.81      | 1.00x       | -            |
| 1    | 4.01      | 2.20x       | 1.00x        |
| 2    | 2.84      | 3.10x       | 1.41x        |
| 4    | 2.85      | 3.09x       | 1.41x        |
| 8    | 14.25     | 0.62x       | 0.28x        |
| 16   | 14.64     | 0.60x       | 0.27x        |

表 1: 混合并行性能数据

- Montgomery 优化的有效性: ntt\_simd\_openmp 的单线程版本 (4.01ms) 相比使用朴素模 运算的串行基准 (8.81ms) 有超过 2 倍的性能提升, 这充分证明了 Montgomery 算法在规避 高昂模运算上的巨大优势。
- **并行扩展性**: 从 1 线程到 2 线程, 我们观察到了 1.41 倍的显著加速,证明了并行化是有效的。然而,当线程数增加到 4 时,性能几乎没有提升,这表明对于当前的数据规模,2 个线程的计算能力已经接近或达到了内存带宽的瓶颈。
- **过饱和现象**: 当线程数超过物理核心数 (例如 8 或 16) 时,性能出现了急剧的恶化。这是因为过多的线程导致了频繁的线程上下文切换、缓存竞争以及操作系统调度的额外开销,这些开销完全抵消了并行计算带来的潜在收益。

## 4.3 分布式计算 (MPI)

- 实验: Lab4-MPI
- **原理**: MPI (Message Passing Interface) 是一个用于分布式内存系统的并行编程库。与共享内存模型不同, MPI 的每个进程拥有独立的地址空间, 进程间通过显式地发送和接收消息来进行通信和协作。这使得 MPI 能够将计算任务扩展到由多台计算机组成的集群上, 处理单机无法容纳的超大规模问题。
- 策略与实现:本实验采用了一种简化的主从 (Master-Slave) 计算模型, 其核心思想是, 为了避免在 NTT 变换的各个阶段进行复杂的进程间通信, 我们将并行化重点放在了计算上最独立、最易于划分的点值乘法阶段, 而将通信复杂的 NTT 变换本身交由主进程串行处理。这种策略的实现步骤如下:

- 1. **数据加载与串行 NTT (主进程)**: 仅主进程(rank == 0)负责从输入读取两个多项式,并**串行地**完成对这两个多项式的正向 NTT 变换,得到它们的点值表示。
- 2. **数据广播 (集体通信)**: 主进程使用 MPI\_Bcast 将两个 NTT 变换后的结果向量完整地广播 给所有其他从属进程。这是一个阻塞式的集体通信操作。
- 3. **并行点值乘法 (各进程独立计算)**: 所有进程(包括主进程)根据自己的 rank 号,并行地计算最终结果向量的一个分片 (chunk)。每个进程负责计算 n / size 个元素的点值乘积。这部分计算是完全并行的,无需任何通信。
- 4. **结果聚合 (集体通信)**: 所有进程使用 MPI\_Allgather 将各自计算出的结果分片聚合起来。操作完成后,每个进程都拥有了完整的、经过点值相乘的结果向量。这也是一个阻塞式的集体通信操作。
- 5. **串行逆 NTT (主进程)**: 同样仅由主进程对聚合后的完整结果向量执行串行的逆 NTT 变换, 恢复出最终的多项式乘积,并输出结果。

#### • 结果与分析:

- **有限的加速效果**:如下图所示,该策略的并行效率受限于**阿姆达尔定律**。由于算法中计算量最大的部分——复杂度为  $O(N \log N)$  的 NTT 和逆 NTT 变换——仍然是串行执行的,只有复杂度为 O(N) 的点值乘法被并行化,因此理论上的最大加速比被严重限制。实验数据也印证了这一点:在中大规模数据上,使用 2 个进程时获得了约 **2.2 倍**的最佳加速比,但随着进程数进一步增加,加速效果迅速饱和甚至下降。
- **通信开销是瓶颈**: 此策略虽然实现简单,但 MPI\_Bcast 和 MPI\_Allgather 属于阻塞式集体 通信,当数据规模和进程数增加时,其同步和数据传输的开销会成为新的性能瓶颈。
- 适用性与改进方向: 这种"串行变换 + 并行点乘"的策略,仅适用于点值乘法计算开销远大于 NTT 变换本身和通信开销的场景,但这在实践中很少见。要实现真正可扩展的分布式 NTT,必须对蝶形运算本身进行并行化,例如采用六步法(Six-Step Algorithm)等需要进行矩阵转置和更复杂通信模式的高级算法,这超出了本次实验的范围,但为未来的优化指明了方向。



图 3: MPI 在不同进程数下的性能表现 (数据来源: Lab4)

# 5 异构计算: GPU 加速

## 5.1 基于 CUDA 的 GPU 并行化

- 实验: Lab5-GPU
- **原理**: GPU (图形处理器) 包含数以千计的计算核心,是一种典型的大规模并行处理器 (SIMT 架构)。通过使用 CUDA (Compute Unified Device Architecture) 编程模型,我们可以将通用计算任务映射到 GPU 上。CUDA 采用 Grid > Block > Thread 的三级层次结构,允许我们启动成千上万个线程,并行处理高度数据并行的任务,如 NTT 中的蝶形运算。

### • 策略与实现:

- 1. 大规模线程映射: 为了最大化利用 GPU 数以千计的核心,我们将 NTT 算法的并行性发挥 到极致。在 NTT 的每个计算阶段,都存在 N/2 个完全独立的蝶形运算。我们的策略是启动 N/2 个 CUDA 线程,让每个线程恰好负责一个蝶形运算。我们通过 Grid-Block-Thread 的三级层次结构,计算出合适的 Grid 和 Block 维度,确保 gridDim.x \* blockDim.x 恰好 等于 N/2。这样,整个阶段的所有蝶形运算就可以在一次内核启动(Kernel Launch)中完 全并行地完成,极大地提升了计算吞吐量。
- 2. **关键优化**: 最小化 H2D 通信: CPU (Host) 与 GPU (Device) 之间通过 PCIe 总线的数 据传输是 CUDA 程序的主要性能瓶颈之一。一个朴素的实现可能在  $\log(N)$  个 NTT 阶段的 每一次循环中,都从主机端计算并拷贝当前阶段所需的旋转因子到设备端,这将导致  $\log(N)$  次独立的、小数据量的 cudaMemcpy 调用,其延迟开销会严重拖慢整体性能。我们采用了关

键的优化策略: 在主机端**一次性预计算出所有 NTT 阶段所需的全部旋转因子**,并将它们存入一个连续的数组中。然后,通过**一次** cudaMemcpy 操作将这个包含所有旋转因子的大数组 完整地拷贝到 GPU 的全局内存中。在内核调用时,我们只需向内核传递一个指向这个大数组的基地址和当前阶段的偏移量即可。这种方式将主机到设备的通信开销从  $O(\log N)$  **次**降低到了 O(1) **次**,极大地降低了通信延迟。

- 3. **模板化内核与模乘优化**: 为了优雅地实现和对比不同的模乘算法,实验设计了模板化的 CUDA 内核。通过 C++ 模板,内核代码可以接受一个 Reducer 结构体(如 NaiveReducer, BarrettReducer, MontgomeryReducer) 作为模板参数。Reducer 封装了 add, sub, multiply 等模运算的具体实现。编译器在编译时会为每种 Reducer 生成高度优化的特定代码,实现了代码复用和高性能的统一。这使得我们可以在相同的内核框架下,清晰地对比三种模乘策略的性能:
  - 朴素模乘: 直接使用%运算符。
  - Barrett 约减: 将昂贵的除法转换为乘法和位移。
  - Montgomery 约减: 将所有数映射到 Montgomery 域, 在域内进行极高效的乘法。

#### • 结果与分析:

- **GPU 的碾压性优势**: GPU 并行化展现了强大的威力。在一个包含 'n=131072'个系数的多项式乘法测试中,即便是最基础的、使用朴素模乘的 GPU 实现,相比 CPU 串行版本也获得了高达 **33.6 倍**的加速。这充分证明了 GPU 的大规模并行 SIMT 架构非常适合像 NTT 这样具有海量数据并行性的算法。
- 模乘优化的巨大效果: 在 GPU 上,优化模乘算法的效果同样立竿见影。如下图所示,采用 Barrett 约减的版本将加速比从 33.6 倍提升至 52.6 倍,证明了在 GPU 核心中避免高延迟 的硬件除法指令至关重要。而性能最佳的 Montgomery 约减版本,则进一步将加速比推向 了 78 倍的惊人高度。这说明尽管 Montgomery 需要额外的域转换开销,但在 NTT 这种需要执行海量模乘的计算密集型场景下,其在域内极高的乘法效率所带来的收益,远超初始开销。
- 结论:实验充分证明,对于 NTT 这类算法,GPU 是极为理想的加速平台。并且,最高性能的实现来自于**算法与硬件的协同优化**:即利用 GPU 的大规模并行架构处理数据,同时采用如 Montgomery 约减这样的高级算法来适配硬件特性、规避其性能短板(如高昂的除法开销),最终才能实现数量级的性能提升。



图 4: GPU 上不同模乘优化策略的性能对比 (数据来源: Lab5)

# 6 综合性能对比与分析

## 6.1 各版本性能总览

我们将所有优化版本的最佳性能数据汇总,以 CPU 串行版本为基准(1x),计算加速比,结果如下表和下图所示。

| 优化策略   | 核心技术                   | 加速比 (Speedup) | 备注             |
|--------|------------------------|---------------|----------------|
| 串行基准   | 单线程 CPU                | 1.0x          | 所有优化的起点        |
| 单核优化   | SIMD (AVX2)            | 1.4x          | 利用数据级并行        |
| 多核并行   | Pthread (8 线程)         | 4.5x          | 利用任务级并行        |
| 分布式并行  | MPI (2 进程)             | 2.2x          | 跨节点并行, 受通信限制   |
| 异构计算   | GPU (CUDA, 基础)         | 33.6x         | 大规模数据并行        |
| 异构计算优化 | GPU (CUDA, Montgomery) | 78.0x         | 算法与硬件协同优化的最佳实践 |

表 2: 各版本优化策略性能总览

7 结论与展望 并行程序设计实验报告



#### 不同并行优化策略的NTT性能对比

图 5: 不同并行优化策略的 NTT 性能对比

## 6.2 瓶颈与权衡分析

上图直观地展示了不同并行层次的巨大性能差异:

- **从串行到单核优化**: SIMD 带来了有限但重要的性能提升(约 1.4 倍)。其瓶颈在于, NTT 中复杂的蝶形运算和数据依赖关系限制了向量化的效率,且收益受限于向量寄存器的宽度。
- **从单核到多核**: Pthread/OpenMP 利用多核将性能提升了一个台阶(约 4.5 倍)。其瓶颈在于共享内存带宽和同步开销。当线程数超过物理核心数后,性能扩展性会迅速饱和。
- **分布式计算**: MPI 的加速效果在本实验的策略下并不突出(约 2.2 倍),因为其性能瓶颈主要在于高昂的网络通信延迟。它的真正优势在于能解决单机内存无法容纳的超大规模问题,而非追求极致的加速比。
- 异构计算的威力: GPU 展现了碾压性的优势,实现了数十倍的性能飞跃。这得益于其数千个核心带来的无与伦比的数据并行处理能力。其瓶颈主要在于 CPU 与 GPU 之间的 PCIe 数据传输带宽,以及对全局内存的访问延迟。通过 Montgomery 约减等算法层面的优化,可以进一步压榨GPU 的计算潜力,获得高达 78 倍的加速。

**结论**: 技术的选择取决于具体场景。对于追求单核极致性能, SIMD 是基础。对于桌面级多核并行, Pthread/OpenMP 是标准选择。对于需要跨集群的超大规模计算, MPI 不可或缺。而对于 NTT 这类具有海量数据并行特性的算法, GPU 是当前能获得最高性能的平台。

# 7 结论与展望

## 7.1 项目总结

本项目系统性地将缓存优化、SIMD、Pthread/OpenMP、MPI 以及 GPU/CUDA 等一系列并行计算技术,成功应用于基于快速数论变换(NTT)的多项式乘法问题上。通过对不同技术路线的实现、

测试和分析, 我们得出以下结论:

- 1. 并行化是必要的: 面对计算密集型的 NTT 算法,各种并行策略均取得了超越串行版本的性能。
- 2. **异构计算优势显著**: GPU 凭借其大规模并行架构,在 NTT 这类算法上展现出远超传统 CPU 并 行技术的加速能力,是实现数量级性能提升的关键。
- 3. **算法与硬件协同优化是核心**: 无论是 SIMD 中的 Montgomery 模乘,还是 GPU 中对数据传输的优化,都证明了单纯依赖硬件并行是不够的。将算法特性与硬件架构深度结合,才能最大化性能收益。
- 4. **没有银弹**:每种并行技术都有其适用场景和性能瓶颈。从单核、多核、分布式到异构计算,形成了一个性能与复杂度逐级递增的技术阶梯,应根据实际需求进行权衡选择。

### 7.2 未来工作

基于本项目的探索,未来可以在以下方向进行更深入的研究:

- 混合式并行: 探索 MPI + GPU 或 MPI + OpenMP 的混合并行模型。例如,在多 GPU 集群上,使用 MPI 负责节点间的通信,每个节点内的 GPU 负责核心计算,以挑战更大规模的 NTT 问题。
- **高级 NTT 算法**: 研究并实现更前沿的 NTT 算法,如"六步法"(Six-Step Algorithm),该算法通过矩阵转置等操作重构计算流,对缓存和分布式环境的内存访问模式更为友好,可能在特定架构上获得更高性能。
- **自动化与自适应调优**: 开发能够根据输入问题规模和目标硬件特性,自动选择最佳并行策略和参数(如线程数、分块大小等)的框架。
- **面向真实密码学应用的优化**: 探索和实现针对大数模运算(如 1024 位以上)的高效并行 NTT, 以满足真实世界中同态加密等密码学方案的需求。

参考文献 并行程序设计实验报告

## 参考文献

[1] Paul Barrett. Implementing the rivest shamir and adleman public key encryption algorithm on a standard digital signal processor. In *Conference on the Theory and Application of Cryptographic Techniques*, pages 311–323. Springer, 1986.

- [2] Richard E. Blahut. Fast algorithms for digital signal processing. Addison-Wesley, 1985.
- [3] Jung Hee Cheon, Andrey Kim, Miran Kim, and Yongsoo Song. Homomorphic encryption for arithmetic of approximate numbers. In *International Conference on the Theory and Application of Cryptology and Information Security*, pages 409–437. Springer, 2017.
- [4] Intel Corporation. Intel advanced vector extensions programming reference. 2011.
- [5] Gene H Golub and James M Ortega. Scientific computing: an introduction with parallel computing. Elsevier, 2014.
- [6] David Harvey. Faster arithmetic for number-theoretic transforms. *Journal of Symbolic Computation*, 60:113–119, 2014.
- [7] Qing He, Jingwei Hu, and Zhennan Zhou. A structure preserving numerical scheme for fokkerplanck equations of structured neural networks with learning rules, 2021.
- [8] Intel Corporation. Intel Intrinsics Guide. https://www.intel.com/content/www/us/en/docs/intrinsics-guide/index.html, 2023. 在线资源.
- [9] Stephen Bassi Joseph, Emmanuel Gbenga Dada, Sanjay Misra, and Samuel Ajoka. Parallel faces recognition attendance system with anti-spoofing using convolutional neural network. In Illumination of Artificial Intelligence in Cybersecurity and Forensics, pages 123–137. Springer, 2022.
- [10] ARM Limited. Arm neon intrinsics reference. 2023.
- [11] Patrick Longa and Michael Naehrig. Speeding up the Number Theoretic Transform for Faster Ideal Lattice-Based Cryptography. In *Cryptology and Network Security (CANS 2016)*, volume 10052 of *Lecture Notes in Computer Science*, pages 124–139. Springer, 2016.
- [12] Peter L. Montgomery. Modular multiplication without trial division. *Mathematics of Computation*, 44(170):519–521, 1985.
- [13] Henri J. Nussbaumer. The number theoretic transform. *IEEE Transactions on Acoustics, Speech, and Signal Processing*, 29(2):330–337, 1981.
- [14] Michael J Quinn. Parallel computing theory and practice. McGraw-Hill, Inc., 1994.
- [15] Wikipedia contributors. Central processing unit Wikipedia, the free encyclopedia, 2025. [On-line; accessed 20-March-2025].
- [16] Wikipedia contributors. Graphics processing unit Wikipedia, the free encyclopedia, 2025. [Online; accessed 20-March-2025].

[17] Charles Wu. 再探 FFT - DIT 与 DIF, 另种推导和优化. Charles Wu 的博客, Apr 2023. https://charleswu.site/archives/3065.

- [18] Xin Zhang, Cheng Wang, and Yifeng Shen. Fast implementation of multiplication on polynomial rings. Security and Communication Networks, 2022:Article ID 4649158, 2022.
- [19] 龚春叶, 刘杰, 包为民, 潘冬梅, 甘新标, 李胜国, 陈旭光, 肖调杰, 杨博, and 王睿伯. 后摩尔时代国产高性能并行应用软件生态建设综述. 系统仿真学报, 34(10):2107, October 2022.