# 单周期 CPU 设计文档 2.0

贾博驿 2023年11月5日

## 设计实现指令

#### R型指令:

| 6      | 5  | 5  | 5  | 5     | 6     |
|--------|----|----|----|-------|-------|
| opcode | rs | rt | rd | shamt | funct |
| I型指令:  |    |    |    |       |       |
| 6      | 5  | 5  |    | 16    |       |
| opcode | rs | rt |    | imm16 |       |

#### J型指令:

| 6      | 26          |
|--------|-------------|
| opcode | instr_index |

以下除分支与跳转类指令,所有的 RTL 省略 PC←PC+4。

## 算数与逻辑运算类

## 1. 算数类

#### a. R型

| 名称   | funct  | RTL                                    |
|------|--------|----------------------------------------|
| add  | 100000 | $GPR[rd] \leftarrow GPR[rs] + GPR[rt]$ |
| addu | 100001 | $GPR[rd] \leftarrow GPR[rs] + GPR[rt]$ |
| sub  | 100010 | $GPR[rd] \leftarrow GPR[rs] - GPR[rt]$ |
| subu | 100011 | $GPR[rd] \leftarrow GPR[rs] - GPR[rt]$ |

注:实现的 add 实际上为 addu、sub 实际上为 subu。二者按照都按照无符号指令处理。

#### b. I型

| 名称    | opcode | RTL                                                    |
|-------|--------|--------------------------------------------------------|
| addiu | 001001 | $GPR[rt] \leftarrow GPR[rs] + sign\_extend(immediate)$ |

#### 2. 逻辑类

#### a. R型

| 名称   | funct  | RTL                                                                            |  |
|------|--------|--------------------------------------------------------------------------------|--|
| and  | 100100 | GPR[rd]←GPR[rs] AND(bitwise) GPR[rt]                                           |  |
| or   | 100101 | GPR[rd]←GPR[rs] OR(bitwise) GPR[rt]                                            |  |
| xor  | 100110 | GPR[rd]←GPR[rs] XOR(bitwise) GPR[rt]                                           |  |
| nor  | 100111 | GPR[rd]←GPR[rs] NOR(bitwise) GPR[rt]                                           |  |
| sll  | 000000 | $GPR[rd] \leftarrow GPR[rt]$ (31-shamt)0    0shamt                             |  |
| srl  | 000010 | GPR[rd]←0shamt    GPR[rt]31shamt                                               |  |
| sra  | 000011 | $GPR[rd] \leftarrow (GPR[rt]31)$ shamt    $GPR[rt]31$ shamt                    |  |
| sllv | 000100 | $s \leftarrow GPR[rs]40  GPR[rd] \leftarrow GPR[rt](31-s)0 \parallel 0s$       |  |
| srlv | 000110 | $s \leftarrow GPR[rs]40  GPR[rd] \leftarrow 0s \parallel GPR[rt]31s$           |  |
| srav | 000111 | $s \leftarrow GPR[rs]40  GPR[rd] \leftarrow (GPR[rt]31)s \parallel GPR[rt]31s$ |  |

#### b. I型

| 名称   | opcode | RTL                                                                       |
|------|--------|---------------------------------------------------------------------------|
| andi | 001100 | $GPR[rt] \leftarrow GPR[rs] \text{ AND(bitwise) zero\_extend(immediate)}$ |
| ori  | 001101 | $GPR[rt] \leftarrow GPR[rs] OR(bitwise) zero\_extend(immediate)$          |
| xori | 001110 | $GPR[rt] \leftarrow GPR[rs] \ XOR(bitwise) \ zero\_extend(immediate)$     |

## 寄存器操作类

#### a. R型

| 名称   | funct  | RTL                                                                                     |
|------|--------|-----------------------------------------------------------------------------------------|
| slt  | 101010 | $GPR[rd] \leftarrow 0 GPRLEN-1 \parallel GPR[rs] < GPR[rt]$                             |
| sltu | 101011 | $GPR[rd] \leftarrow 0 GPRLEN-1 \parallel (0 \parallel GPR[rs]) < (0 \parallel GPR[rt])$ |

## 注: slt 类指令成立时置 1, 不成立时置 0。

## b. I型

| 名称    | opcode | RTL                                                                                                                       |
|-------|--------|---------------------------------------------------------------------------------------------------------------------------|
| lui   | 001111 | GPR[rt] ← immediate    016                                                                                                |
| slti  | 001010 | $GPR[rt] \leftarrow 0 GPRLEN-1 \parallel GPR[rs] < sign\_extend(immediate)$                                               |
| sltiu | 001011 | $GPR[rt] \leftarrow GPR[rt] \leftarrow 0GPRLEN-1 \parallel (0 \parallel GPR[rs]) < (0 \parallel sign\_extend(immediate))$ |

注: sltiu 对立即数的处理是先有符号扩展再进行无符号比较。

## 分支与跳转类

#### 1. 分支类 (I型)

| 名称    | opcode | rt    | RTL                                                 |
|-------|--------|-------|-----------------------------------------------------|
|       |        |       | if condition then                                   |
| (all) |        |       | $PC \leftarrow PC + 4 + sign\_extend(offset    02)$ |
|       |        |       | endif                                               |
| bltz  | 000001 | 00000 | condition $\leftarrow$ GPR[rs] $<$ 032              |
| bgez  | 000001 | 00001 | condition $\leftarrow$ GPR[rs] $\geq$ 032           |
| beq   | 000100 | rt    | $condition \leftarrow (GPR[rs] = GPR[rt])$          |
| bne   | 000101 | rt    | $condition \leftarrow (GPR[rs] \neq GPR[rt])$       |
| blez  | 000110 | 00000 | condition $\leftarrow$ GPR[rs] $\leq$ 032           |
| bgtz  | 000111 | 00000 | condition $\leftarrow$ GPR[rs] > 032                |

## 2. 跳转类

#### a. R型

| 名称   | funct  | RTL                                                   |
|------|--------|-------------------------------------------------------|
| jr   | 001000 | $PC \leftarrow GPR[rs]$                               |
| jalr | 001001 | $GPR[rd] \leftarrow PC + 4$ , $PC \leftarrow GPR[rs]$ |

#### b. J型

| 名称  | opcode | RTL                                                                                   |
|-----|--------|---------------------------------------------------------------------------------------|
| j   | 000010 | $PC \leftarrow PC3128 \parallel instr\_index \parallel 02$                            |
| jal | 000011 | $GPR[31] \leftarrow PC + 4, PC \leftarrow PC3128 \parallel instr\_index \parallel 02$ |

## 内存操作类(I型)

| 名称    | opcode                                 | RTL                                                           |
|-------|----------------------------------------|---------------------------------------------------------------|
| (all) | ) addr←sign_extend(offset) + GPR[base] |                                                               |
| lb    | 100000                                 | byte←addr10  GPR[rt]←sign extend(memory[addr]7+8*byte8*byte)  |
| lh    | 100001                                 | half← addr1  GPR[rt]←sign_extend(memory[addr]15+8*half8*half) |

| lw         | 100011                                           | GPR[rt]←memory[addr]                                               |  |
|------------|--------------------------------------------------|--------------------------------------------------------------------|--|
| lbu 100100 |                                                  | byte←addr10                                                        |  |
|            |                                                  | GPR[rt]←zero_extend(memory[addr]7+8*byte8*byte)                    |  |
| lhu 100101 | half← addr1                                      |                                                                    |  |
|            | GPR[rt]←zero_extend(memory[addr]15+8*half8*half) |                                                                    |  |
| sb         | 101000                                           | $memory[sign\_extend(offset) + GPR[base]]70 \leftarrow GPR[rt]70$  |  |
| sh         | 101001                                           | memory[sign_extend(offset) + GPR[base]]150 $\leftarrow$ GPR[rt]150 |  |
| sw         | 101011                                           | $memory[sign\_extend(offset) + GPR[base]]310 \leftarrow GPR[rt]$   |  |

注: 针对 halfword 操作需要 addr 为 2 的非负整数倍,针对 word 操作需要 addr 为 4 的非负整数倍。针对 byte 和 halfword 操作时只修改对应 byte 和 halfword 的值,同一个 word 的其他部分不变。

## 模块设计



#### IFU

#### 1. 描述

取指令模块。内有 PC 子模块、NPC 子模块和 ROM。接收分支和跳转指令的控制信号和数据并实现跳转。输出指令和 PC 寄存器取值。

#### 2. 接口

| 名称                   | 方向 | 描述              |
|----------------------|----|-----------------|
| RESET                | I  | 异步复位信号          |
| clk                  | I  | 时钟信号            |
| NPCSel[1:0]          | I  | NPC 子模块控制信号     |
| BranchComp           | I  | NPC 子模块分支指令控制信号 |
| offset[15:0]         | I  | 分支指令跳转          |
| instr_index[25:0]    | I  | j、jal 指令跳转      |
| instr_register[31:0] | I  | jr、jalr 指令跳转    |
| Instr[31:0]          | О  | 当前指令            |
| PC[31:0]             | О  | 当前 PC 寄存器取值     |

#### 3. 控制信号

BranchComp:接 ALU的 Comp,表示分支指令的条件是否满足。

NPCSel: 接 CTRL, 使用 Priority Encoder, 00 接 VCC。

| 指令       | 取值 | 描述                          |
|----------|----|-----------------------------|
| 其余指令     | 00 | PC←PC+4                     |
| 分支指令     | 01 | 使用 offset, 结合 BranchComp 判断 |
| j, jal   | 10 | 使用 instr_index              |
| jr, jalr | 11 | 使用 instr_register           |

#### IFU PC

#### 1. 描述

程序计数器子模块。Logisim 中使用内置 D 触发器组装。为实现复位直接变为

0x00003000, 第13、12号位的复位信号接入异步置位接口, 其余信号接入异步复位接口。 Verilog 中直接使其在复位信号有效时的值为 32'h00003000。

#### 2. 接口

| 名称      | 方向 | 描述     |
|---------|----|--------|
| RESET   | I  | 异步复位信号 |
| clk     | I  | 时钟信号   |
| D[31:0] | О  | 下一指令地址 |
| Q[31:0] | О  | 当前指令地址 |

## IFU\_NPC

#### 1. 描述

下一条指令地址计算子模块。输入 IFU 接收的分支和跳转指令的控制信号和数据,使用 MUX, 计算出下一条指令的地址。

#### 2. 接口

| 名称                   | 方向 | 描述     |
|----------------------|----|--------|
| PC[31:0]             | 1  | 当前指令地址 |
| NPCSel[1:0]          | I  | 同 IFU  |
| BranchComp           | I  | 同 IFU  |
| offset[15:0]         | I  | 同IFU   |
| instr_index[25:0]    | I  | 同IFU   |
| instr_register[31:0] | I  | 同 IFU  |
| NPC[31:0]            | О  | 下一指令地址 |

#### **SPL**

#### 1. 描述

指令分线器模块。按照三种指令的格式将一条指令分为不同的部分,供其他模块使用。

#### 2. 接口

| 名称                | 方向 | 描述           |
|-------------------|----|--------------|
| Instr[31:0]       | 1  | 当前指令         |
| opcode[5:0]       | О  | 指令的操作数       |
| rs[4:0]           | 0  | R、I 型指令的 rs  |
| rt[4:0]           | О  | R、I型指令的rt    |
| rd[4:0]           | О  | R 型指令的 rd    |
| shamt[4:0]        | О  | R 型指令的 shamt |
| funct[5:0]        | О  | R 型指令的 funct |
| imm16[15:0]       | О  | I型指令的立即数     |
| instr_index[25:0] | О  | J型指令的跳转地址    |

#### **GRF**

#### 1. 描述

寄存器堆模块,共有 31 个寄存器 (0 号寄存器直接接地)。通过 A1、A2 输入地址,可以取出指定寄存器存储的数据。当 WE 使能时,通过 A3 输入地址,WD 输入数据,可以修改指定寄存器存储的数据。

#### 2. 接口

| 名称        | 方向 | 描述           |
|-----------|----|--------------|
| RESET     | I  | 异步复位信号       |
| clk       | I  | 时钟信号         |
| WE        | I  | 写入使能信号       |
| A1[4:0]   | I  | 读取的第一个寄存器的编号 |
| A2[4:0]   | I  | 读取的第二个寄存器的编号 |
| A3[4:0]   | I  | 写入的寄存器的编号    |
| WE[31:0]  | I  | 写入寄存器的数据     |
| RD1[31:0] | О  | 读取的第一个寄存器的值  |
| RD2[31:0] | О  | 读取的第二个寄存器的值  |

#### 3. 控制信号

WE:接 CTRL、使用或门。

| 指令                  | 取值 | 描述          |
|---------------------|----|-------------|
| 其余指令                | 0  | 不涉及寄存器写入的指令 |
| R 型: 除 jr           | 1  |             |
| I型: 算数与逻辑运算类、寄存器操作类 | 1  |             |
| I型: 内存操作类读取类        | 1  |             |
| jal                 | 1  |             |

#### GRFA3MUX:接 CTRL,使用 Priority Encoder,00 接 VCC。

| 指令              | 取值 | 描述             |
|-----------------|----|----------------|
| 其余指令            | 00 | 固定 0(0x00), 保护 |
| R型:全体(忽略不使能的jr) | 01 | 接入 rd          |
| I型:全体(忽略不使能的类型) | 10 | 接入rt           |
| jal             | 11 | 固定 31(0x1f)    |

#### GRFWDMUX:接 CTRL,使用 Priority Encoder,00 接 VCC。

| 指令          | 取值 | 描述        |
|-------------|----|-----------|
| 其余指令        | 00 | 接入 ALU    |
| lui         | 01 | 接入 EXT    |
| I型: 内存操作读取类 | 10 | 接入 DM     |
| jalr, jal   | 11 | 接入 PC + 4 |

#### **ALU**

#### 1. 描述

算数逻辑模块,完成算数运算(加、减)、逻辑运算(与、或、异或、或非)、移位运算(左移、逻辑右移、算数右移)、比较运算(两数相等、不等,有符号小于,无符号小于,一数有符号小于、小于等于、大于、大于等于零)。提供的计算结果用于保存到寄存器、判断分支等。

#### 2. 接口

| 名称           | 方向 | 描述             |
|--------------|----|----------------|
| OPSel[1:0]   | I  | OP 输出控制信号      |
| FuncSel[2:0] | I  | 算数、逻辑、移位部分控制信号 |
| CompSel[2:0] | I  | 比较部分控制信号       |

| rs[31:0]   | I | 第一个操作数 |
|------------|---|--------|
| rt[31:0]   | I | 第二个操作数 |
| shamt[4:0] | I | 移位立即数  |
| OP[31:0]   | О | 计算结果   |
| Comp       | О | 比较结果   |

#### 3. 控制信号

OPSel: 接 CTRL, 使用 Priority Encoder, 00 接 VCC。

| 指令                                 | 取值 | 描述                      |
|------------------------------------|----|-------------------------|
| add, addu, sub, subu, addiu        | 00 | 算数运算(加、减)               |
| I型: 内存操作类                          | 00 | 算数运算(加、减)               |
| and, or, xor, nor, andi, ori, xori | 01 | 逻辑运算 (与、或、异或、或非)        |
| sll, srl, sra, sllv, srlv, srav    | 10 | 移位运算(左移、逻辑右移、算数右移)      |
| slt, sltu, slti, sltiu             | 11 | 比较运算(无符号拓展 Comp 为 32 位) |

FuncSel: 接 CTRL, 使用 MUX, 根据 OPSel 选择。

OPSel == 00 时, 使用或门。(只用设置 001)

| 指令               | 取值  | 描述 |
|------------------|-----|----|
| add, addu, addiu | 000 | 加法 |
| I型: 内存操作类读取类     | 000 | 加法 |
| sub, subu        | 001 | 减法 |

OPSel == 01 时,使用 MUX, MUX 控制信号为是否是 IJ 型。R 型时接 funct[2:0]、IJ 型时接 opcode[2:0]。

| 1                         |     |    |
|---------------------------|-----|----|
| 指令                        | 取值  | 描述 |
| and(100100), andi(001100) | 100 | 与  |
| or(100101), ori(001101)   | 101 | 或  |
| xor(100110), xori(001110) | 110 | 异或 |
| nor(100111)               | 111 | 或非 |

OPSel == 10 时,接 funct[2:0]。

| 指令           | 取值  | 描述      |
|--------------|-----|---------|
| sll(000000)  | 000 | 逻辑左移立即数 |
| srl(000010)  | 010 | 逻辑右移立即数 |
| sra(000011)  | 011 | 算数右移立即数 |
| sllv(000100) | 100 | 逻辑左移寄存器 |
| srlv(000110) | 110 | 逻辑右移寄存器 |
| srav(000111) | 111 | 算数右移寄存器 |

OPSel == 11 时, FuncSel 无效, 置为 000。

Comp: 接 CTRL、使用 Priority Encoder, 00 接 VCC。

| 指令                          | 取值  | 描述       |  |  |
|-----------------------------|-----|----------|--|--|
| bltz(00000)                 | 000 | 有符号小于 0  |  |  |
| bgez(00001)                 | 001 | 有符号大于等于0 |  |  |
| slt(101010), slti(001010)   | 010 | 有符号两数小于  |  |  |
| sltu(101011), sltiu(001011) | 011 | 无符号两数小于  |  |  |
| beq(000100)                 | 100 | 两数相等     |  |  |
| bne(000101)                 | 101 | 两数不等     |  |  |

| blez(000110) | 110 | 有符号小于等于 0 |
|--------------|-----|-----------|
| bgtz(000111) | 111 | 有符号大于0    |

ALUrtMUX:接 CTRL、使用或门。

| 指令         | 取值 | 描述     |
|------------|----|--------|
| 其余指令       | 0  | 接入 GRF |
| I型:除分支与跳转类 | 1  | 接入 EXT |

#### **EXT**

#### 1. 描述

位扩展模块,将16位立即数无符号扩展、有符号扩展、右补16位0为32位。

#### 2. 接口

| 名称          | 方向 | 描述       |
|-------------|----|----------|
| EXTSel[1:0] | I  | 扩展方式控制信号 |
| imm16[15:0] | I  | 16 位立即数  |
| EXT[31:0]   | О  | 32 位扩展结果 |

#### 3. 控制信号

EXTSel: 接 CTRL, 使用 Priority Encoder, 00 接 VCC。

| 指令              | 取值 | 描述        |
|-----------------|----|-----------|
| 其余指令            | 00 | 有符号拓展     |
| andi, ori, xori | 01 | 无符号拓展     |
| lui             | 10 | 右补 16 位 0 |

#### **DM**

#### 1. 描述

内存模块。包括 RAM 和位处理两个部分。位处理部分用于处理针对 byte 和 halfword 的 读取和写入。

#### 2. 接口

| 名称            | 方向 | 描述         |
|---------------|----|------------|
| RESET         | I  | 异步复位信号     |
| clk           | I  | 时钟信号       |
| WE            | I  | 写入使能信号     |
| DMSel[2:0]    | I  | 读取存储模式控制信号 |
| A[31:0]       | I  | 读取或写入的地址   |
| D_write[31:0] | I  | 写入的数据      |
| D_read[31:0]  | О  | 读取的数据      |

#### 3. 控制信号

WE:接 CTRL,使用或门。

| 指令         | 取值 | 描述          |
|------------|----|-------------|
| 其余指令       | 0  | 不涉及写入寄存器的指令 |
| sb, sh, sw | 1  |             |

## DMSel:接CTRL,接opcode[2:0]。

| 指令                     | 取值  | 描述                  |
|------------------------|-----|---------------------|
| lb(100000), sb(101000) | 000 | 针对 byte 操作,读取时有符号拓展 |

| lh(100001), sh(101001) | 001 | 针对 halfword 操作,读取时有符号拓展 |
|------------------------|-----|-------------------------|
| lw(100011)             | 011 | 针对 word 操作              |
| lbu(100100)            | 100 | 针对 byte 操作,读取时无符号拓展     |
| lhu(100101)            | 101 | 针对 halfword 操作,读取时无符号拓展 |

## CTRL (CTRL\_AND, CTRL\_OR)

#### 1. 描述

控制模块。通过 opcode、funct 和 rt 判断指令的类型,输出各个模块的控制信号。 Logisim 中分为两个子模块, AND 子模块通过与逻辑, 判断指令类型。OR 子模块通过或门、Priority Encoder、MUX 等元件, 将判断的指令类型转换为控制信号。Verilog 中将其合并在一个模块中。

#### 2. 接口

| 名称            | 方向 | 描述                |
|---------------|----|-------------------|
| opcode[5:0]   | I  | 指令的操作数            |
| funct[5:0]    | I  | R 型指令 funct       |
| rt[4:0]       | I  | 分支指令 rt           |
| OpSel[1:0]    | О  | 接入 ALU            |
| EXTSel[1:0]   | О  | 接入 EXT            |
| DMSel[2:0]    | О  | 接入 DM             |
| NPCSel[1:0]   | О  | 接入IFU             |
| FuncSel[2:0]  | О  | 接入 ALU            |
| CompSel[2:0]  | О  | 接入 ALU            |
| GRFWE         | О  | 接入 GRF            |
| DMWE          | О  | 接入 DM             |
| GRFA3MUX[1:0] | О  | 接入 GRF 的 GRFA3MUX |
| GRFWDMUX[1:0] | О  | 接入 GRF 的 GRFWDMUX |
| ALUrtMUX      | О  | 接入 ALU 的 ALUrtMUX |

#### P3 思考题

#### 1. 单周期 CPU 所用到的模块中,哪些发挥状态存储功能,哪些发挥状态转移功能?

发挥状态存储功能的是 GRF、DM, 其中包含的大量的寄存器表示当前 CPU 的状态。 发挥状态转移功能的是 IFU、ALU、EXT、(Controller)CTRL。其中 IFU 中包含的 ROM 可以等效为一种输入信号。其余的部分均为组合逻辑电路,作为次态逻辑和输出逻辑。

#### 2. IM 使用 ROM, DM 使用 RAM, GRF 使用 Register, 这种做法合理吗?

目前的设计情况下是合理的。目前没有加入其他的 I/O 设备,无法从其他地方读取存储的程序,需要通过非易变的 ROM 存储程序。DM 要求大量的存储空间,读写并不频繁,使用 RAM 是合理的,也符合真实情况。GRF 中的寄存器数量要求不多,读写频繁,使用读写速度快的 Register 是合理的。

如果增加了 I/O 设备,实现读取的存储程序,应当将 IM 改为使用 RAM。

#### 3. 你是否在实际实现时设计了其他的模块?

设计了专门的 Splitter, 名称为 SPL。

设计了专门的 Register, 用于 IFU 中的 PC, 名称为 IFU PC。

将 IFU 分为 IFU\_PC 和 IFU\_NPC 两部分,将 CTRL 分为 CTRL\_AND 和 CTRL\_OR 两部分。

以上模块的介绍和实现思路见文档正文部分。

#### 4. 事实上,实现 nop 空指令,我们并不需要将它加入控制信号真值表,为什么?

nop 指令如下:

| 6      | 5     | 5     | 5     | 5     | 6     |
|--------|-------|-------|-------|-------|-------|
| opcode | rs    | rt    | rd    | shamt | funct |
| 000000 | 00000 | 00000 | 00000 | 00000 | 00000 |

opcode 为 000000 且 funct 为 000000 的指令为 sll, 按照 sll 指令的机制可以解释为: sll \$0,\$0,0

也就是将\$0 逻辑左移 0 位存入\$0。\$0 本身固定为 0x000000000, GRF 不会发生改变,这一条指令也不涉及内存的读写, DM 不会发生改变。也即 CPU 的状态不会发生改变,也即空指令的效果。而以上过程完全是借由 sll 指令的机制实现的,故不需要将其添加到真值表。

#### 5. 阅读 Pre 的"MIPS 指令集及汇编语言"一节中给出的测试样例,评价其强度(可从各个

#### 指令的覆盖情况, 单一指令各种行为的覆盖情况等方面分析), 并指出具体的不足之处?

对于 ori 指令,没有覆盖到存储到\$0 的情况,立即数的位数不够大。

对于 lui 指令, 没有覆盖到存储到\$0 的情况, 没有覆盖立即数为 0 情况。

对于 add 指令, 没有覆盖到存储到\$0 的情况, 没有覆盖使用\$0 的情况, 没有覆盖到32 位整型值的正极限和负极限, 没有覆盖到运算溢出的情况。

对于 sw 指令,没有覆盖到存储\$0 的情况,没有覆盖到 offset 为负数的情况,没有覆盖 base 为正数、负数的情况,base 为固定值,未覆盖 base 为可变值的情况。

对于 lw 指令,没有覆盖到存储到\$0 的情况,没有覆盖到 offset 为负数的情况,没有覆盖 base 为正数、负数的情况,base 为固定值,未覆盖 base 为可变值的情况。

对于 beq 指令,没有覆盖使用\$0 的情况,没有覆盖到寄存器的值为负数、0、较大的正数的情况。没有覆盖跳转的地址为该条指令指令之前,该条指令本身的情况。

针对于这一次的要求,未覆盖 sub 指令、nop 指令。

## P4 思考题

1. 阅读下面给出的 DM 的输入示例中(示例 DM 容量为 4KB,即 32bit×1024字),根据你的理解回答,这个 addr 信号又是从哪里来的? 地址信号 addr 位数为什么是 [11:2]而不是 [9:0]?

| 文件   | 模块接口定义                                                                                                                                                                                                                                                    |  |  |
|------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|
| dm.v | <pre>dm(clk,reset,MemWrite,addr,din,dout);   input clk; //clock   input reset; //reset   input MemWrite; //memory write enable   input [11:2] addr; //memory's address for write   input [31:0] din; //write data   output [31:0] dout; //read data</pre> |  |  |

这个 addr 信号从 ALU 来的。因为 DM 所涉及的 lw、sw 等指令的共同操作是 addr←sign\_extend(offset) + GPR[base]

这个操作由 EXT 先进行符号拓展,再由 ALU 进行加法运算得到。所以 addr 信号应接入 ALU。因为在仅实现 lw、sw 两条指令并且仅执行合法指令的前提下,addr 的后两位均为00,而表示 DM 的所有地址即 0-1023 只需要 10 位二进制数即可,所以位数只需要[11:2]即可。

2. 思考上述两种控制器设计的译码方式,给出代码示例,并尝试对比各方式的优劣。

```
第一种译码方式:指令对应的控制信号如何取值。
always @(*) begin
   if (\text{opcode} = 6'b000000) begin
      case (funct)
          `R_add:
             OPSel <= 2'b00
             // others
          default:
             // others
      endcase
   end
   else begin
      case (opcode)
          `I_ori :
             OPSel <= 2'b01
             // others
          default:
             // others
      endcase
```

end

end

第二种译码方式:控制信号每种取值所对应的指令。本设计文档之前所用的方式就是这种。示例代码如下:

```
assign NPCSel = (I_beq) ? 2'b01 : (J_jal) ? 2'b10 : (R_jr) ? 2'b11 : 2'b00;
```

第一种方式设计优点:增加新的指令方便,只需要设计好各个模块控制信号的取值即可直接通过添加一个 case 添加一条新的指令。缺点:对于每个指令都要指定所有的控制信号端口的值,若指令数量增加,代码将十分冗长。

第二种方式设计优点:翻译形成控制模块方便,可以利用 opcode 和 funct 的特征进行批量地编码,指令数量多的时候代码也不会非常长。缺点:增加新的指令复杂,有可能要考虑到指令之间的在判断逻辑上的相互影响。

3. 在相应的部件中,复位信号的设计都是同步复位,这与 P3 中的设计要求不同。请对比同步复位与异步复位这两种方式的 reset 信号与 clk 信号优先级的关系。

同步复位中,clk 信号的优先级高于 reset 信号。没有时钟信号的时候,复位信号不起作用。

异步复位中, reset 信号的优先级高于 clk 信号。存在复位信号时, 时钟信号不会引起状态变化。

4. C 语言是一种弱类型程序设计语言。C 语言中不对计算结果溢出进行处理,这意味着 C 语言要求程序员必须很清楚计算结果是否会导致溢出。因此,如果仅仅支持 C 语言, MIPS 指令的所有计算指令均可以忽略溢出。 请说明为什么在忽略溢出的前提下,addi

与 addiu 是等价的, add 与 addu 是等价的。

两个指令的操作相比较, addi 相比 addiu 只是多了对于溢出的判断, 其余的操作均相同, 所以在忽略溢出的前提下, addi 和 addiu 是等价的。

## P3 测试工作

由于 Pre 中提供的测试样例、weak 测试点强度均不够,故使用 Python 编写自动指令生成程序,辅助人工编写相关程序对 CPU 进行加强测试。针对要求实现的指令,add、sub、ori、lui、lw、sw、beq、nop。进行以下三项测试。同时编写 MARS 自动对拍程序进行自动化测试。

1. ori、lui、sw 指令测试 使用 Python 完成。

随机生成 32 位整型范围内的数字,使用 lui 和 ori 将其赋值给任意寄存器(包括\$0,不包括\$1),随机生成 0x000000000 至 0x00002fff 范围内的地址,将其赋值给\$1,随机生成-20 至 20 范围内的偏移值,将寄存器的值保存到内存对应的地址。运行结束后,对比 Logisim 和 MARS 的内存情况。

2. lw、add (addu)、sub (subu) 指令测试 使用 Python 完成。

先随机生成 128 个整型范围内的数字,按照 1 的方法保存至内存。随机从保存这些数字的内存中读取并赋值给任意寄存器(包括\$0,不包括\$1),再保存到内存中。最后从保存这些数字的内存中随机读取两个数字并赋值给任意两个不同的寄存器(包括\$0,不包括\$1),随机对寄存器的值进行加减赋值给另一个不同的寄存器(包括\$0,不包括\$1),再保存到内存中。运行结束后,对比 Logisim 和 MARS 的内存情况。

3. beq、nop 指令测试

使用人工编写汇编程序完成。

先给\$1 到\$8 赋值小的正数,小的负数、大的正数、大的负数。每一次赋值之后使用 nop 指令。然后通过各种组合对 beq 指令进行测试,包括是否跳转,目标在此跳转指令之前、之后、本条共六种组合。每一条跳转指令后面跟随保存相关的寄存器的值至内存中。运行结束后,对比 Logisim 和 MARS 的内存情况。

## P4 测试工作

由于 weak 测试点强度不够。故改进 P3 的测试,使用 Python 自动生成,辅助人工编写相关程序对 CPU 进行加强测试。针对要求实现的指令,add、sub、ori、lui、lw、sw、beq、jal、jr、nop。进行以下四项测试。同时利用助教提供的修改版 MARS 进行自动对拍。

1. 模块单元测试

使用 ISE 编写 testbench 完成。

针对 IFU、SPL、GRF、EXT 等组件编写单元 testbench, 覆盖测试其所有设计功能是否能够正常完成。

2. ori、lui、sw 指令测试

使用 Python 完成。

随机生成 32 位整型范围内的数字,使用 lui 和 ori 将其赋值给任意寄存器(包括\$0,不包括\$1),随机生成 0x00000014 至 0x00002fff 范围内的地址,将其赋值给\$1,随机生成-20至20范围内的偏移值,将寄存器的值保存到内存对应的地址。对比 Verilog和 MARS 的输出情况。

3. lw、add (addu)、sub (subu) 指令测试

使用 Python 完成。

先随机生成 256 个整型范围内的数字,按照 1 的方法保存至内存。随机从保存这些数字的内存中读取并赋值给任意寄存器(包括\$0,不包括\$1),再保存到内存中。最后从保存这些数字的内存中随机读取两个数字并赋值给任意两个不同的寄存器(包括\$0,不包括\$1),随机对寄存器的值进行加减赋值给另一个不同的寄存器(包括\$0,不包括\$1),再保存到内存中。对比 Verilog 和 MARS 的输出情况。

4. beq、jal、jr、nop 指令测试

使用人工编写汇编程序完成。

先给\$1 到\$8 赋值小的正数,小的负数、大的正数、大的负数。每一次赋值之后使用 nop 指令。对 beq 指令进行测试,包括是否跳转,目标在此跳转指令之前、之后、本条共六种组合。对 jal 和 jr 指令进行测试,包括目标在此跳转指令之前、之后两种组合,使用 jal 跳转之后,再使用 jr 进行跳转。每一条跳转指令后面跟随保存相关的寄存器的值至内存中。对比 Verilog 和 MARS 的输出情况。