# Модель узла управления динамическим 7-сегментным индикатором с подавлением дребезга контактов кнопок в объеме ПЛИС Xilinx Artix-7 для отладочной платы Digilent Nexys 4

В статье детально описан логический проект ПЛИС Xilinx XC7A100T, установленной на отладочной плате Nexys 4 фирмы Digilent. В состав проекта входят следующие функциональные узлы, описанные в виде синтезируемых моделей на языке Verilog: схема синтеза тактовой частоты, генератор сигнала начальной установки, фильтр подавления дребезга контактов кнопок, реверсивный счетчик с загрузкой и узел управления динамическим семисегментным индикатором. Рассмотренный в статье проект может быть полезен для быстрого освоения отладочной платы Nexys 4, а также изучения практических приемов описания синтезируемых моделей цифровых устройств и их реализации в ПЛИС.

Николай БОРИСЕНКО fpga-mechanic@rambler.ru

реди отладочных плат на основе ПЛИС фирмы Xilinx большое распространение получили изделия компании Digilent, поддерживаемые программным пакетом Xilinx Design Suite iMPACT. Компания Digilent давно выпускает ассортимент отладочных средств для различных серий ПЛИС, в него входят как простые платы на основе ПЛИС CPLD, разъемы, переключатели и светодиоды, так и сложные изделия на ПЛИС FPGA большой логической емкости с развитой периферией. В статье описана работа с демонстрационной отладочной платой Nexys 4, основанной на ПЛИС FPGA XC7A100T современной серии Artix-7 фирмы Xilinx (рис. 1).

Отладочная плата Nexys 4 оснащена разъемами и блоками физического уровня для реализации таких интерфейсов, как Ethernet, SPI, Audio, VGA, SRAM, PS/2 (работает через микроконтроллер с USB-интерфейсом), UART и GPIO.

Средства ручного ввода дискретных логических сигналов в ПЛИС включают пять тактовых кнопок (Button Up/Center/Down/ Left/Right) и 16 статических переключателей (switch sw0-sw15).

К средствам визуального отображения состояний ПЛИС платы Nexys 4 относятся: 16 дискретных зеленых светодиодов (led ld0-ld15), два дискретных трехцветных RGBсветодиода (rgb-led ld16, ld17) и два четырехразрядных семисегментных светодиодных дисплея с общим анодом (display disp-1, disp-2). Кроме перечисленных индикаторов на плате установлен красный светодиод, отражающий наличие питания, а также зеленый светодиод состояния загрузки ПЛИС (включается при успешной конфигурации FPGA на основе сигнала DONE).

Предлагается построить проект для ПЛИС в составе отладочной платы Nexys 4, имеющий следующую функциональность. Центральным элементом является 16-разрядный реверсивный двоичный счетчик с воз-



Рис. 1. Внешний вид отладочной платы Digilent Nexys 4



Рис. 2. Структурная схема проекта ПЛИС

можностью загрузки, установки в максимальное состояние и синхронным сбросом в ноль. Сигналы управления счетчиком формируются путем нажатия на ять кнопок, причем центральная кнопка контролирует загрузку данных, левая кнопка — уменьшение на единицу (декремент), правая кнопка — увеличение на единицу (инкремент), верхняя кнопка управляет установкой максимального состояния, а нажатие на нижнюю кнопку приводит к синхронному сбросу счетчика.

Комбинация, загружаемая в счетчик при нажатии на центральную кнопку, задается переключателями sw0-sw15 и отображается на светодиодах led0-led15. Причем логической единице соответствует верхнее согласно рис. 1 положение переключателя и свечение соответствующего светодиода. Разряд-0 контролируется положением переключателя sw0 и отображается на светодиоде led0, разряд-1 контролируется положением переключателя sw1 и отображается на светодиоде led1. (Далее — аналогично.)

Текущее состояние счетчика и поступающей с переключателей sw0—sw15 комбинации отображается на динамических семисегментных дисплеях в шестнадцатеричной системе счисления. Причем положение переключателей отображается на левом дисплее DISP1, а состояние счетчика — на правом дисплее

DISP2. Крайние правые точки обоих дисплеев засвечены.

Структурная схема проекта ПЛИС показана на рис. 2.

Все внутренние функциональные узлы в проекте ПЛИС синхронизируются тактовым сигналом с частотой 166 МГц (6 нс). Источником опорного синхросигнала на плате Nexys 4 служит кварцевый генератор, формирующий частоту 100 МГц. Для ввода синхросигнала в кристалле ПЛИС задействуется специальный

входной буфер типа IBUFG, которому соответствует одноименный примитив в библиотеке элементов Xilinx. Прошедший через входной буфер IBUFG синхросигнал поступает на узел синтезатора тактовой частоты. Формирование внутренних синхросигналов в седьмой серии FPGA фирмы Xilinx реализуется на ресурсах кристалла СМТ (Clock Management Tiles), содержащих узлы синтеза тактовых частот ММСМ (mixed-mode clock manager) и узлы ВАПЧ PLL (phase-locked loop) [1].



Рис. 3. Пример схемотехнического описания синтезатора тактовой частоты

Рассмотрим в качестве примера схемотехнический модуль проекта ПЛИС, созданный в САПР Xilinx ISE DS и предназначенный для синтеза внутреннего синхросигнала с частотой 50 МГц из входного опорного сигнала 100 МГц с использованием библиотечного примитива mmcme2\_base (рис. 3).

Примитив mmcme2\_base соответствует упрощенному представлению узла ММСМ кристалла FPGA седьмой серии компании Xilinx. Узел синтеза частот ММСМ принимает на вход CLKIN1 опорную частоту и формирует на выходах до семи синхросигналов CLKOUT0-CLKOUT6, часть из которых имеют парафазный выход. Вход CLKFBIN предназначен для цепи обратной связи с выхода CLKFBOUT. Появление единицы на выходе LOCKED отражает установку стабильных выходных синхросигналов и может быть использовано при формировании сброса.

Опорный синхросигнал внутри узла MMCM поступает с входа CLKIN1 на делитель частоты, коэффициент деления для которого задается целочисленным атрибутом DIVCLK\_DIVIDE из диапазона от 1 до 106 (по умолчанию 1). С выхода делителя частоты сформированный промежуточный сигнал подается на умножитель частоты, коэффициент умножения которого определяется дробным атрибутом CLKFBOUT\_MULT\_F из диапазона от 2000 до 64000, дробная часть которого округляется до 1/8 (0,125). По умолчанию атрибут CLKFBOUT\_MULT\_F установлен в значение 5. При задании атрибутов следует учитывать, что полученный на выходе умножителя частоты сигнал должен иметь частоту от 600 до 1200 МГц.

Атрибут CLKIN1\_PERIOD задает период входной опорной частоты в наносекундах.

Выходные сигналы CLKOUT0-CLKOUT6 формируются путем деления выходной частоты умножителя. Для выхода СLKOUT0 допустимо задавать дробный коэффициент деления, определяемый атрибутом CLKOUT[0]\_DIVIDE\_F с точностью до 1/8. Для остальных выходов коэффициенты деления задаются целочисленными атрибутами CLKOUT[1:6]\_DIVIDE. Максимальный коэффициент деления для всех выходов ограничен числом 128, а минимальный единицей. По умолчанию все коэффициенты деления установлены в единицу.

В рассмотренном на рис. 3 примере с выхода CLKOUT1 снимается синхросигнал с частотой 50 МГц. Для синтеза такого сигнала при опорной частоте 100 МГц примитив mmcme2\_base может иметь следующие значения атрибутов: CLKIN1\_PERIOD = 10 000 (10 нс — период 100 МГц), DIVCLK\_ DIVIDE = 1 (на вход умножителя поступает сигнал 100 МГц), CLKFBOUT\_MULT\_F = 10 000 (на выходе умножителя частота 1 ГГц), CLKOUT1\_DIVIDE = 20 (на выход CLKOUT1 выдается сигнал, полученный делением на 20 частоты 1 ГГц).

В результате синтеза схемотехнического модуля проекта CAПР Xilinx ISE DS формирует одноименный файл с расширением \*.vf(Preferred Language — Verilog) или \*.vhf (Preferred Language — VHDL). Это текстовый файл, стенерированный автоматически в процессе синтеза схемы. Синтаксис файла соответствует выбранному в настройках проекта языку описания аппаратуры (HDL). В рассматриваемом проекте для построения модели синтезатора тактовой частоты 166 МГц был отредактирован файл \*.vf, созданный в результате синтеза схемы, показанной на рис. 3. Ниже приведена модель синтезатора частоты, описанная на языке Verilog в файле KiT\_Nexys4\_Clock.v.

```
`timescale 1ns / 1ps
module KiT_Nexys4_Clock(CLKIN1, CLKOUT1, LOCKED);
  output CLKOUT1;
 output LOCKED;
  wire BUFG CLKOUT1;
  wire CLKFBOUT;
  wire G N D;
 MMCME2_BASE #( .BANDWIDTH("OPTIMIZED"), .CLKFBOUT_MULT_F(10.000), // 1GHz Internal
      .CLKFBOUT_PHASE(0.000),
.CLKIN1_PERIOD(10.000), // 10ns @ 100MHz input
      // CLKOUT0_DIVIDE - CLKOUT6_DIVIDE:
      // Divide amount for each CLKOUT (1-128)
       .CLKOUT1_DIVIDE(6), // 6ns @ 166MHz output
       .CLKOUT2 DIVIDE(1),
       .CLKOUT3_DIVIDE(1),
      .CLKOUT4_DIVIDE(1),
.CLKOUT5_DIVIDE(1),
       .CLKOUT6_DIVIDE(1)
       .CLKOUT0 DIVIDE F(1,000), // Divide amount for CLKOUT0
      // CLKOUT0 DUTY CYCLE - CLKOUT6 DUTY CYCLE:
      // Duty cycle for each CLKOUT (0.01-0.99).
      .CLKOUT0_DUTY_CYCLE(0.500),
.CLKOUT1_DUTY_CYCLE(0.500),
       .CLKOUT2_DUTY_CYCLE(0.500),
       .CLKOUT3 DUTY CYCLE(0.500).
       .CLKOUT4_DUTY_CYCLE(0.500)
       .CLKOUT5_DUTY_CYCLE(0.500),
.CLKOUT6_DUTY_CYCLE(0.500),
      // CLKOUT0_PHASE - CLKOUT6_PHASE:
// Phase offset for each CLKOUT (-360.000-360.000).
       .CLKOUT0_PHASE(0.000)
       .CLKOUT1 PHASE(0.000),
       .CLKOUT2_PHASE(0.000),
       .CLKOUT3 PHASE(0.000),
       .CLKOUT4_PHASE(0.000),
       .CLKOUT5 PHASE(0.000),
       .CLKOUT6_PHASE(0.000),
      .CLKOUT4_CASCADE("FALSE"), // Cascade CLKOUT4 counter // with CLKOUT6 (FALSE, TRUE)
       .DIVCLK_DIVIDE(1), // Master division
      // value (1-106)
       .REF_JITTER1(0.010), // Reference input jitter
      // in UI (0.000-0.999).
       .STARTUP_WAIT("FALSE") // Delays DONE until MMCM
      // is locked (FALSE, TRUE)
    MMCM 1 (.CLKFBIN(CLKFBOUT),
       .CLKIN1(CLKIN1)
       .PWRDWN(G_N_D),
      .RST(G_N_D),
.CLKFBOUT(CLKFBOUT),
       .CLKFBOUTB(),
       .CLKOUT0(),
      .CLKOUT0B(),
.CLKOUT1(BUFG_CLKOUT1),
       .CLKOUT1B(),
       .CLKOUT2().
       .CLKOUT2B(),
       CLKOUT3().
       .CLKOUT3B(),
       .CLKOUT4(),
       .CLKOUT5(),
       .LOCKED(LOCKED));
 BUFG XLXI_4 (.I(BUFG_CLKOUT1), .O(CLKOUT1));
```

Генератор внутреннего сигнала сброса RST построен на двухтактном синхронизаторе, устанавливаемом в «1» (активный уровень RST) при подаче асинхронного сброса с кнопки CPU RESET платы Nexys 4. Сигнал сброса RST будет установлен в «0» только после установки асинхронного входного сигнала в единицу (кнопка отпущена) и при единице на выходе LOCKED синтезатора тактовой частоты.

Генератор сигнала сброса RST описан в верхнем модуле иерархии проекта КіТ\_ Nexys4\_Top\_A.v.

Для обеспечения работы фильтров подавления дребезга контактов кнопок на пониженной частоте построен делитель частоты синхронизации 166 МГц на фиксированный коэффициент 131072. Делитель частоты формирует на выходе синхронный по отношению к сигналу CLK\_166М выходной сигнал разрешения синхронизации CEO\_1K27 (Clock Enable Output) с частотой 1,27 кГц. Сигнал СЕО\_1К27 устанавливается в единицу в течение одного такта частоты 166 МГц, после чего 131071 такт находится в нуле. Таким образом, единичные однотактовые импульсы высокого уровня разрешают переключение внутренних счетчиков фильтров с частотой 1,27 кГц.

Делитель частоты построен на основе 17-разрядного двоичного счетчика, описанного переменной CLK\_DIV\_FLTR[16:0] в верхнем модуле иерархии проекта КіТ\_ Nexys4\_Top\_A.v. Выходной сигнал CEO\_1K27 устанавливается в единицу на один такт по достижении счетчиком CLK\_DIV\_FLTR максимального значения: &(CLK\_DIV\_FLTR).

Положения переключателей sw15-sw0 задают входные сигналы ПЛИС sw[15:0], поступающие на двухтактный синхронизатор с промежуточным регистром D\_SW[15:0] и выходным регистром S\_SW[15:0]. Выходные сигналы синхронизатора транслируются на светодиоды ld15-ld0, на вход параллельной загрузки счетчика и младшую половину входной шины блока управления семисегментным дисплеем. Синхронизатор входных асинхронных сигналов необходим для обеспечения устойчивой работы внутренних синхронных узлов проекта ПЛИС. Описание синхронизатора включено в верхний модуль иерархии проекта  $KiT_Nexys4_Top_A.v.$ 

При нажатии на кнопки BTNC, BTNR, BTNL, BTNU и BTND реакция счетчика должна происходить в виде одиночного действия на каждое однократное нажатие. Используя синхронизатор, аналогичный установленному на вводе сигналов с переключателей, достичь четкого одиночного срабатывания счетчика по отдельному нажатию кнопки невозможно. Это обусловлено явлением дребезга контактов, возникающим при механической коммутации любой электрической цепи. В силу неровностей на поверхности соединяемых или размыкаемых проводников на микронном уровне возникают многократные замыкания и разъедине-



Рис. 4. Функциональная схема цифрового фильтра дребезга контактов



Рис. 5. Диаграмма работы цифрового фильтра дребезга контактов

ния в коммутируемой цепи при каждом нажатии или отпускании кнопки, что приводит к многократной смене логического уровня на входах ПЛИС. Длительности интервалов замкнутого и разомкнутого состояния в течение дребезга контактов достаточно велики, что позволяет подобным помехам проходить через высокочастотные синхронизаторы.

Для подавления дребезга контактов кнопок в рассматриваемом проекте ПЛИС построен цифровой фильтр, описанный в виде синтезируемой модели на языке Verilog в модуле М\_ВТN\_FILTER\_V10.v. Функциональная схема, поясняющая работу цифрового фильтра, показана на рис. 4. Помимо цифровых фильтров возможны реализации аналоговых фильтров в виде RC-цепочек, поглощающих дребезг и формирующих на выходе пологие фронты, обусловленные перезарядом больших емкостей.

Принцип работы цифрового фильтра основан на измерении длительности несовпадения текущего состояния на выходе фильтра с поступающим входным сигналом. В основе фильтра лежит двоичный счетчик, разрядность которого задается через параметр CNTR\_WIDTH и по умолчанию равна 4 (16 состояний). Этот счетчик измеряет длительность несовпадения входного сигкронизированного сигнала BTN\_S1 и выходного сигнала BTN\_S2 (BTN\_OUT). Всякий раз,

когда два указанных сигнала совпадают, элемент XNOR2 генерирует на выходе единицу, что приводит к синхронному сбросу счетчика в ноль. Увеличение счетчика происходит при условии несовпадения входного и выходного сигналов и установке единицы на входе разрешения синхронизации СЕ (Clock Enable).

В том случае, если несовпадение входного и выходного сигналов будет столь длительным, что счетчик достигнет максимального состояния, при котором на его выходе Q будут все единицы, произойдет запись принятого сигнала в выходной триггер. Факт записи единицы в выходной триггер регистрируется нижним триггером, формирующим однотактовый импульс высокого уровня на выходе ВТN\_CEO. Именно последний выходной сигнал используется для управления основным счетчиком в рассматриваемом проекте ПЛИС.

Наглядно работу цифрового фильтра дребезга контактов иллюстрирует временная диаграмма, представленная на рис. 5. Здесь представлена работа фильтра с трехразрядным счетчиком (параметр CNTR\_WIDTH = 3) при частоте следования разрешающих сигналов Clock Enable (CE) один раз в два такта.

На пятом, шестом и пятнадцатом тактах временной диаграммы показаны возможные искажения входного сигнала на синхронизаторе BTN\_D. Подобные явления могут возникнуть при совпадении во времени переходного про-

цесса на входе BTN\_IN с рабочим положительным фронтом синхросигнала СLК либо при неудовлетворении требований по задержкам предустановки и удержания входного сигнала первого триггера в синхронизаторе.

Ниже приведена синтезируемая модель цифрового фильтра, подавляющего дребезг контактов, описанная на языке Verilog:

```
timescale 1ns / 1ps
module M_BTN_FILTER_V10(
  input CLK,
   input CE,
  input BTN_IN,
   input RST,
  output BTN OUT.
   output reg BTN_CEO
 parameter [3:0] CNTR_WIDTH = 4; // Internal Counter Width
// Internal signals declaration:
reg [CNTR_WIDTH - 1:0] FLTR_CNT;
 reg BTN_D, BTN_S1, BTN_S2;
always @ (posedge CLK, posedge RST)
if(RST) FLTR_CNT <= {CNTR_WIDTH{1'b0}};
     if(!(BTN_S1 ^ BTN_S2)) // if BTN_S1 = BTN_S2
FLTR_CNT <= {CNTR_WIDTH{1'b0}}; // Return to Zero
     else if (CE) // else if Clock Enable
       FLTR_CNT <= FLTR_CNT + 1; // Increment
// Input Synchronizer:
 always @ (posedge CLK, posedge RST)
  if(RST)
     begin
       BTN_D <= 1'b0;
BTN_S1 <= 1'b0;
     end
   else
     begin
BTN_D <= BTN_IN;
       BTN_S1 <= BTN_D;
     end
// Output Register:
 always @ (posedge CLK, posedge RST)
  if(RST) BTN S2 <= 1'b0:
   else if(&(FLTR_CNT) & CE) BTN_S2 <= BTN_S1;
// Output Front Detector Clock Enable
always @ (posedge CLK, posedge RST)
if(RST) BTN_CEO <= 1'b0;
  else BTN_CEO <= &(FLTR_CNT) & CE & BTN_S1;
assign BTN_OUT = BTN_S2;
endmodule
```

Центральным функциональным элементом рассматриваемого логического проекта ПЛИС является реверсивный счетчик с загрузкой. Это двоичный 16-разрядный счетчик, описанный поведенческим способом в верхнем модуле проекта  $KiT\_Nexys4\_Top\_A.v$ . Переключения счетчика управляются однотактовыми положительными сигна-

| Таблица приоритетов |         |        |        |       |         |                   |
|---------------------|---------|--------|--------|-------|---------|-------------------|
|                     |         | Вхс    |        |       |         |                   |
| RST                 | CT_LOAD | CT_DEC | CT_INC | CT_UP | CT_DOWN | Действие          |
| 1                   | Х       | Х      | Х      | Х     | Х       | Асинхронный Сброс |
| 0                   | 1       | Х      | Х      | Х     | Х       | Загрузка          |
| 0                   | 0       | 1      | Х      | Х     | Х       | Уменьшение на 1   |
| 0                   | 0       | 0      | 1      | Х     | Х       | Увеличение на 1   |
| 0                   | 0       | 0      | 0      | 1     | Х       | Установка FFFFh   |
| 0                   | 0       | 0      | 0      | 0     | 1       | Синхронный сброс  |
| 0                   | 0       | 0      | 0      | 0     | 0       | Хранение          |



Рис. 6. Функциональная схема узла динамической индикации



Рис. 7. Отображение шестнадцатеричных цифр на семисегментном дисплее

лами, формируемыми на выходах фильтров ВТN\_СЕО. В коде описания верхнего модуля проекта счетчику соответствует переменная REV\_CNT[15:0]. Приоритетность управляющих сигналов счетчика задана специальной

Блок управления семисегментными индикаторами DISP1 и DISP2 ориентирован на подключение восьми цифровых разрядов с точками, соединенных по схеме с общим анодом. Иными словами, в каждом разряде индикатора светодиоды имеют общий анод и независимые катоды. На анод подается положительное напряжение через коммутирующий транзистор с р-п-р-проводимостью,

а на катоды светодиодов, требующих засвечивания, — низкий уровень (0 В) через токоограничивающий резистор.

На демонстрационной плате Nexys 4 с ПЛИС выходят сигналы an[7:0], открывающие низким уровнем транзисторы в цепях анодов. Два четырехразрядных дисплея DISP1 и DISP2 имеют в совокупности восемь анодных цепей. Анод левого разряда управляется выходным сигналом ПЛИС an[7], а анод правого — сигналом an[0]. Катодные цепи одноименных сегментов всех разрядов соединены параллельно: катод семента-а первого разряда соединен с катодами сегментов-а остальных разрядов и управляется выходным сигналом

ПЛИС "ca" (seg[0] в Nexys4\_Master.ucf), катод семента-f первого разряда соединен с катодами сегментов-f остальных разрядов и управляется выходным сигналом ПЛИС "cf" (seg[6] в Nexys4\_Master.ucf), катод точки первого разряда соединен с катодами точек остальных разрядов и управляется выходным сигналом ПЛИС "dp".

Чтобы вывести на разряды индикатора различные символы, необходимо организовать динамическую индикацию, при которой в любой момент времени засвечиваются сегменты только одного разряда. При чередовании подсвечиваемых разрядов с частотой от сотен герц до десятков килогерц изображение на индикаторе воспринимается человеческим глазом как стабильное. Таким образом, для построения динамической индикации необходимо построить знакосинтезирующую схему-дешифратор, на которую будут подаваться через мультиплексор входные данные, отображаемые на активном разряде индикатора (рис. 6). Подробности схемотехнической реализации подключения индикатора к ПЛИС можно найти в документации [3].

Дешифратор четырехразрядного двоичного кода в семисегментный код отображает на выходе шестнадцатеричные цифры от 0 до F, как показано на рис. 7. Дешифратор является комбинационной логической схемой, описанной на поведенческом уровне на языке Verilog в файле M\_7SEG\_DECODER\_

Модуль дешифратора для семисегментного индикатора в старой элементной базе представлен микросхемами КР514 ИД1/КР514 ИД2, использовавшимися в 1970-80-е годы для вывода десятичных цифр на индикаторы с общим катодом (ИД1) и общим анодом (ИД2). Внешний вид микросхем КР514 ИД2 в коммерческом исполнении показан на рис. 8.

В современных ПЛИС архитектуры FPGA такой дешифратор занимает семь табличных преобразователей LUT, что менее 0,1% от общего количества LUT в кристалле ПЛИС. Ниже приведена синтезируемая модель дешифратора семисегментного индикатора на языке Verilog:



Рис. 8. Микросхемы дешифратора сегментного индикатора

```
O SEG C <= 1'b1;
      O_SEG_D <= 1'b1;
O_SEG_E <= 1'b1;
      O SEG F <= 1'b1:
      O_SEG_G \le 1'b1;
    begin
      O_SEG_A <= 1'b1;
      O_SEG_B <= 1'b1;
      O SEG C <= 1'b1:
      O SEG E <= 1'b0:
      O SEG F <= 1'b0:
      O_SEG_G <= 1'b0;
  4'h8-
    begin
      O SEG A <= 1'b1:
      O_SEG_B <= 1'b1;
      O SEG C <= 1'b1:
      O_SEG_D <= 1'b1;
      O_SEG_E <= 1'b1;
O_SEG_F <= 1'b1;
       O_SEG_G \le 1'b1;
  4'h9-
    begin
      O_SEG_A <= 1'b1;
O_SEG_B <= 1'b1;
      O_SEG_C <= 1'b1;
      O SEG D <= 1'b1:
      O_SEG_E <= 1'b0;
      O SEG F <= 1'b1:
      O_SEG_G <= 1'b1;
    begin
       O_SEG_A <= 1'b1;
      O_SEG_B <= 1'b1;
O_SEG_C <= 1'b1;
      O_SEG_D <= 1'b0;
O_SEG_E <= 1'b1;
      O SEG F <= 1'b1;
      O SEG G <= 1'b1;
    begin
      O_SEG_A <= 1'b0;
      O_SEG_B <= 1'b0;
O_SEG_C <= 1'b1;
      O_SEG_D <= 1'b1;
      O SEG E <= 1'b1;
       O_SEG_F \le 1'b1;
      O SEG G <= 1'b1:
  4'hC:
      O_SEG_A <= 1'b1;
      O_SEG_B <= 1'b0;
      O SEG C <= 1'b0;
      O_SEG_D <= 1'b1;
      O SEG E <= 1'b1;
      O_SEG_F \leftarrow 1'b1;
      O_SEG_G <= 1'b0;
  4'hD:
    begin
      O SEG A <= 1'b0;
      O_SEG_B <= 1'b1;
      O_SEG_C <= 1'b1;
      O SEG D <= 1'b1;
      O_SEG_E <= 1'b1;
      O SEG F <= 1'b0;
      O_SEG_G <= 1'b1;
    end
  4'hE-
    begin
       O_SEG_A <= 1'b1;
      O_SEG_B <= 1'b0;
      O_SEG_C <= 1'b0;
      O SEG D <= 1'b1:
      O\_SEG\_E \le 1'b1;
      O SEG F <= 1'b1:
      O_SEG_G \le 1'b1;
default
```

```
O_SEG_A <= 1'b1;
O_SEG_B <= 1'b0;
O_SEG_C <= 1'b0;
O_SEG_D <= 1'b0;
O_SEG_E <= 1'b1;
O_SEG_F <= 1'b1;
O_SEG_F <= 1'b1;
end
```

Все остальные узлы функциональной схемы блока управления дисплеем (рис. 6) описаны непосредственно в файле  $M\_Nexys4\_DISP.v$ . Делитель частоты состоит из двух ступеней: делителя с настраиваемым коэффициентом деления до 1024, описанного сигналом CLK\_DIV\_H[9:0], и фиксированного делителя на 1024, описанного сигналом CLK\_DIV\_L[9:0]. Перенос с первой ступени на вторую осуществляется сигналом CEO\_DIV\_H, а управление счетчиком — сигналом CEO\_DIV\_L. Счетчику разрядов соответствует переменная DIGIT\_CNT[2:0].

Максимальный коэффициент деления составляет 1048 576, что при тактовой частоте 166 МГц формирует частоту сканирования разрядов индикатора 159 Гц. Если учесть, что в дисплее восемь разрядов, частота обновления всего дисплея составит приблизительно 20 Гц, что создаст видимый человеком эффект мерцания.

С другой стороны, при установке высоких частот, измеряемых в мегагерцах, выходные каскады ПЛИС и ключевые транзисторы не будут справляться с перезарядом паразитных емкостей сигнальных линий и внутренних емкостей светодиодов, вследствие чего схема окажется неработоспособна.

Оптимальные значения частоты работы динамического индикатора устанавливаются опытным путем. В рассматриваемом проекте ПЛИС был выбран коэффициент деления  $102\,400~(100^*1024)$ , при котором частота обновления дисплея составляет  $203,5~\Gamma$ ц и не вызывает ощущения мерцания.

Для вывода на семисегментный восьмиразрядный дисплей для ПЛИС ХС7А100Т в составе платы Nexys 4 была написана на языке Verilog следующая синтезируемая модель блока управления динамическим индикатором:

```
`timescale 1ns / 1ps
// Engineer: FPGA-Mechanic
// Design Name: Prototype Project
// Module Name: M Nexys4 DISP
// Project Name: MCH_Nexys4_Test
// Target Devices: XC7A100 FPGA / Nexys4 Digilent Board
// Tool versions: Xilinx DS 14.4
// Description: 7-Segment Display Signal Generator
module M_Nexys4_DISP(
 input CLK,
  input RST.
  input [31:0] HEX_IN,
  output CA.
  output CB,
  output CC,
  output CD
```

O SEG B <= 1'b0;

```
output CF,
  output CG,
  output reg DP,
  output [7:0] AN
  input [7:0] DP_IN
// Internal signals declaration:
reg [9:0] CLK_DIV_H, CLK_DIV_L;
reg CEO_DIV_H, CEO_DIV_L;
reg [2:0] DIGIT CNT;
reg [3:0] I_CODE;
wire O_SEG_A, O_SEG_B, O_SEG_C, O_SEG_D, O_SEG_E, O_
SEG F.O SEG G
reg [7:0] ANODE_DC;
// 1048576 Clock Divider:
always @ (posedge CLK, posedge RST)
  if(RST)
     begin
       CLK_DIV_H <= 10'h000;
CLK_DIV_L <= 10'h000;
       CEO_DIV_H <= 1'b0;
       CEO DIV L <= 1'b0;
  else
       if(CLK_DIV_H == 10'h063) // 3FF -: 1024, 063 -: 100
         begin
              CLK DIV H <= 10'h000;
              CEO_DIV_H <= 1'b1;
          end
       else
          begin
              CLK_DIV_H <= CLK_DIV_H + 1;
              CEO_DIV_H <= 1'b0;
     if(CEO_DIV_H)
         if(&(CLK_DIV_L))
              CLK_DIV_L <= 10'h000;
              CLK\_DIV\_L <= CLK\_DIV\_L + 1;
     if(&(CLK_DIV_L) & CEO_DIV_H)
       CEO_DIV_L \leftarrow 1'b1;
     else
       CEO_DIV_L <= 1'b0;
     end
// Display Digit Counter:
always @ (posedge CLK, posedge RST)
if(RST) DIGIT_CNT <= 3'd0;
else if(CEO_DIV_L) DIGIT_CNT <= DIGIT_CNT + 1;
// Display Digit Multiplexer:
always @ (DIGIT_CNT, HEX_IN, DP_IN)
  case(DIGIT_CNT)
     3'd0:
       begin
         I_CODE <= HEX_IN[3:0];
         DP <= ~DP_IN[0];
ANODE_DC <= 8'd1;
       begin
I_CODE <= HEX_IN[7:4];
         DP <= ~DP_IN[1];
ANODE_DC <= 8'd2;
       begin I_CODE <= HEX_IN[11:8];
         DP <= ~DP_IN[2];
ANODE_DC <= 8'd4;
          I_CODE <= HEX_IN[15:12];
         DP <= ~DP_IN[3]
          ANODE_DC \leq 8'd8;
       begin
I_CODE <= HEX_IN[19:16];
         \mathrm{DP} <= \sim \! \mathrm{DP\_IN[4]};
          ANODE_DC \leq 8'd16;
     3'd5:
       begin
```

```
I CODE <= HEX IN[23:20];
           DP \le \sim DP_IN[5]
           ANODE_DC <= 8'd32;
        begin
           I_CODE <= HEX_IN[27:24];
           DP \le \sim DP_IN[6];
           ANODE_DC <= 8'd64;
        end
default:
      I_CODE <= HEX_IN[31:28];
     DP \le \sim DP_IN[7];
      ANODE_DC \le 8'd128;
  end
  endcase
//7-Segment Decoder:
M_7SEG_DECODER_V10 DISP_DEC (.I_CODE(I_CODE), .O_
SEG_A(O_SEG_A), .O_SEG_B(O_SEG_B), .O_SEG_C(O_SEG_C), .O_SEG_D(O_SEG_D), .O_SEG_E(O_SEG_E), .O_SEG_F(O_SEG_F),
.O_SEG_G(O_SEG_G));
 assign AN = \simANODE_DC | {8{RST}};
assign CA = \simO_SEG_A;
 assign CB = \sim O\_SEG\_B;
 assign CC = ~O_SEG_C;
assign CD = ~O_SEG_D;
 assign CE = \sim O\_SEG\_E;
assign CF = \sim O\_SEG\_F;
 assign CG = \sim O\_SEG\_G;
endmodule
```

После описания всех основных функциональных узлов проекта ПЛИС рассмотрим организацию на верхнем уровне иерархии. Иерархичная структура проекта показана на рис. 9. Верхний модуль KiT\_Nexys4\_Top\_A описан на языке Verilog в файле KiT\_Nexys4\_ *Тор\_А.*v. В нем реализованы некоторые из рассмотренных выше функциональных узлов, а также внутренние соединения и сигналы, связанные с выводами ПЛИС.



Рис. 9. Иерархия проекта ПЛИС

Код модуля верхнего уровня:

```
module KiT_Nexys4_Top_A(
input clk, // 100 MHz Clock Generator
  input btnCpuReset, // Manual Reset Button
  input [15:0] sw, // Switches - Couter Load Value output [15:0] led, // Leds - Switches State
  input btnL, // Button-L "-1"
   input btnC, // Button-C "Load"
   input btnR, // Button-R "+1"
   input btnU, // Button-U "Set Max"
   input btnD, // Button-D "Set Min"
  output [6:0] seg, // DISP Segments
output dp, // DISP Dots
   output [7:0] an//, // DISP Anodes
   //output RGB1 Red.
  //output RGB1_Green
```

```
// Internal signals declaration:
wire CLKI_100M;
wire CLK 166M, LOCKED;
reg RST_I, RST;
reg [15:0] D_SW, S_SW;
reg [16:0] CLK_DIV_FLTR;
reg CEO_1K27;
wire CT_INC, CT_DEC, CT_LOAD, CT_UP, CT_DOWN;
reg [15:0] REV_CNT;
// Xilinx IBUFG Primitive:
(*IOSTANDARD="DEFAULT"*)(*IBUF_DELAY_VALUE="0"*)
IBUFG XLXI_BUFG (.I(clk), .O(CLKI_100M));
// Xilinx MMCM Module:
KiT_Nexys4_Clock CMT_MODULE (.CLKIN1(CLKI_100M),
.CLKOUT1(CLK_166M), .LOCKED(LOCKED));
// Asynch. Reset Input Trigger:
always @ (posedge CLK_166M, negedge btnCpuReset)
if(!btnCpuReset)
    begin
RST_I <= 1'b1;
       RST <= 1'b1;
    end
  else
    begin
       RST_I <= ~LOCKED;
       RST <= RST I:
    end
// Switches Input Synchronizer:
always @ (posedge CLK_166M, posedge RST)
  if(RST)
       D SW <= 16'h0000:
       S_SW <= 16'h0000;
    end
  else
    begin
D_SW <= sw;
       S_SW \le D_SW;
    end
// Filter Clock Enable 1.27kHz:
always @ (posedge CLK_166M, posedge RST)
  if(RST)
     CLK_DIV_FLTR <= 17'h00000;
      CEO 1K27 <= 1'b0;
    end
  else
    begin
       if(&(CLK_DIV_FLTR)) // CLK_DIV_FLTR = Max: 17'h1FF
         CLK_DIV_FLTR <= 17'h00000;
         CEO_1K27 <= 1'b1;
       end
       begin
         CLK_DIV_FLTR <= CLK_DIV_FLTR + 1;
         CEO 1K27 <= 1'b0;
    end
// Filter for Button-L:
M_BTN_FILTER_V10 #(.CNTR_WIDTH(3))
BTN_L_FLTR (.CLK(CLK_166M), .CE(CEO_1K27), .BTN_IN(btnL), .RST(RST), .BTN_OUT(), .BTN_CEO(CT_DEC));
// Filter for Button-C:
M_BTN_FILTER_V10 #(.CNTR_WIDTH(3))
BTN_C_FLTR (.CLK(CLK_166M), .CE(CEO_1K27), .BTN_IN(btnC), .RST(RST), .BTN_OUT(), .BTN_CEO(CT_LOAD));
// Filter for Button-R:
M_BTN_FILTER_V10 #(.CNTR_WIDTH(3))
    BTN_R_FLTR (.CLK(CLK_166M), .CE(CEO_1K27), .BTN_
IN(btnR), .RST(RST), .BTN_OUT(),.BTN_CEO(CT_INC));
// Filter for Button-U:
M_BTN_FILTER_V10 #(.CNTR_WIDTH(3))
BTN_U_FILTR (.CLK(CLK_166M), .CE(CEO_1K27), .BTN_IN(btnU), .RST(RST), .BTN_OUT(), .BTN_CEO(CT_UP));
// Filter for Button-D:
M_BTN_FILTER_V10 #(.CNTR_WIDTH(3))
BTN_D_FLTR (.CLK(CLK_166M), .CE(CEO_1K27),.BTN_IN(btnD), .RST(RST), .BTN_OUT(), .BTN_CEO(CT_DOWN));
// Reversable Counter:
always @ (posedge CLK_166M, posedge RST)
 if(RST)
    REV_CNT <= 16'h0000;
  else if (CT_LOAD)
REV_CNT <= S_SW;
  else if(CT_DEC)
    REV_CNT <= REV_CNT - 1;
  else if (CT_INC)
    REV CNT <= REV CNT + 1;
```

```
else if (CT UP)
   REV_CNT <= 16'hFFFF;
else if (CT_DOWN)
      REV CNT <= 16'h0000;
// Nexys4 7-Segment Display Driver:
M_Nexys4_DISP DISP_7_MODULE (.CLK(CLK_166M), .RST(RST),
.HEX_IN({REV_CNT, S_SW}), .DP_IN(8'h11), .CA(seg[0]), .CB(seg[1]), .CC(seg[2]), .CD(seg[3]), .CE(seg[4]), .CF(seg[5]),
.CG(seg[6]), .DP(dp), .AN(an));
 assign led[15:0] = S_SW[15:0];
endmodule
```

Названия сигналов интерфейса верхнего модуля иерархии заимствованы из готового файла пользовательских ограничений Nexys4\_Master.ucf, который можно загрузить с официального сайта Digilent [2]. В исходном виде этот файл представляет собой шаблон распределения сигналов по выводам ПЛИС, в котором все строки закрыты как комментарии. При удалении символа # для соответствующих строк пользователь платы Nexys 4 может задействовать нужные в проекте линии ввода/вывода.

В рассматриваемом проекте файл пользовательских ограничений описывает подключение следующих сигналов:

```
## This file is a general .ucf for the Nexys4 rev B board
## To use it in a project:
## - uncomment the lines corresponding to used pins
## - rename the used signals according to the project
```

# Clock signal
NET "clk" LOC = "E3" | IOSTANDARD = "LVCMOS33"; #Bank = 35, Pin name = IO\_L12P\_TI\_MRCC\_35, Sch name = CLK100MHZ NET "clk" TNM\_NET = sys\_clk\_pin; TIMESPEC TS\_sys\_clk\_pin = PERIOD sys\_clk\_pin 100 MHz HIGH

### # Switches

NET "sw<0>" LOC = "U9" | IOSTANDARD = "LVCMOS33"; #Bank = 34, Pin name = IO\_L21P\_T3\_DQS\_34, Sch name = SW0 NET "sw<1>" LOC = "U8" | IOSTANDARD = "LVCMOS33"; #Bank = 34, Pin name = IO\_25\_34, Sch name = SW1 NET "sw<2>" LOC = "R7" | IOSTANDARD = "LVCMOS33"; #Bank = 34, Pin name = IO\_L23P\_T3\_34, Sch name = SW2 NET "sw-3>" LOC = "R6" | IOSTANDARD = "LVCMOS33"; #Bank = 34, Pin name = IO\_L19P\_T3\_34, Sch name = SW3 #Bank = 34, Pin name = IO\_L19P\_13\_34, Sch name = SW3
NET "sw<4>" LOC = "R5" | IOSTANDARD = "LVCMOS33";
#Bank = 34, Pin name = IO\_L19N\_T3\_VREF\_34, Sch name = SW4
NET "sw<5>" LOC = "V7" | IOSTANDARD = "LVCMOS33";
#Bank = 34, Pin name = IO\_L20P\_T3\_34, Sch name = SW5 "HBank = 34, Pin name = IO\_L10P\_T1\_34, Sch name = SW6

NET "sw<7>" LOC = "V6" | IOSTANDARD = "LVCMOS33";

#Bank = 34, Pin name = IO\_L20N\_T3\_34, Sch name = SW6

NET "sw<7>" LOC = "V5" | IOSTANDARD = "LVCMOS33";

#Bank = 34, Pin name = IO\_L10P\_T1\_34, Sch name = SW7 NET "sw<8>" LOC = "U4" | IOSTANDARD = "LVCMOS33"; #Bank = 34, Pin name = IO\_L8P\_T1-34, Sch name = SW8 #Bank = 34, Pin name = IO\_LSP\_11-34, Sch name = SW8
NET "sw<9>" LOC = "V2" | IOSTANDARD = "LVCMOS33";
#Bank = 34, Pin name = IO\_LSN\_T1\_DQS\_34, Sch name = SW9
NET "sw<10>" LOC = "U2" | IOSTANDARD = "LVCMOS33";
#Bank = 34, Pin name = IO\_LSP\_T1\_DQS\_34, Sch name = SW10 NET "sw<11>" LOC = "T3" | IOSTANDARD = "LVCMOS33"; #Bank = 34, Pin name = IO\_L11N\_T1\_MRCC\_34, Sch name = SW11 NET "sw<12>" LOC = "T1" | IOSTANDARD = "LVCMOS33"; #Bank = 34, Pin name = IO\_L17N\_T2\_34, Sch name = SW12 "Balk = 34, Pin Iname = 10\_L1/N\_12\_34, Sul Iname = 3W12
NET "swc13>" LOC = "R3" | IOSTANDARD = "LVCMOS33";

#Bank = 34, Pin name = IO\_L11P\_T1\_SRCC\_34, Sch name = SW13
NET "swc14>" LOC = "P3" | IOSTANDARD = "LVCMOS33";

#Bank = 34, Pin name = IO\_L14N\_T2\_SRCC\_34, Sch name = SW14
NET "swc15>" LOC = "P4" | IOSTANDARD = "LVCMOS33";

#Bank = 34, Pin name = IO\_L14P\_T2\_SRCC\_34, Sch name = SW15

NET "led<0>" LOC = "T8" | IOSTANDARD = "LVCMOS33"; #Bank = 34, Pin name = IO\_L24N\_T3\_34, Sch name = LED0 NET "led<1>" LOC = "V9" | IOSTANDARD = "LVCMOS33" #Bank = 34, Pin name = IO\_L21N\_T3\_DQS\_34, Sch name = LED1 #Bank = 34, Pin name = IO\_L21N\_T3\_DQS\_34, Sch name = LED1

NET "led<2>" LOC = "R8" I IOSTANDARD = "LVCMOS33";

#Bank = 34, Pin name = IO\_L24P\_T3\_34, Sch name = LED2

NET "led<3>" LOC = "T6" I IOSTANDARD = "LVCMOS33";

#Bank = 34, Pin name = IO\_L23N\_T3\_34, Sch name = LED3

NET "led<4>" LOC = "T5" I IOSTANDARD = "LVCMOS33";

#Bank = 34, Pin name = IO\_L12P\_T1\_MRCC\_34, Sch name = LED4

NET "led<5>" LOC = "T4" I IOSTANDARD = "LVCMOS33";

#Bank = 34, Pin name = IO\_L12P\_T1\_MRCC\_34, Sch name = LED4

NET "led<6>" LOC = "U7" | IOSTANDARD = "LVCMOS33"; \*\*Hearle 34, Pin name = IO\_L22P\_T3\_34, Sch name = LED6

NET "led<7/>
\*\*ToTANDARD = "LVCMOS33";

#Bank = 34, Pin name = IO\_L22N\_T3\_34, Sch name = LED7

NET "led<8>\*\*LOC = "V4" | IOSTANDARD = "LVCMOS33";

\*\*ToTANDARD = LED6

\*\*ToTANDARD = #Bank = 34, Pin name = IO\_L10N\_T1\_34, Sch name = LED8
NET "led<9>" LOC = "U3" | IOSTANDARD = "LVCMOS33"
#Bank = 34, Pin name = IO\_L8N\_T1\_34, Sch name = LED9
NET "led<10>" LOC = "V1" | IOSTANDARD = "LVCMOS33"; #Bank = 34, Pin name = IO\_L7N\_T1\_34, Sch name = LED10
NET "led<11>" LOC = "R1" | IOSTANDARD = "LVCMOS33";
#Bank = 34, Pin name = IO\_L17P\_T2\_34, Sch name = LED11 #Bank = 34, Pin name = 10\_L1/P\_1Z\_34, Scn name = LED11
NET "led<12>" LOC = "P5" | IOSTANDARD = "LVCMOS33";
#Bank = 34, Pin name = 10\_L13N, T2\_MRCC\_34, Sch name = LED12
NET "led<13>" LOC = "U1" | IOSTANDARD = "LVCMOS33";
#Bank = 34, Pin name = 10\_L7P\_T1\_34, Sch name = LED13 NET "led<14>" LOC = "R2" | IOSTANDARD = "LVCMOS33" NET "led<14> LOC = "R2 "1051ANDARD = LYCMO535"; #Bank = 34, Pin name = 10\_L15N\_T2\_DQS\_34, Sch name = LED14 NET "led<15>" LOC = "P2" | IOSTANDARD = "LYCMOS33"; #Bank = 34, Pin name = IO\_L15P\_T2\_DQS\_34, Sch name = LED15

#NET "RGB1\_Red" LOC = "K5" | IOSTANDARD = "LVCMOS33"; #Bank = 34, Pin name = IO\_L5P\_T0\_34, Sch name = LED16\_R
#NET "RGB1\_Green" LOC = "F13" | IOSTANDARD = "LVCMOS33";
#Bank = 15, Pin name = IO\_L5P\_T0\_AD9P\_15, Sch name = LED16\_G
#NET "RGB1\_Blue" LOC = "F6" | IOSTANDARD = "LVCMOS33"; #Bank = 35, Pin name = IO\_L19N\_T3\_VREF\_35, Sch name = #NET "RGB2\_Red" LOC = "K6" | IOSTANDARD = "LVCMOS33";

#Bank = 34, Pin name = IO\_0\_34, Sch name = LED17\_R
#NET "RGB2\_Green" LOC = "H6" | IOSTANDARD = "LVCMOS33";
#Bank = 35, Pin name = IO\_24P\_T3\_35, Sch name = LED17\_G
#NET "RGB2\_Blue" LOC = "L10" | IOSTANDARD = "LVCMOS33"; #Bank = CONFIG, Pin name = IO\_L3N\_T0\_DQS\_EMCCLK\_14, Sch name = LED17 B

# / segment display
NET "seg<0>" LOC = "L3" | IOSTANDARD = "LVCMOS33";
#Bank = 34, Pin name = IO\_L2N\_T0\_34, Sch name = CA
NET "seg<1>" LOC = "N1" | IOSTANDARD = "LVCMOS33";
#Bank = 34, Pin name = IO\_L3N\_T0\_DQS\_34, Sch name = CB
NET "seg<2>" LOC = "L5" | IOSTANDARD = "LVCMOS33"; NET \*seg<2> LOC = LS TIOSTANDARD = LVCMOS33; #Bank = 34, Pin name = IO\_L6N\_T0\_VREF\_34, Sch name = CC NET \*seg<3>" LOC = "L4" | IOSTANDARD = "LVCMOS33"; #Bank = 34, Pin name = IO\_L5N\_T0\_34, Sch name = CD NET \*seg<4>" LOC = "K3" | IOSTANDARD = "LVCMOS33"; #Bank = 34, Pin name = IO\_L2P\_T0\_34, Sch name = CE NET "seg<5>" LOC = "M2" | IOSTANDARD = "LVCMOS33"; #Bank = 34, Pin name = IO\_L4N\_T0\_34, Sch name = CF NET "seg<6>" LOC = "L6" | IOSTANDARD = "LVCMOS33"; #Bank = 34, Pin name = IO\_L6P\_T0\_34, Sch name = CG

NET "dp" LOC = "M4" | IOSTANDARD = "LVCMOS33": #Bank = 34, Pin name = IO\_L16P\_T2\_34, Sch name = D

NET "an<0>" LOC = "N6" | IOSTANDARD = "LVCMOS33"; #Bank = 34, Pin name = IO\_L18N\_T2\_34, Sch name = ANO
NET "an<1>" LOC = "M6" | IOSTANDARD = "LVCMOS33";
#Bank = 34, Pin name = IO\_L18P\_T2\_34, Sch name = AN1 NET "an<2>" LOC = "M3" | IOSTANDARD = "LVCMOS33"; #Bank = 34, Pin name = IO\_L4P\_T0\_34, Sch name = AN2 NET "an<3>" LOC = "N5" | IOSTANDARD = "LVCMOS33"; #Bank = 34, Pin name = IO\_L13\_T2\_MRCC\_34, Sch name = AN3 "HBank = 34, Pin name = IO\_L16N, T2\_34, Sch name = AN4
NET "an<5>" LOC = "N2" | IOSTANDARD = "LVCMOS33";
#Bank = 34, Pin name = IO\_L16N, T2\_34, Sch name = AN5
"EBank = 34, Pin name = IO\_L16N, T2\_34, Sch name = AN5 NET "an<6>" LOC = "L1" | IOSTANDARD = "LVCMOS33"; #Bank = 34, Pin name = IO\_L1P\_T0\_34, Sch name = AN6
NET "an<7>" LOC = "M1" | IOSTANDARD = "LVCMOS33"; #Bank = 34, Pin name = IO\_L1N\_T034, Sch name = AN7

# NET "btnCpuReset" LOC = "C12" | IOSTANDARD = "LVCMOS33";

#Bank = 15, Pin name = IO\_L3P\_T0\_DQS\_AD1P\_15, Sch name CPU RESET CPU\_RESE1

NET "bInC" LOC = "E16" | IOSTANDARD = "LVCMOS33";

#Bank = 15, Pin name = IO\_L11N\_T1\_SRCC\_15, Sch name = BTNC
NET "binU" LOC = "F15" | IOSTANDARD = "LVCMOS33";

#Bank = 15, Pin name = 10\_L14P\_T2\_SRCC\_15, Sch name = BTNU
NET "binL" LOC = "T16" | IOSTANDARD = "LVCMOS33"; #Bank = CONFIG, Pin name = IO\_L15N\_T2\_DQS\_DOUT\_ CSO\_B\_14, Sch name = BTNL NET "btnR" LOC = "R10" | IOSTANDARD = "LVCMOS33"; #Bank = 14, Pin name = IO\_25\_14, Sch name = BTNR NET "btnD" LOC = "V10" | IOSTANDARD = "LVCMOS33"

#Bank = 14, Pin name = IO\_L21P\_T3\_DQS\_14, Sch name = BTND

После добавления в проект САПР Xilinx ISE Design Suite рассмотренных в статье моделей и выполнения операций синтеза и имплементации проекта в кристалл генерируется файл kit\_nexys4\_top\_a.bit, позволяющий сконфигурировать ПЛИС через отладочный разъем micro-USB, распаянный на плате Nexys 4. Программирование ПЛИС

фирмы Xilinx средствами пакета iMPACT, входящего в дистрибутивы САПР и Xilinx\_ LabTools, рассматривалось в статьях [4, 5].

После загрузки в ПЛИС конфигурационного файла kit\_nexys4\_top\_a.bit можно, нажимая на кнопки, управлять внутренним счетчиком и наблюдать за изменениями на семисегментном лисплее.

Описанный в статье проект занял 147 LUT преобразователей и 129 триггеров, что составляет 0,25% от общего объема ресурсов кристалла ХС7А100Т.

## Выводы

Отладочная плата Nexys 4 компании Digilent является удобным инструментом для быстрого освоения работы с современными семействами ПЛИС фирмы Xilinx. Пользователям платы доступны широкие возможности ввода и вывода логических сигналов, включающие ручной ввод с кнопок и переключателей и визуальный вывод на светодиодные индикаторы. Доступна подробная документация по этой плате и шаблоны проектов для САПР ISE и Vivado.

Предложенный в статье проект позволяет быстро изучить и воспроизвести базовые технические решения по вводу в ПЛИС асинхронных сигналов, синтезу внутренних тактовых частот, фильтрации дребезга контактов кнопок и выводу данных на динамический светодиодный дисплей.

# Литература

- 1. 7 Series FPGAs Clocking Resources. UG472 (v1.8) Xilinx, Inc. Aug. 7, 2013.
- 2. http://digilentinc.com/Products/Detail.cfm?NavP ath=2,400,1184&Prod=NEXYS4
- 3. Nexys 4 FPGA Board Reference Manual. Digilent, Inc. Nov. 19, 2013.
- 4. Борисенко Н. В. Программирование ПЛИС фирмы Xilinx в составе смешанной JTAGцепочки средствами САПР Xilinx ISE Design Suite 14.4 при помощи кабеля Parallel Download Cable III // Компоненты и технологии. 2013. № 7.
- 5. Ермошин Н. Самостоятельная реализация недорогого программатора для ПЛИС Xilinx // Компоненты и технологии. 2013. № 4.