پیش گزارش آزمایش پنجم

عليرضا سليميان: 400105036

امير حسين علمدار:400105144

پيام تائبي:400104867

# شرح آزمایش:

در این آزمایش هدف ما طراحی مدار ضرب کننده توسط الگوریتم booth است. در شکل زیر میتوانید asm chart این الگوریتم را مشاهده کنید.



در این آزمایش ما به این گونه عمل میکنیم که در ابتدا اولین یا صفر را پیدا میکنیم و بعد فرض میکنیم محاسبات از آنجا انجام میشود. ورودی ها:

- A\_in: ورودی اول با ۴ بیت یا مضروب.
- B\_in : ورودی دوم با ۴ بیت یا مضروب فیه.
  - resN
    - clk •

### خروجي ها:

- res: حاصل ضرب خروجی ۸ بیتی.
- Done: با پایان یافتن محاسبات بر ابر یک میشود.

ماژول هایی که در این آزمایش مورد استفاده قرار گرفته است:

#### :First one

در این ماژول ما اندیس کم ارزش ترین بیت از عدد که برابر یک است را پیدا میکنیم. برای محاسبه آن چون فقط ۴ بیت عدد داریم میتوانیم از جدول کارنو استفاده کنیم و نیاز به مدار پیچیده ای ندارد. در ادامه کد این ماژول آورده شده است.

## :First\_zero

در این ماژول اندیس کم ارزش ترین بیت از عدد که برابر صفر است را پیدا میکنیم. برای پیدا کردن این نیز میتوان از جدول کارنو کمک گرفت.

#### :Control unit

در این ماژول که طبق خواسته سوال از ماژول datapath جدا شده است باید مقادیر کنترلی تولید شوند، مقدار مانند این که چه مقدار هر عدد شیفت داده بشود یا اینکه جمع شود یا تفریق یا اینکه آیا الگوریتم به یایان رسیده است یا خیر.

در op مقدار کم ارزش ترین بیت B قرار میگیرد و با توجه به ۰ یا ۱ بودن آن، به ترتیب دنبال اندیس کم ارزش ترین ۱ یا ۰ پس از آن میگردیم و آنرا در B\_shift\_amount قرار میدهیم. مقدار shifted یعنی تا اینجای مدار چه مقدار شیفت داده شده است.

برای اینکه مقدار A\_shift\_amount مشخص شود باید مقدار shifted را به اضافه B\_shift\_amount کرد و این برابر مقداری است که A برای جمع یا منها شدن با حاصل نهایی باید به چپ شیفت بخورد. البته اگر در کلاک اول باشیم مقدار op بدون توجه به کم ارزش ترین بیت B، برابر با صفر میشود.

اگر مقدار B\_shift\_amount+shifted بزگتر مساوی ۴ شود، یعنی با شیفت به راست دادن B به این مقدار، عملا تمامی بیت های B بررسی خواهند شد. پس محاسبات به اتمام رسیده است. همچنین امکان ریست شدن نیز در مدار فراهم شده است و با فعال شدن آن مقدار shifted برابر صفر میشود و در کلاک اول پس از شروع محاسبات قرار میگیریم. در غیر این صورت و با بالا رفتن لبه کلاک، مقدار shifted با مقدار B\_shift\_amount جمع شده و دیگر در اولین کلاک قرار نداریم.

```
⊟module control unit(
 2
        input [3:0] B,
 3
        input rstN,
 4
        input clk,
 5
        output [2:0] A shift amount,
 6
        output [2:0] B shift amount,
 7
        output op,
 8
        output done
 9
     );
10
11
     reg [2:0] shifted;
12
     reg first clk;
13
     wire [1:0] one_index;
14
     wire [1:0] zero index;
15
16
     first one FO (B, one index);
17
     first zero FZ (B, zero index);
18
19
     assign op = B[0] \& (\sim first clk);
     assign B_shift_amount = op ? zero_index : {1'b0, one index};
20
21
     assign A shift amount = shifted + B shift amount;
22
     assign done = shifted + B shift amount > 3;
23
24 Halways @(posedge clk or negedge rstN) begin
25 ⊟
        if(~rstN) begin
26
           shifted <= 0;
27
           first clk <= 1;
28
        end else begin
29
           first clk <= 0;
30
            shifted <= shifted + B shift amount;
31
        end
32
     end
33
34
     endmodule
```

### :Datapath

در صورت فعال شدن rstn، مقدار ورودی های ۴ بیتی A\_in و B\_in به ترتیب در دو رجیستر ۸ بیتی Aو B قرار میگیرند که البته تفاوت آنها این است که در Aو B مقدار آنها sign extend شده است چراکه تمامی شیفت ها به صورت arithmetic انجام میشوند ( البته میشود که در کد از <<< یا >>> استفاده شود، میدانیم که این عملگر ها مقدار شیفت arithmetic میدهند) و مقدار خروجی نیز برابر صفر میشود.

در غیر این صورت و با بالا رفتن لبه کلاک و تمام نشدن محاسبات، مقدار B به اندازه B\_shift\_amount به راست شیفت میخورد و مقدار خروجی متناسب با صفر یا یک بودن op، با مقدار A که به اندازه A\_shift\_amount به چپ شیفت خورده، منها یا جمع میشود.

```
2
         input [3:0] A in,
         input [3:0] B in,
 3
 4
         input
                      rstN,
 5
         input
                      clk,
 6
         input [2:0] A shift amount,
 7
         input [2:0] B shift amount,
 8
         input
                      op,
9
         input
                      done,
10
         output reg [7:0] acc,
11
         output reg [3:0] B
12
     );
13
14
     reg [7:0] A;
15
16
    ⊟always @(posedge clk or negedge rstN) begin
17
         if(~rstN) begin
18
            A \leftarrow \{\{\{\{A \text{ in}[3]\}\}\}, A \text{ in}\};
19
            B \le \{\{\{\{\{\{B\}\}\}\}\}\}, B \};\}
20
            acc <= 0;
21
         end else if (~done) begin
22
            B <= B >> B shift amount;
23
            acc <= acc + (op ? 1 : -1) * (A << A shift amount);
24
         end
25
     end
26
27
      endmodule
```

:Booth

این ماژول در حقیقت بخش اصلی ماجرا است و جایی است که دو ماژول بالا را به هم مرتبط میکند. از کدام از ماژول های بالا یک instance ساخته میشود. از instance ماژول control\_unit مقادیر A\_shift\_amount و B\_shift\_amount خروجی گرفته میشود و از instance ماژول datapath نیز مقادیر res و B خروجی گرفته میشود که این دو ماژول به یکدیگر وابسته هستند.

```
1 ⊟module booth(
        input [3:0] A in,
3
        input [3:0] B_in,
        input rstN,
 4
 5
        input clk,
 6
        output [7:0] res,
7
        output done
8
9
10
     wire [2:0] A shift amount;
11
     wire [2:0] B shift amount;
     wire [3:0] B;
12
13
     control unit CU(B, rstN, clk, A shift amount, B shift amount, op, done);
14
15
     datapath DP (A in, B in, rstN, clk, A shift amount, B shift amount, op, done, res, B);
16
17
     endmodule
```

```
module test_bench();
 1
 2
 3
 4 reg signed [3:0] A;
     reg signed [3:0] B;
 5
     reg rstN = 1, clk = 1;
     wire signed [7:0] res;
     wire done;
 8
 9
10
    booth mul(A, B, rstN, clk, res, done);
11
12
     always #10 clk = ~clk;
13
14 ⊟initial begin
         $monitor("res: %b", res);
15
16
17
         #20
         A = -7;
18
         B = -5;
19
20
         rstN = 0;
21
         #20 \text{ rstN} = 1;
22
         wait (done);
23
24
         $display("$d * %d = %d", A, B, res);
25
26
         #20
27
         A = 7;
28
         B = -6;
29
         rstN = 0;
         #20 \text{ rstN} = 1;
30
31
         wait (done);
32
         $display("%d * %d = %d", A, B, res);
33
34
```

```
35
         #20
36
         A = -4;
37
         B = 3;
38
         rstN = 0;
39
         #20 \text{ rstN} = 1;
40
         wait (done);
41
42
         $display("%d * %d = %d", A, B, res);
43
44
         #20;
45
46
         $stop;
47
      end
48
49
      endmodule
```

# نتیجه مدار را میتوانید در شکل زیر مشاهده کنید:



```
# res: XXXXXXXX
# res: 00000000
# res: 00000111
# res: 11101011
# $d * -7 = -5 35
# res: 00100011
# res: 00000000
# res: 11110010
# res: 00001110
# res: 11010110
# res: 00000000
# res: 11010110
# res: 00000100
# res: 0101100
```