|   | πA | -LIT | 44 |
|---|----|------|----|
| 实 | 验  | 报    | 告  |

| 课程名  | 计算机体系结构 |        |      |       |        |  |
|------|---------|--------|------|-------|--------|--|
| 学生姓名 |         | 学号     |      | 指导老师  |        |  |
| 实验地点 | 实验楼     | ½ A205 | 实验时间 | 2021年 | 12月20日 |  |

# 一、实验项目名称

课程设计拓展——优化 CPU 系统

# 二、实验目的

- 1. 加深对计算机组成原理和体系结构理论知识的理解。
- 2. 培养对 CPU 设计的兴趣, 在理解现有 CPU 架构的基础上, 引发对体系结构的思考和创新。
- 3. 培养创新思维能力,并通过实践验证新想法。

## 三、必修或选修

必修

## 四、实验平台

- 1. 编程与仿真软件: Xilinx Vivado 2019.2
- 2. 实验箱: LS-CPU-EXB-002 教学系统实验箱一套

# 五、实验内容及步骤

# 1 实验内容与结构图

原 5 级流水分析已在之前的实验报告中详细分析过了,本次实验只说明修改内容。根据前期计划,结合实际情况,按照完成的递进顺序,完成的实验内容依次有如下几个部分:

- 1) 将 IF 与 MEM 两个访存阶段的周期降低至 1 周期;
- 2) 将 CPU 从 5 级流水修改为 6 级流水;
- 3) 在6级流水上实现静态分支预测;
- 4) 实现 EXE 阶段读寄存器的数据旁路;
- 5) 实现 MEM 阶段读寄存器的数据旁路。

实验中修改的内容及目的总结在表格 1 中。

#### 表格 1 修改内容及目的

| 序号 | 修改内容     | 修改目的                      |
|----|----------|---------------------------|
| 1  | 一周期访存    | 降低取值(主要原因)和存取数据的阻塞周期      |
| 2  | 六级流水     | 简化 ID 阶段; 加深流水线, 使分支预测有意义 |
| 3  | 静态分支预测   | 降低控制相关的影响                 |
| 4  | EXE 数据旁路 | 降低 EXE 阶段数据相关的影响          |
| 5  | MEM 数据旁路 | 降低 MEM 阶段数据相关的影响          |

# 2 实验原理图



图 1 实验原理结构图

# 3 存储器: 访存周期缩短至 1 周期

## 3.1 原有程序 BUG

原有程序不能正常运行 BUG 是与存储器访问相关的,在这一节进行说明。

#### 3.1.1 问题描述

经过反复核实, Demo 代码中确实存在 bug 导致指令不能按照预期执行。经过排查,发生的第一个问题是 0x3C 处指令(表格 2), \$3 寄存器不能成功写入(表格 3)。后面的指令也遇到类似的问题没有正常读写寄存器。实际的指令执行序列为:

 $0x34 \Rightarrow 0x48$  跳转正确  $0x84 \Rightarrow 0x60$  跳转正确  $0x6C \Rightarrow 0x70$  跳转正确  $0x7C \Rightarrow 0x90$  跳转错误  $0x00 \Rightarrow 0x30$  异常返回错误 0x34 循环重复前面的。

#### 表格 2 3CH 处的指令

| 指令地址 | 汇编指令              | 结果描述               | 机器指令的机器码 |                                         |  |
|------|-------------------|--------------------|----------|-----------------------------------------|--|
| 3СН  | addu \$3, \$2,\$1 | [\$3] = 0000_0011H | 00411821 | 0000_0000_0100_0001_0001_1000_0010_0001 |  |

### 表格 3 板上\$3 寄存器未成功写入现象

# 阶段 0x3C 写回完成前

0x3C 写回完成后

| 阶段 | 0x3C 与凹元成則                                                                                                                                                                                                                                                                                                    | 0x3C 与凹元成后               |
|----|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------|
| 截图 | I.OONGSON   IF_PC:00000048   IF_IN:28990005   ID_PC:00000044   EXEPC:00000040   MEMPC:0000003C   WB_PC:0000003C   MADDR:00000000   MDATA:00000000   VALID:000FFF00   HI:00000000   LO:00000000   REGOO:00000000   REGOO:00000000   REGOO:0000001   REGOO:00000010   REGOO:00000000000000000000000000000000000 | LOONGSON  IF_PC:0000004C |
| 说明 | REG03 应为 0                                                                                                                                                                                                                                                                                                    | 写入完成, REG03 应为 00000011  |

#### 3.1.2 问题解决

通过仿真,对访存相关代码进行排查。为了便于调试,引出了一些其他数据线在 testbench 中(图 2)。



图 2 BUG 代码仿真结果

最终,将问题锁定到 IF 取值上。在**错误!未找到引用源。**中取值结果相比于取值地址落后一个周期,导致一系列错误。具体原因是 INST\_ROM 是同步读的,需要一个始终脉冲输入读地址,然后再等一个时钟脉冲才能输出数据。再 DEMO 代码中虽然考虑了同步读的问题,但是没有考虑 PC 寄存器更新也需要一个时钟周期。



图 3 IF 设计结构

IF 结构如图 3 所示,PC 需要一个时钟周期才能更新为 next\_pc 的值,所以第一个周期 传入 Inst\_rom 的是上一条指令的 PC 值,第二给周期传入的才是这个指令的 PC 值,第三个周期才能得到这一天指令的指令二进制码。

将 IF 结构改为 3 个时钟周期执行则可以解决这个问题,主要是修改 IF\_over 的赋值,修改如下表所示。但是更好的解决方法是直接将 next\_pc 发送给 inst\_rom,只需要两个周期就能实现,但是初始化比较复杂,在下一小节说明。

表格 4 IF 代码修改前后对比

```
原本代码 修改后代码

always @(posedge clk) reg stall1;
begin always @(posedge clk)
begin begin if (!resetn || next_fetch)
begin if (!resetn || next_fetch)
begin begin
```

```
end
                                                     IF_over <= 1'b0;</pre>
    else
                                                     stall1<=1'b0;
    begin
                                                 end
         IF_over <= IF_valid;</pre>
                                                else if(!stall1)
                                                begin
    end
                                                     stall1<=1'b1;</pre>
end
                                                 end
                                                 else
                                                begin
                                                     IF_over <= IF_valid;</pre>
                                                end
                                            end
```

修改后,代码正常运行,如下图所示。能够正常取值,寄存器能正常读写,程序能正常 跳转。



图 4 程序正常运行仿真结果

## 3.2 一周期访存

在这一小节稍作修改,使得取指级和访存级的 load 不需要多等一拍。为了使同步存储器的访存周期数减少为 1,需要注意一下两点设置。

第一、使用 Xilinx 的 IP 核的 ROM 和 RAM,但是不设置 primitives /core output 两个寄存器,而是由自己的 Verilog 代码进行控制,减少访存周期。这样一个时钟脉冲输入访存地址,下一个脉冲就能将输出从输出数据线保存到 CPU 的流水寄存器中(替代了原输出缓存寄存器)。

| Port A Optional Output Registers |                      |  |  |
|----------------------------------|----------------------|--|--|
| Primitives Output Register       | Core Output Register |  |  |
| SoftECC Input Register           | REGCEA Pin           |  |  |

图 5 取消存储器 IP 核的输出缓存寄存器

第二、输入的访存地址也不能从流水寄存器或 PC 寄存器中获取,而是要从更新流水寄

存器或 PC 的组合逻辑电路输出中获取; 否则访问存储器需要多等待一个周期。



图 6 原示例中从 PC 寄存器读地址, 访存需要多花费一个周期

```
一周期取指所修改代码 fetch. v
1. assign inst_addr = next_fetch ? next_pc : pc;
2. always @(posedge clk)
3. begin
4. if (!resetn)
5.
     begin
6.
         IF_over <= 1'b0;</pre>
    end
7.
8. else
9.
      begin
10. IF_over <= IF_valid;</pre>
11.
12.end
```

# 4 流水线:修改为六级流水

概括来说,就是将原 ID 流水级拆分为 ID、REG 两个流水级,REG 单独负责读寄存器和条件跳转指令。

| I | F | ID | REG | ALU | MEM | WB |
|---|---|----|-----|-----|-----|----|
|---|---|----|-----|-----|-----|----|

流水线 CPU 各模块功能描述如下,

表格 5 六级流水 CPU 各个模块功能

| 模块              | 源文件          | 功能                      |
|-----------------|--------------|-------------------------|
| IF_MODULE       | fetch.v      | 取指令                     |
| ID_MODULE       | decode.v     | 译码;处理无条件跳转              |
| REG_MODULE      | read.v       | 读寄存器;处理数据相关;处理条件跳转      |
| EXE_MODULE      | exe.v        | 执行算数、逻辑等运算              |
| MEM_MODULE      | mem.v        | 在内存中存取数据                |
| WB_MODULE       | wb.v         | 写回;读写 CPO 寄存器、乘法结果;处理异常 |
| RF_MODULE       | regfile.v    | 寄存器堆                    |
| INST_ROM_MODULE | inst_rom.xci | 只读 ROM,存放指令             |
| DATA_RAM_MODULE | data_ram.xci | 可读写 RAM,数据存放数据。         |

### 4.1 拆分 ID 为两级

首先需要修改 ID 的输入输出,去除与读寄存器相关的内容。此外修改 ID 阶段的结束条件,去除数据相关的等待。

```
关键代码(decode.v): ID 阶段的结束条件

1. assign ID_over = ID_valid & (~inst_jbr | IF_over);
```

同时将需要读的寄存器地址等通过总线传递到下一级,告知下一级是否需要读寄存器。 并在新的 REG 阶段则需要把原 ID 中读寄存器的功能迁移到本阶段,即可。

```
关键代码(decode.v): ID 阶段将读寄存器延后1. wire read_rs;2. wire read_rt;3. assign read_rs=~(inst_j_link|inst_shf_sa);4. assign read_rt=~(inst_j_link|inst_imm_zero|inst_imm_sign);5. assign ID_EXE_bus = {read_rs,read_rt,br_control,br_target, rs,rt,inst_no_rs,inst_no_rt,/*其他保留,略*/}
```

## 4.2 条件跳转与静态分支预测

#### 4.2.1 条件跳转

由于读寄存器单独为 ID 级之后的一个流水级,条件分支指令需要在 REG 级中进行条件 判断,一些需要从寄存器中获得跳转地址的无条件跳转指令也需要在 REG 级进行处理。

首先需要将原 jbr\_bus 分为两条跳转总线 j\_bus 和 br\_bus,分别表示 ID 阶段可以确定的大部分无条件跳转指令的跳转地址,和 REG 阶段才可以确定的条件跳转和少部分依赖寄存器的无条件跳转。

```
关键代码 (fetch. v): 下一条指令地址的更新,分别考虑 br_bus 与 j_bus1. assign next_pc = exc_valid ? exc_pc : // 处理 WB 中的异常2. br_taken ? br_target : // REG 中执行的是更早的一条指令3. j_taken ? j_target :4. seq_pc;
```

#### 4.2.2 未考虑控制相关导致问题

单纯这样该,如果忘记考虑静态分支预测的话,会造成延迟槽后面的指令多余地被执行。 一个意外执行地例子,如图 7 所示,相关代码如下表所示。

| 指令  | 指令》近绝形态。          |                    |          | 机器指令的机器码                                |  |  |
|-----|-------------------|--------------------|----------|-----------------------------------------|--|--|
| 地址  | 汇编指令              | 结果描述               | 16 进制    | 二进制                                     |  |  |
| 48H | bgez \$25,#14     | 跳转到 84H            | 0721000E | 0000_0111_0010_0001_0000_0000_0000_1110 |  |  |
| 4CH | subu \$5, \$3,\$4 | [\$5] = 0000_000DH | 00642823 | 0000_0000_0110_0100_0010_1000_0010_0011 |  |  |



图 7 指令 48H 跳转但未取消 50H 指令的执行,导致内存 0x14 意外地被写入

### 4.2.3 静态分支预测

由于条件跳转指令被迫延后,一条延迟槽已经不能抵消控制相关的代价了,需要引入分支预测机制。跳转地址有些可以在 ID 获得,如 beq;有些不能在 ID 段获得跳转地址,这也包括一些无条件跳转指令,如 jar。因此采取静态预测不跳转的方式处理起来比较统一。

关键的一点就是要在分支预测失败时,及时取消预测执行的指令。从实现上讲,就是在REG阶段获知预测失败后,禁止IF\_ID\_bus\_r流水线寄存器的更新。这样,就能避免预测指令的意外执行。

```
关键代码 (read.v): 获知条件分支预测失败
1. assign predict_fail=br_taken;
```

```
关键代码 (pipline_cpu.v): 禁止 IF_ID_bus_r 流水线寄存器的更新

1. always @(posedge clk)

2. begin

3. if(IF_over && ID_allow_in && ~predict_fail)

4. begin

5. IF_ID_bus_r <= IF_ID_bus;</td>

6. end

7. end
```

## 5数据旁路

在降低存储器访存周期后,数据相关成为造成阻塞、影响性能的最大影响因素。可以添加两条数据旁路,减少数据相关造成的阻塞。第一条、从WB、MEM、EXE 到 EXE 的数据旁路,可以减少大部分指令数据相关;第二条、从WB、MEM 到 MEM 的数据旁路,主要针对 store 类指令。

需要说明的一点是,WB 也需要加旁路。示例实现的 5 级流水中,WB 阶段并不是在阶段开始时就进行寄存器的写入,而是在 WB 阶段结束时才进行写入。这与理论课上学的一些结构是不同的。

#### 5.1 获得各阶段预计写回结果

首先需要分别从 WB、MEM、EXE 阶段引出数据线,包括:写入寄存器地址(xxx\_wdest),写入寄存器数据(xxx\_wvalue),当前数据是否是最终写入寄存器的数据(xxx\_wvalid)。这样在EXE 旁路中,就能对数据相关已经是否实验旁路进行判断处理。

各模块引出的数据中 xxx wvalid 的考虑较为复杂,需要单独详细说明。

```
关键代码 (exe. v, mem. v, wb. v): wvalid 的考虑1. assign EXE_wvalid = ~(|mem_control) // store、load 指令 exe 中不是写回结果2. & EXE_over & rf_wen3. & ~mfc0; //CPO 寄存器在 WB 中, exe 中非写回结果4. assign MEM_wvalid = rf_wen & MEM_over5. & ~mfc0; //CPO 寄存器在 WB 中, exe 中非写回结果6. assign WB_wvalid = rf_wen;
```

### 5.2 EXE 数据旁路

EXE 数据旁路的处理在 REG 阶段进行处理,首先判断数据相关,其次考虑数据旁路是否能消除相关,最后考虑阻塞流水线。

```
关键代码 (read. v): 数据相关判断
       assign rs wait = ~inst no rs
7.
                     & (rs!=5'd0)
8.
                     & ( (rs==EXE_wdest && ~EXE_wvalid)
9.
10.
                         | (rs==MEM_wdest && ~MEM_wvalid)
11.
                         | (rs==WB_wdest && ~WB_wvalid));
       assign rt_wait = ~inst_no_rt
12.
                     & (rt!=5'd0)
13.
14.
                     & ( (rt==EXE_wdest && ~EXE_wvalid)
                         | (rt==MEM_wdest && ~MEM_wvalid)
15.
                         | (rt==WB_wdest && ~MEM_wvalid))
16.
                     & ~store_read_rf; //可以使用 MEM 旁路则不阻塞
17.
```

```
关键代码 (read. v): 使用数据旁路
1.
       assign forward_rs_value = (rs == EXE_wdest) ? EXE_wvalue:
2.
                                   (rs==MEM_wdest) ? MEM_wvalue:
3.
                                   (rs==WB_wdest) ? WB_wvalue:
4.
                                   rs_value;
       assign forward_rt_value = (rt == EXE_wdest) ? EXE_wvalue:
5.
                                   (rt ==MEM_wdest) ? MEM_wvalue:
6.
7.
                                   (rt ==WB_wdest) ? WB_wvalue:
8.
                                   rt_value;
```

## 5.3 MEM 数据旁路

MEM 数据旁路类似,但是需要在 EXE 旁路中考虑到 MEM 旁路的存在,避免意外阻塞本可以使用旁路的指令。MEM 旁路在 EXE 阶段处理考虑 store data 的数据相关。

```
关键代码 (read. v): 在 EXE 旁路中考虑到 MEM 旁路的存在1. assign store_read_rf = ~inst_no_rt & (rt!=5'd0) & mem_control[2];2. assign rs_wait = /*略*/ & ~store_read_rf; //可以使用 MEM 旁路则不阻塞3. assign store_rf_addr = rt & {5{store_read_rf}};
```

```
关键代码 (exe. v): 使用 MEM 旁路1. assign wait_store_data= (|store_rf_addr)2. &((store_rf_addr==MEM_wdest & ~MEM_wvalid)3. |(store_rf_addr==WB_wdest & WB_wvalid));4. assign forward_store_data = (store_rf_addr==MEM_wdest)? MEM_wvalue:5. (store_rf_addr==WB_wdest)? WB_wvalue:6. store_data;
```

# 6 实验仿真结果

程序运行正确性已经经过对比,不再详述。从仿真结果来看,除乘法指令外,由于1周期访存的改进,数据旁路的添加,流水线阻塞情况大大减少,几乎是一个周期一条指令。

| > WIF_pc[31:0]               | 8800000  | 00000034 | 00000038          | 0000003c | 00000040 | 00000044  | 00000048 | 0000004c | 00000050 | 00000084 | 88000000 |
|------------------------------|----------|----------|-------------------|----------|----------|-----------|----------|----------|----------|----------|----------|
| > WIF_inst[31:0]             | 004cd007 | 24010001 | 00011100          | 00411821 | 00022082 | 28990005  | 0721000e | 00642823 | ac050014 | 3c0c000c | 004cd007 |
| > <b>W</b> ID_pc[31:0]       | 00000084 | 00000000 | 00000034          | 00000038 | 0000003c | 00000040  | 00000044 | 00000048 | 0000     | 004c     | 00000084 |
| > <b>W</b> ID_inst[31:0]     | 3c0c000c | 00000000 | 24010001          | 00011100 | 00411821 | 00022082  | 28990005 | 0721000e | 0064     | 12823    | 3c0c000c |
| > WREG_pc[31:0]              | 0000004c | 0000     | 00000000 00000034 |          |          | 0000003с  | 00000040 | 00000044 | 00000048 | 00000    | 004c     |
| > WEXE_pc[31:0]              | 0000004c |          | 00000000          |          | 00000034 | 00000038  | 0000003с | 00000040 | 00000044 | 00000048 | 0000004c |
| > WMEM_pc[31:0]              | 00000048 |          | 0000              | 0000     |          | 00000034  | 00000038 | 0000003c | 00000040 | 00000044 | 00000048 |
| > <b>W</b> WB_pc[31:0]       | 00000044 |          |                   | 00000000 |          |           | 00000034 | 00000038 | 0000003с | 00000040 | 00000044 |
| > <b>№</b> cpu_5_valid[31:0] | 00ffffff | 00000000 | 00011000          | 00011000 | 00111100 | 001111100 |          |          | 00111111 |          |          |
| > <b>\c</b> pu_5_over[31:0]  | 00ffffff | 00000000 | 00ff0000          | 00fff000 | 00ffff00 | 00fffff0  |          |          | 00ffffff |          |          |

图 8 最终仿真结果节选,阻塞大大减少

# 7 实验箱验证结果

几类指令的执行过程的相关内容在上一次实验已详细说明,不再一一说明分析。这里针对优化部分详细分析指令执行过程。数据旁路已在仿真结果中体现,且不好在实验箱截图中看出数据旁路的影响,这里以静态分支预测为例,分析指令的执行过程。

这里分析 0x48 指令的执行。

表格 648H 相关代码节选

| 指令  |      | <b>沪北</b> 太 | 结果描述                | 机   | 器指令的机器码          |
|-----|------|-------------|---------------------|-----|------------------|
| 地址  | 汇编指令 |             | 」<br>「無相で 日         |     | 二进制              |
| 44H | slti | \$25,\$4,#5 | [\$25] = 0000_0001H | 44H | slti \$25,\$4,#5 |
| 48H | bgez | \$25,#14    | 跳转到 84H             | 48H | bgez \$25,#14    |

## 表格 748H 指令执行过程分析

| 阶段  | 说明                                        | 截图                                                                                                                                                                                                                           |
|-----|-------------------------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| IF  | 跳转指令取指                                    | TOONGSON   TE PC:00000048   IF IN:0721000E   ID PC:00000044   EXEPC:0000003C   MEMPC:00000038   WB_PC:00000038   MADDR:00000000   MDATA:00000000   VALID:00FFFF00   LO:000000000   MADDR:00000000000000000000000000000000000 |
| ID  | 跳转指令译码,执行分支延迟槽指令                          | OONGSON   IF PC:0000004C   IF IN:00642823   ID PC:00000048   EXEPC:00000040   MEMPC:0000003C   WB_PC:00000038   MADDR:00000000   MDATA:00000000   VALID:00FFFFF0                                                             |
| REG | 跳转指令判断,进行静态分支预测(预测不跳转)                    | COONGSON                                                                                                                                                                                                                     |
| 跳转  | 预测失败,成功跳转<br>(由于按键抖动,图中是连续执行两<br>个周期后的结果) | LOONGSON   1F PC:00000088   1F IN:004CD007   1D PC:00000084   EXEPC:0000004C   MEMPC:00000048   WB PC:00000044   MADDR:00000000   MDATA:00000000   VALID:00FFFFF0   LOOCO0000000000000000000000000000000000                  |

# 六、关键问题讨论

修改思想、实现细节、调试过程在上一节已经详细说明了,这里主要说明未实现的其他 优化方向的看法。

存储器访问周期、数据旁路是改进最大的两个修改。在这之外,程序的瓶颈在于乘法器的低效。原计划将乘法器独立出来,类型下面这样。



但是,目前实现的指令集中,并没有浮点计算、除法等复杂的模块,实现类似的乱序执行工程量太大,也没有必要。此外,在原设计中 HI 和 LO 两个寄存器在 WB 模块中,并且在 MULT 指令执行之后,往往紧跟 mflo 和 mfhi 指令。因此,即便把乘法器像乱序执行一样独立出来,mflo 和 mfhi 指令由于要读 HI 和 LO 寄存器,也会使原流水线继续阻塞。

另一种优化乘法器的方法是将乘法器流水化,但是这样对于大多数情况,未必比现在的 迭代乘法器好。迭代乘法器对于较小的整数,其阻塞周期是较少的,但是流水化乘法器的流 水周期却是固定的,如果流水级过深反而不如简单迭代乘法器。

简单可行的优化是让乘法器一周期多迭代几位。

# 七、总结

通过对简单 5 级流水的修改,更清晰地理解了示例代码的程序框架,更好地理解了性能优化方法,实现了一些对性能的改进,如数据旁路。碍于时间,未能对乱序执行、寄存器重命名等高级方法进行实践。

# 附录 A: 涉及修改的完整源代码

## A. 1 pipeline cpu. v

```
完整代码
1.
       `timescale 1ns / 1ps
2.
       module pipeline_cpu( // 多周期 cpu
3.
4.
                             // 时钟
           input clk,
5.
           input resetn,
                             // 复位信号,低电平有效
6.
7.
           //display data
           input [ 4:0] rf_addr,
8.
9.
           input [31:0] mem_addr,
           output [31:0] rf_data,
10.
11.
           output [31:0] mem_data,
12.
           output [31:0] IF_pc,
13.
           output [31:0] IF_inst,
14.
           output [31:0] ID_pc,
15.
           output [31:0] REG_pc,
           output [31:0] EXE_pc,
16.
17.
           output [31:0] MEM_pc,
18.
           output [31:0] WB_pc,
19.
20.
           //5 级流水新增
21.
           output [31:0] cpu_5_valid,
22.
           output [31:0] HI_data,
23.
           output [31:0] LO_data,
24.
           //调试线
25.
           output [31:0] dbg_inst,
26.
27.
           output [31:0] dbg_ID_inst,
           output [31:0] cpu_5_over,
28.
29.
           output [31:0] cpu_allow_in,
30.
           output [31:0] dbg_inst_addr,
31.
           output [31:0] dbg_next_pc,
32.
           output [32:0] dbg_j_bus,
33.
           output [32:0] dbg_br_bus,
34.
           output [4:0] dbg_rs,
35.
           output [4:0] dbg_rt,
36.
           output [31:0] dbg_rs_value,
37.
           output [31:0] dbg_rt_value,
38.
           output [4:0] dbg_EXE_wdest,
```

```
39.
          output [4:0] dbg_MEM_wdest,
40.
          output [4:0] dbg_WB_wdest,
41.
          output dbg_EXE_wvalid,
42.
          output dbg_MEM_wvalid,
43.
          output dbg WB wvalid,
          output [31:0] dbg_EXE_wvalue,
44.
45.
          output [31:0] dbg_MEM_wvalue,
46.
          output [31:0] dbg_WB_wvalue
47.
          );
       //----{5 级流水控制信号}begin-
48.
            //
          //5 模块的 valid 信号
49.
          reg IF_valid;
50.
51.
          reg ID valid;
52.
          reg REG_valid;
53.
          reg EXE_valid;
54.
          reg MEM_valid;
55.
          reg WB_valid;
          //5 模块执行完成信号,来自各模块的输出
56.
57.
          wire IF_over;
          wire ID_over;
58.
59.
          wire REG_over;
60.
          wire EXE_over;
61.
          wire MEM_over;
62.
          wire WB over;
63.
          //5 模块允许下一级指令进入
64.
          wire IF_allow_in;
65.
          wire ID_allow_in;
66.
          wire REG_allow_in;
67.
          wire EXE allow in;
68.
          wire MEM_allow_in;
69.
          wire WB_allow_in;
70.
          //6 级流水分支预测
71.
          wire predict_fail;
72.
          // syscall 和 eret 到达写回级时会发出 cancel 信号,
73.
          wire cancel; // 取消已经取出的正在其他流水级执行的指令
74.
75.
          //各级允许进入信号:本级无效,或本级执行完成且下级允许进入
76.
77.
          assign IF_allow_in = (IF_over & ID_allow_in) | cancel;
78.
          assign ID_allow_in = ~ID_valid | (ID_over & REG_allow_in);
79.
          assign REG_allow_in = ~REG_valid | (REG_over & EXE_allow_in);
80.
          assign EXE_allow_in = ~EXE_valid | (EXE_over & MEM_allow_in);
          assign MEM_allow_in = ~MEM_valid | (MEM_over & WB_allow_in );
81.
```

```
82.
            assign WB_allow_in = ~WB_valid | WB_over;
83.
            //IF_valid,在复位后,一直有效
84.
85.
           always @(posedge clk)
            begin
86.
87.
                if (!resetn)
88.
                begin
89.
                    IF_valid <= 1'b0;</pre>
90.
                end
91.
                else
92.
                begin
93.
                    IF_valid <= 1'b1;</pre>
94.
                end
95.
            end
96.
97.
            //ID_valid
98.
            always @(posedge clk)
99.
            begin
                if (!resetn || cancel)
100.
101.
                begin
102.
                    ID_valid <= 1'b0;</pre>
103.
                end
104.
                else if (ID_allow_in)
105.
                begin
106.
                    ID_valid <= IF_over;</pre>
                end
107.
108.
            end
109.
110.
            //REG_valid
111.
            always @(posedge clk)
112.
            begin
113.
                if (!resetn || cancel)
114.
                begin
115.
                    REG_valid <= 1'b0;</pre>
116.
                end
117.
                else if (REG_allow_in)
118.
                begin
119.
                    REG_valid <= ID_over;</pre>
120.
                end
121.
            end
122.
            //EXE_valid
123.
124.
            always @(posedge clk)
125.
            begin
```

```
126.
                if (!resetn || cancel)
127.
                begin
                    EXE_valid <= 1'b0;</pre>
128.
                end
129.
                else if (EXE_allow_in)
130.
131.
                begin
132.
                    EXE_valid <= REG_over;</pre>
133.
                end
134.
            end
135.
136.
            //MEM valid
            always @(posedge clk)
137.
138.
            begin
139.
                if (!resetn || cancel)
140.
                begin
141.
                    MEM_valid <= 1'b0;</pre>
142.
                end
143.
                else if (MEM_allow_in)
144.
                begin
145.
                    MEM_valid <= EXE_over;</pre>
146.
                end
147.
            end
148.
149.
            //WB_valid
150.
            always @(posedge clk)
151.
            begin
152.
                if (!resetn || cancel)
153.
                begin
154.
                    WB_valid <= 1'b0;</pre>
155.
                end
156.
                else if (WB_allow_in)
                begin
157.
158.
                    WB_valid <= MEM_over;</pre>
159.
                end
160.
            end
161.
        //调试信号
162.
            assign cpu_allow_in= {8'b0
163.
                                                   ,{4{IF_allow_in}},{4{ID_allow_in}}}
               ,{4{REG_allow_in}},
164.
                                    {4{EXE_allow_in}},{4{MEM_allow_in}},{4{WB_allow_
               in}};
165.
            //展示 5 级的 valid 信号
166.
            assign cpu_5_valid = {8'd0
                                                 ,{4{IF_valid }},{4{ID_valid}},{4{RE
               G_valid}},
```

```
167.
                                {4{EXE_valid}},{4{MEM_valid}},{4{WB_valid}}};
168.
           //展示 5 级的 over 信号
           assign cpu_5_over = {8'd0
169.
                                           ,{4{IF_over }},{4{ID_over}}},{4{REG_o
             ver}},
170.
                                {4{EXE_over}},{4{MEM_over}}},{4{WB_over}}};
171.
172.
       //-----{5 级流水控制信号}end------
             //
173.
174.
                         -----{5 级间的总线}begin-
             //
          wire [ 63:0] IF ID bus; // IF->ID 级总线
175.
          wire [188:0] ID_REG_bus; // ID->REG 级总线
176.
          wire [171:0] REG_EXE_bus; // REG->EXE 级总线
177.
          wire [153:0] EXE_MEM_bus; // EXE->MEM 级总线
178.
179.
          wire [117:0] MEM WB bus; // MEM->WB 级总线
180.
181.
          //锁存以上总线信号
          reg [ 63:0] IF_ID_bus_r;
182.
          reg [188:0] ID_REG_bus_r;
183.
          reg [171:0] REG_EXE_bus_r;
184.
185.
           reg [153:0] EXE_MEM_bus_r;
186.
           reg [117:0] MEM_WB_bus_r;
           initial begin
187.
188.
              IF ID bus r=\{64'b0\};
              ID_REG_bus_r={177'b0};
189.
190.
              REG_EXE_bus_r={172'b0};
191.
              EXE_MEM_bus_r={154'b0};
192.
              MEM_WB_bus_r={118'b0};
193.
          end
194.
195.
          //IF 到 ID 的锁存信号
196.
          always @(posedge clk)
197.
          begin
198.
               if(IF_over && ID_allow_in)
              //MOD 6级流水预测失败
199.
200.
              if(IF_over && ID_allow_in && ~predict_fail)
201.
              begin
202.
                  IF_ID_bus_r <= IF_ID_bus;</pre>
              end
203.
204.
          end
           //ID 到 REG 的锁存信号
205.
206.
           always @(posedge clk)
207.
           begin
```

```
208.
               if(ID_over && REG_allow_in)
209.
               begin
210.
                   ID_REG_bus_r <= ID_REG_bus;</pre>
               end
211.
212.
           end
213.
           //REG 到 EXE 的锁存信号
           always @(posedge clk)
214.
215.
           begin
216.
               if(REG_over && EXE_allow_in)
217.
               begin
218.
                   REG_EXE_bus_r <= REG_EXE_bus;</pre>
219.
               end
220.
           end
           //EXE 到 MEM 的锁存信号
221.
222.
           always @(posedge clk)
           begin
223.
224.
               if(EXE_over && MEM_allow_in)
225.
               begin
226.
                   EXE_MEM_bus_r <= EXE_MEM_bus;</pre>
227.
               end
228.
           end
           //MEM 到 WB 的锁存信号
229.
230.
           always @(posedge clk)
231.
           begin
232.
               if(MEM_over && WB_allow_in)
233.
               begin
234.
                   MEM_WB_bus_r <= MEM_WB_bus;</pre>
235.
               end
236.
           end
                                 ----{5 级间的总线}end---
237.
              //
238.
                               ----{其他交互信号}begin--
239.
              //
240.
           //跳转总线
241.
            wire [ 32:0] jbr_bus;
           //MOD 跳转总线
242.
243.
           wire [ 32:0] j_bus;
           wire [ 32:0] br_bus;
244.
245.
246.
           //IF与 inst_rom 交互
247.
           wire [31:0] inst_addr;
248.
           wire [31:0] inst;
249.
```

```
250.
           ID与 EXE、MEM、WB 交互 (MOD 其实也是旁路线)
251.
          wire [ 4:0] EXE_wdest;
252.
          wire [ 4:0] MEM_wdest;
253.
          wire [ 4:0] WB_wdest;
254.
          //MOD 6级流水旁路数据线
255.
256.
          wire [31:0] EXE_wvalue;
257.
          wire [31:0] MEM_wvalue;
258.
          wire [31:0] WB_wvalue;
259.
          wire EXE_wvalid;
260.
          wire MEM_wvalid;
          wire WB_wvalid;
261.
262.
263.
          //MEM 与 data ram 交互
          wire [ 3:0] dm_wen;
264.
265.
          wire [31:0] dm_addr;
          wire [31:0] dm_wdata;
266.
267.
          wire [31:0] dm_rdata;
268.
269.
          //ID与 regfile 交互
270.
          wire [ 4:0] rs;
271.
          wire [ 4:0] rt;
272.
          wire [31:0] rs_value;
          wire [31:0] rt_value;
273.
274.
         //WB 与 regfile 交互
275.
276.
          wire rf_wen;
277.
          wire [ 4:0] rf_wdest;
278.
          wire [31:0] rf_wdata;
279.
         //WB 与 IF 间的交互信号
280.
281.
          wire [32:0] exc_bus;
       //-----{其他交互信号}end----
282.
283.
      //----{各模块实例化}begin-----
284.
285.
          wire next_fetch; //即将运行取指模块,需要先锁存 PC 值
          //IF 允许进入时,即锁存 PC 值,取下一条指令
286.
          assign next_fetch = IF_allow_in;
287.
288.
          fetch IF_module(
                                  // 取指级
289.
             .clk
                       (clk
                                 ), // I, 1
290.
             .resetn (resetn ), // I, 1
             .IF_valid (IF_valid ), // I, 1
291.
```

```
292.
             .next_fetch(next_fetch), // I, 1
293.
             .inst
                       (inst ), // I, 32
             .jbr_bus (jbr_bus ), // I, 33
294. //
             .inst_addr (inst_addr ), // 0, 32
295.
296.
             .IF_over (IF_over ), // 0, 1
297.
             .IF_ID_bus (IF_ID_bus ), // 0, 64
298.
299.
             //5 级流水新增接口
300.
             .exc_bus (exc_bus ), // I, 32
301.
302.
             //MOD 6 级流水修改
303.
             .br_bus
                      (br_bus ),
304.
             .j_bus (j_bus ),
305.
306.
             //展示 PC 和取出的指令
307.
                                 ), // 0, 32
             .IF_pc
                       (IF_pc
308.
             .IF_inst (IF_inst ), // 0, 32
309.
             .dbg_next_pc(dbg_next_pc)
310.
        );
311.
                                     // 译码级
          decode ID module(
312.
313.
             .ID_valid
                       (ID_valid ), // I, 1
314.
             .IF_ID_bus_r(IF_ID_bus_r), // I, 64
      //
315.
               .rs_value (rs_value ), // I, 32
316. //
             .rt_value (rt_value ), // I, 32
317.
                                    ), // 0, 5
               .rs
                          (rs
318.
      //
              .rt
                          (rt
                                   ), // 0, 5
319.
               .jbr_bus
                          (jbr_bus ), // 0, 33
320.
             .ID_over (ID_over ), // 0, 1
321.
             .ID EXE bus (ID REG bus), // 0, 167
322.
323.
             //5 级流水新增
324.
             .IF_over (IF_over ),// I, 1
325.
      //
              .EXE_wdest (EXE_wdest ),// I, 5
             .MEM_wdest (MEM_wdest ),// I, 5
      //
326.
327.
              .WB_wdest
                          (WB_wdest
                                     ),// I, 5
328.
329.
             //MOD 6 级流水修改
             .j_bus (j_bus ),
330.
331.
332.
             //展示 PC
                                   ) // 0, 32
333.
             .ID_pc
                        (ID_pc
334.
          );
335.
```

```
336.
           //MOD 6级流水修改
337.
           read REG_module(
                                          // 读寄存器级
338.
               .REG_valid(REG_valid),
339.
               .ID_REG_bus(ID_REG_bus_r),
                                        ),// I, 1
340.
               .IF over
                           (IF over
341.
               .rs_value
                           (rs_value
                                       ), // I, 32
                                      ), // I, 32
342.
               .rt_value
                           (rt_value
                                       ), // 0, 5
343.
               .rs
                           (rs
344.
               .rt
                           (rt
                                       ), // 0, 5
345.
               .EXE_wdest
                            (EXE_wdest
                                         ),// I, 5
346.
               .MEM_wdest
                            (MEM_wdest ),// I, 5
347.
               .WB_wdest
                            (WB_wdest
                                         ),// I, 5
348.
               .EXE_wvalue (EXE_wvalue),
349.
               .MEM wvalue
                            (MEM_wvalue),
350.
               .WB_wvalue
                            (WB_wvalue),
351.
               .EXE_wvalid
                            (EXE_wvalid),
352.
               .MEM_wvalid
                            (MEM_wvalid),
353.
               .WB_wvalid
                            (WB_wvalid ),
354.
355.
               .REG_over(REG_over),
               .REG_EXE_bus(REG_EXE_bus),
356.
357.
               .br_bus
                          (br_bus
                                     ),
358.
               .predict_fail(predict_fail),
359.
360.
               .REG_pc(REG_pc)
361.
           );
362.
363.
           exe EXE_module(
                                             // 执行级
364.
               .EXE_valid
                            (EXE_valid ), // I, 1
365.
               .ID_EXE_bus_r(REG_EXE_bus_r), // I, 167
366.
               .EXE_over
                            (EXE_over
                                         ), // 0, 1
               .EXE_MEM_bus (EXE_MEM_bus ), // 0, 154
367.
368.
               //MOD store rt 的旁路
369.
               .MEM_wdest
                            (MEM_wdest
                                         ),// I, 5
370.
               .WB_wdest
                            (WB_wdest
                                         ),// I, 5
371.
               .MEM_wvalue (MEM_wvalue),
372.
               .WB_wvalue
                            (WB_wvalue),
373.
               .MEM_wvalid (MEM_wvalid),
374.
               .WB_wvalid
                            (WB_wvalid ),
375.
               //5 级流水新增
376.
               .clk
                            (clk
                                         ), // I, 1
377.
               .EXE_wdest
                            (EXE_wdest
                                        ), // 0, 5
378.
379.
               //数据旁路
```

```
380.
               .EXE_wvalue(EXE_wvalue),
381.
               .EXE_wvalid(EXE_wvalid),
382.
383.
               //展示 PC
384.
                            (EXE_pc ) // 0, 32
               .EXE_pc
385.
           );
386.
387.
           mem MEM_module(
                                               // 访存级
388.
               .clk
                             (clk
                                           ), // I, 1
389.
               .MEM_valid
                             (MEM_valid
                                           ), // I, 1
390.
               .EXE_MEM_bus_r(EXE_MEM_bus_r), // I, 154
391.
                                           ), // I, 32
               .dm_rdata
                             (dm_rdata
392.
               .dm_addr
                             (dm_addr
                                           ), // 0, 32
393.
               .dm wen
                             (dm_wen
                                           ), // 0, 4
394.
                             (dm_wdata
                                           ), // 0, 32
               .dm_wdata
395.
               .MEM over
                                           ), // 0, 1
                             (MEM_over
                                           ), // 0, 118
396.
               .MEM_WB_bus
                             (MEM_WB_bus
397.
398.
               //5 级流水新增接口
399.
               .MEM_allow_in (MEM_allow_in ), // I, 1
                             (MEM_wdest
                                         ), // 0, 5
400.
               .MEM_wdest
401.
402.
               //6 级旁路
403.
               .MEM_wvalue
                              (MEM_wvalue ),
404.
               .MEM wvalid
                              (MEM wvalid ),
405.
406.
               //展示 PC
407.
                                               // 0, 32
               .MEM_pc
                             (MEM_pc
408.
           );
409.
           wb WB_module(
                                             // 写回级
410.
411.
               .WB_valid
                            (WB_valid
                                         ), // I, 1
412.
               .MEM_WB_bus_r(MEM_WB_bus_r), // I, 118
413.
               .rf_wen
                            (rf_wen
                                         ), // 0, 1
414.
                                         ), // 0, 5
               .rf_wdest
                            (rf_wdest
415.
               .rf_wdata
                                         ), // 0, 32
                            (rf_wdata
416.
                                           ), // 0, 1
                 .WB_over
                              (WB_over
417.
418.
               //5 级流水新增接口
419.
               .clk
                                         ), // I, 1
                            (clk
420.
             .resetn
                          (resetn
                                       ), // I, 1
421.
               .exc_bus
                            (exc_bus
                                         ), // 0, 32
422.
               .WB_wdest
                            (WB_wdest
                                         ), // 0, 5
423.
               .cancel
                            (cancel
                                         ), // 0, 1
```

```
424.
              .WB_wvalid
                          (WB_wvalid
                                       ),
425.
              .WB wvalue
                           (WB wvalue
                                       ),
426.
427.
              //展示 PC 和 HI/LO 值
428.
              .WB pc
                                       ), // 0, 32
                           (WB pc
429.
              .HI_data
                           (HI_data
                                       ), // 0, 32
                                       ) // 0, 32
430.
              .LO data
                           (LO_data
431.
          );
432.
433.
          inst_rom inst_rom_module(
                                           // 指令存储器
434.
              .clka
                       (clk
                                        ), // I, 1 ,时钟
                          (inst_addr[9:2]), // I, 8 ,指令地址
435.
              .addra
                          (inst
436.
              .douta
                                  ) // 0,32,指令
437.
          );
438.
          regfile rf module(
439.
                                   // 寄存器堆模块
440.
              .clk
                      (clk
                               ), // I, 1
441.
              .wen
                      (rf_wen
                               ), // I, 1
442.
              .raddr1 (rs
                               ), // I, 5
443.
              .raddr2 (rt
                               ), // I, 5
              .waddr (rf_wdest ), // I, 5
444.
              .wdata (rf_wdata ), // I, 32
445.
446.
              .rdata1 (rs_value ), // 0, 32
447.
              .rdata2 (rt_value ), // 0, 32
448.
449.
              //display rf
450.
              .test_addr(rf_addr), // I, 5
451.
              .test_data(rf_data) // 0, 32
452.
          );
453.
454.
          data_ram data_ram_module( // 数据存储模块
455.
              .clka
                      (clk
                                  ), // I, 1, 时钟
456.
                                  ), // I, 1, 写使能
              .wea
                      (dm_wen
457.
              .addra (dm_addr[9:2]), // I, 8, 读地址
                                  ), // I, 32, 写数据
458.
              .dina
                      (dm_wdata
459.
              .douta (dm_rdata
                                  ), // 0,32,读数据
460.
461.
              //display mem
              .clkb
462.
                      (clk
                                   ), // I, 1, 时钟
463.
                      (4'd0
                                   ), // 不使用端口2的写功能
              .web
              .addrb (mem_addr[9:2]), // I, 8, 读地址
464.
465.
              .doutb
                      (mem_data
                                   ), // I, 32, 写数据
466.
              .dinb
                      (32'd0
                                   ) // 不使用端口 2 的写功能
467.
          );
```

```
-----{各模块实例化}end-----
468.
              //
           //展示
469.
470.
           assign dbg inst=inst;
471.
           assign dbg IF allow in=IF allow in;
           assign dbg_inst_addr=inst_addr;
472.
473.
           assign dbg_ID_inst=IF_ID_bus_r[31:0];
474.
           assign dbg_j_bus=j_bus;
           assign dbg br bus=br bus;
475.
476.
           assign dbg_rs=rs;
477.
           assign dbg_rt=rt;
478.
           assign dbg_rs_value=rs_value;
479.
           assign dbg_rt_value=rt_value;
           assign dbg EXE wdest=EXE wdest;
480.
481.
           assign dbg_MEM_wdest=MEM_wdest;
482.
           assign dbg_WB_wdest=WB_wdest;
           assign dbg_EXE_wvalid=EXE_wvalid;
483.
           assign dbg_MEM_wvalid=MEM_wvalid;
484.
485.
           assign dbg_WB_wvalid=WB_wvalid;
486.
           assign dbg_EXE_wvalue=EXE_wvalue;
487.
           assign dbg_MEM_wvalue=MEM_wvalue;
488.
           assign dbg_WB_wvalue=WB_wvalue;
489.
       endmodule
```

## A. 2 fetch

```
完整代码
1.
      `timescale 1ns / 1ps
2.
      `define STARTADDR 32'H00000034 // 程序起始地址为 34H
3.
      module fetch(
                                  // 取指级
4.
                                   // 时钟
5.
         input
                          clk,
                          resetn,
                                   // 复位信号, 低电平有效
6.
         input
                          IF valid, // 取指级有效信号
7.
         input
                          next_fetch,// 取下一条指令,用来锁存PC值
         input
8.
9.
         input
                   [31:0] inst,
                                   // inst_rom 取出的指令
                     [32:0] jbr_bus, // 跳转总线
10.
           input
                   [31:0] inst_addr, // 发往 inst_rom 的取指地址
11.
         output
12.
         output reg
                          IF_over, // IF 模块执行完成
13.
         output
                   [63:0] IF_ID_bus, // IF->ID 总线
14.
         //5 级流水新增接口
15.
                   [32:0] exc_bus, // Exception pc 总线
16.
         input
17.
18.
         //MOD 6级流水修改
```

```
19.
                    [32:0] j_bus, // 无条件跳转总线
          input
20.
          input
                    [32:0] br_bus, // 分支跳转总线
21.
22.
          //展示 PC 和取出的指令
23.
          output
                    [31:0] IF_pc,
                  [31:0] IF_inst,
24.
          output
25.
          output
                   [31:0] dbg_next_pc
26. );
27.
      //----{程序计数器 PC}begin
28.
29.
         wire [31:0] next_pc;
         wire [31:0] seq_pc;
30.
         reg [31:0] pc;
31.
32.
33.
         //跳转 pc
      // wire jbr_taken;
34.
      //
           wire [31:0] jbr_target;
35.
      // assign {jbr_taken, jbr_target} = jbr_bus; // 跳转总线传是否跳转和目标
36.
            地址
37.
          wire j_taken;
          wire [31:0] j_target;
38.
39.
          wire br_taken;
40.
         wire [31:0] br_target;
          assign {j_taken,j_target}=j_bus;
41.
42.
          assign {br taken,br target}=br bus;
43.
44.
         //Exception PC
45.
          wire
                   exc_valid;
46.
          wire [31:0] exc_pc;
          assign {exc valid,exc pc} = exc bus;
47.
48.
49.
         //pc+4
          assign seq_pc[31:2] = pc[31:2] + 1'b1; // 下一指令地址: PC=PC+4
50.
51.
          assign seq_pc[1:0]
                               = pc[1:0];
52.
          // 新指令: 若有 Exception,则 PC 为 Exceptio 入口地址
53.
         // 若指令跳转,则 PC 为跳转地址;否则为 pc+4
54.
55.
          reg init=0;
56.
57.
      // assign next_pc = exc_valid ? exc_pc :
58. //
                           jbr_taken ? jbr_target :
59.
      //
                           seq_pc;
60.
         //MOD
          assign next_pc = exc_valid ? exc_pc
61.
```

```
62.
                          br_taken ? br_target :
63.
                          j_taken
                                   ? j_target :
64.
                          seq_pc;
65.
          always @(posedge clk) // PC 程序计数器
66.
67.
          begin
68.
              if (!resetn)
69.
              begin
70.
                 pc <= `STARTADDR; // 复位,取程序起始地址
71.
                 init <=1;
72.
              end
73.
              else if (next_fetch)
74.
              begin
                                 // 不复位,取新指令
75.
                 pc <= next_pc;</pre>
76.
              end
77.
          end
78.
79.
      //----{程序计数器 PC}end
80.
81.
     //----{发往 inst rom 的取指地址}begin
82.
83.
          assign inst_addr = next_fetch ? next_pc : pc;
84.
      //----{发往 inst_rom 的取指地址}end
85.
86.
      //----{IF 执行完成}begin
          //由于指令 rom 为同步读写的,
87.
88.
          //取数据时,有一拍延时
89.
          //即发地址的下一拍时钟才能得到对应的指令
90.
          //故取指模块需要两拍时间
          //故每次 PC 刷新, IF over 都要置 0
91.
          //然后将 IF_valid 锁存一拍即是 IF_over 信号
92.
          always @(posedge clk)
93.
          begin
94.
95.
              if (!resetn)
                if (!resetn || next_fetch)
96.
97.
              begin
                 IF_over <= 1'b0;</pre>
98.
99.
              end
              else
100.
101.
              begin
102.
                 IF_over <= IF_valid;</pre>
103.
              end
104.
          //如果指令 rom 为异步读的,则 IF_valid 即是 IF_over 信号,
105.
```

```
106.
        //即取指一拍完成
107.
      //----{IF 执行完成}end
108.
109.
      //----{IF->ID 总线}begin
        assign IF_ID_bus = {pc, inst}; // 取指级有效时,锁存 PC 和指令
110.
      //----{IF->ID 总线}end
111.
112.
     //----{展示 IF 模块的 PC 值和指令}begin
113.
       assign IF pc = pc;
114.
         assign IF_inst = inst;
115.
    //----{展示 IF 模块的 PC 值和指令}end
116.
         assign dbg_next_pc=next_pc;
117.
118.
      endmodule
```

## A. 3 decode. v

```
完整代码
1.
       `timescale 1ns / 1ps
2.
3.
      module decode(
                                       // 译码级
                           ID_valid, // 译码级有效信号
4.
          input
                    [ 63:0] IF_ID_bus_r, // IF->ID 总线
5.
          input
                           ID_over, // ID 模块执行完成
6.
         output
                    [188:0] ID_EXE_bus, // ID->EXE 总线
7.
          output
8.
          //5 级流水新增
9.
10.
         input
                          IF_over, //对于分支指令,需要该信号
11.
         //MOD 6级流水修改
12.
          output
                  [ 32:0] j_bus,
13.
14.
15.
          //展示 PC
          output [ 31:0] ID_pc
16.
17.
      );
      //----{IF->ID 总线}begin
18.
          wire [31:0] pc;
19.
          wire [31:0] inst;
20.
          assign {pc, inst} = IF_ID_bus_r; // IF->ID 总线传 PC 和指令
21.
22.
      //----{IF->ID 总线}end
23.
24.
     //----{指令译码}begin
25.
          wire [5:0] op;
26.
          wire [4:0] rd;
27.
          wire [4:0] sa;
28.
          wire [5:0] funct;
```

```
29.
          wire [15:0] imm;
30.
          wire [15:0] offset;
31.
          wire [25:0] target;
32.
          wire [2:0] cp0r_sel;
33.
          wire [ 4:0] rs;
          wire [ 4:0] rt;
34.
35.
                    = inst[31:26]; // 操作码
36.
          assign op
                        = inst[25:21]; // 源操作数 1
37.
          assign rs
          assign rt = inst[20:16]; // 源操作数 2
38.
39.
          assign rd
                        = inst[15:11]; // 目标操作数
                       = inst[10:6]; // 特殊域,可能存放偏移量
40.
          assign sa
                                      // 功能码
41.
          assign funct = inst[5:0];
42.
          assign imm = inst[15:0]; // 立即数
43.
          assign offset = inst[15:0]; // 地址偏移量
44.
          assign target = inst[25:0]; // 目标地址
          assign cp0r_sel= inst[2:0]; // cp0 寄存器的 select 域
45.
46.
47.
          // 实现指令列表
          wire inst_ADDU, inst_SUBU , inst_SLT , inst_AND;
48.
          wire inst_NOR , inst_OR , inst_XOR , inst_SLL;
49.
50.
          wire inst_SRL , inst_ADDIU, inst_BEQ , inst_BNE;
51.
          wire inst_LW , inst_SW , inst_LUI , inst_J;
          wire inst_SLTU, inst_JALR , inst_JR , inst_SLLV;
52.
          wire inst SRA , inst SRAV , inst SRLV, inst SLTIU;
53.
          wire inst_SLTI, inst_BGEZ , inst_BGTZ, inst_BLEZ;
54.
55.
          wire inst_BLTZ, inst_LB  , inst_LBU , inst_SB;
56.
          wire inst_ANDI, inst_ORI , inst_XORI, inst_JAL;
57.
          wire inst_MULT, inst_MFLO , inst_MFHI, inst_MTLO;
          wire inst MTHI, inst MFC0, inst MTC0;
58.
59.
          wire inst_ERET, inst_SYSCALL;
          wire op zero; // 操作码全 0
60.
61.
          wire sa zero; // sa 域全 0
62.
         assign op_zero = ~(|op);
          assign sa_zero = \sim(|sa);
63.
64.
          assign inst_ADDU = op_zero & sa_zero & (funct == 6'b100001);//无符
       号加法
          assign inst_SUBU = op_zero & sa_zero
                                                 & (funct == 6'b100011);//无符
65.
       号减法
          assign inst_SLT = op_zero & sa_zero
                                                & (funct == 6'b101010);//小于
66.
       则置位
          assign inst_SLTU = op_zero & sa_zero & (funct == 6'b101011);//无符
67.
       号小则置
          assign inst_JALR = op_zero & (rt==5'd0) & (rd==5'd31)
68.
```

```
69.
                           & sa_zero & (funct == 6'b001001);
                                                                  //跳转寄存
      器并链接
70.
          assign inst_JR
                           = op_zero & (rt==5'd0) & (rd==5'd0)
                           & sa_zero & (funct == 6'b001000);
                                                                      //跳转
71.
      寄存器
          assign inst_AND = op_zero & sa_zero & (funct == 6'b100100);//与运
72.
73.
          assign inst_NOR
                          = op_zero & sa_zero & (funct == 6'b100111);//或非
      运算
                                                & (funct == 6'b100101);//或运
74.
         assign inst_OR
                           = op_zero & sa_zero
      算
          assign inst XOR = op zero & sa zero & (funct == 6'b100110);//异或
      运算
          assign inst SLL = op zero & (rs==5'd0) & (funct == 6'b000000);//逻辑
      左移
          assign inst SLLV = op zero & sa zero & (funct == 6'b000100);//变量
      逻辑左移
          assign inst SRA = op zero & (rs==5'd0) & (funct == 6'b000011);//算术
78.
      右移
          assign inst_SRAV = op_zero & sa_zero & (funct == 6'b000111);//变量
79.
      算术右移
80.
          assign inst_SRL = op_zero & (rs==5'd0) & (funct == 6'b000010);//逻辑
      右移
          assign inst_SRLV = op_zero & sa_zero & (funct == 6'b000110);//变量
81.
      逻辑右移
          assign inst_MULT = op_zero & (rd==5'd0)
82.
                           & sa_zero & (funct == 6'b011000);
                                                                      //乘
83.
      法
84.
          assign inst_MFLO = op_zero & (rs==5'd0) & (rt==5'd0)
                           & sa_zero & (funct == 6'b010010);
                                                                      //从 LO
      读取
          assign inst_MFHI = op_zero & (rs==5'd0) & (rt==5'd0)
86.
87.
                           & sa_zero & (funct == 6'b010000);
                                                                      //从 HI
      读取
          assign inst_MTLO = op_zero & (rt==5'd0) & (rd==5'd0)
88.
89.
                           & sa_zero & (funct == 6'b010011);
                                                                      //向 L0
      写数据
90.
          assign inst_MTHI = op_zero & (rt==5'd0) & (rd==5'd0)
91.
                           & sa_zero & (funct == 6'b010001);
                                                                      //向 HI
      写数据
92.
          assign inst ADDIU = (op == 6'b001001);
                                                         //立即数无符号加法
          assign inst SLTI = (op == 6'b001010);
                                                          //小于立即数则置位
93.
          assign inst_SLTIU = (op == 6'b001011);
                                                          //小于立即数则置位
94.
       (无符号)
```

```
95.
          assign inst_BEQ
                           = (op == 6'b000100);
                                                          //判断相等跳转
          assign inst_BGEZ = (op == 6'b000001) & (rt==5'd1);//大于等于 0 跳转
96.
97.
          assign inst_BGTZ = (op == 6'b000111) & (rt==5'd0);//大于 0 跳转
98.
          assign inst_BLEZ = (op == 6'b000110) & (rt==5'd0);//小于等于 0 跳转
99.
          assign inst BLTZ = (op == 6'b000001) & (rt==5'd0);//小于 0 跳转
          assign inst_BNE
                           = (op == 6'b000101);
                                                          //判断不等跳转
100.
          assign inst LW
                           = (op == 6'b100011);
                                                          //从内存装载字
101.
          assign inst_SW
                           = (op == 6'b101011);
                                                          //向内存存储字
102.
103.
          assign inst_LB
                           = (op == 6'b100000);
                                                          //load 字节(符号扩
       展)
104.
          assign inst LBU = (op == 6'b100100);
                                                          //load 字节(无符号扩
       展)
                                                          //向内存存储字节
                           = (op == 6'b101000);
105.
          assign inst_SB
          assign inst ANDI = (op == 6'b001100);
                                                          //立即数与
106.
107.
          assign inst_LUI
                           = (op == 6'b001111) & (rs==5'd0);//立即数装载高半字
          assign inst_ORI
                           = (op == 6'b001101);
                                                          //立即数或
108.
109.
          assign inst_XORI = (op == 6'b001110);
                                                          //立即数异或
          assign inst_J
                           = (op == 6'b000010);
110.
                                                          //跳转
          assign inst_JAL
                           = (op == 6'b000011);
                                                          //跳转和链接
111.
          assign inst_MFC0 = (op == 6'b010000) & (rs==5'd0)
112.
113.
                             & sa_zero & (funct[5:3] == 3'b000); // 从 cp0 寄存器
       装载
        assign inst_MTC0 = (op == 6'b010000) & (rs==5'd4)
114.
115.
                             & sa zero & (funct[5:3] == 3'b000); // 向 cp0 寄存器
       存储
          assign inst_SYSCALL = (op == 6'b0000000) & (funct == 6'b001100); // 系
116.
       统调用
117.
          assign inst_ERET
                             = (op == 6'b010000) & (rs==5'd16) & (rt==5'd0)
                             & (rd==5'd0) & sa zero & (funct == 6'b011000);//异
118.
       常返回
119.
          //跳转分支指令
120.
                          //寄存器跳转指令
121.
          wire inst_jr;
          wire inst_j_link;//链接跳转指令
122.
123.
          wire inst_jbr; //所有分支跳转指令
                           = inst_JALR | inst_JR;
124.
          assign inst_jr
          assign inst_j_link = inst_JAL | inst_JALR;
125.
126.
          //load store
127.
128.
          wire inst load;
          wire inst_store;
129.
130.
          assign inst_load = inst_LW | inst_LB | inst_LBU; // load 指令
          assign inst_store = inst_SW | inst_SB;
131.
                                                          // store 指令
```

```
132.
133.
          //alu 操作分类
          wire inst_add, inst_sub, inst_slt,inst_sltu;
134.
135.
          wire inst and, inst nor, inst or, inst xor;
136.
          wire inst sll, inst srl, inst sra, inst lui;
          assign inst_add = inst_ADDU | inst_ADDIU | inst_load
137.
                          | inst_store | inst_j_link;
                                                               // 做加法
138.
139.
          assign inst_sub = inst_SUBU;
                                                               // 减法
          assign inst_slt = inst_SLT | inst_SLTI;
                                                               // 有符号小于置
140.
141.
          assign inst sltu= inst SLTIU | inst SLTU;
                                                               // 无符号小于置
          assign inst_and = inst_AND | inst_ANDI;
                                                               // 逻辑与
142.
143.
          assign inst nor = inst NOR;
                                                               // 逻辑或非
          assign inst_or = inst_OR | inst_ORI;
144.
                                                               // 逻辑或
145.
          assign inst xor = inst XOR | inst XORI;
                                                               // 逻辑异或
          assign inst_sll = inst_SLL | inst_SLLV;
                                                               // 逻辑左移
146.
          assign inst_srl = inst_SRL | inst_SRLV;
                                                               // 逻辑右移
147.
                                                               // 算术右移
          assign inst_sra = inst_SRA | inst_SRAV;
148.
          assign inst_lui = inst_LUI;
                                                               // 立即数装载高
149.
       位
150.
151.
          //使用 sa 域作为偏移量的移位指令
          wire inst_shf_sa;
152.
153.
          assign inst shf sa = inst SLL | inst SRL | inst SRA;
154.
          //依据立即数扩展方式分类
155.
          wire inst_imm_zero; //立即数 0 扩展
156.
          wire inst_imm_sign; //立即数符号扩展
157.
          assign inst imm zero = inst ANDI | inst LUI | inst ORI | inst XORI;
158.
          assign inst_imm_sign = inst_ADDIU | inst_SLTI | inst_SLTIU
159.
                               | inst_load | inst_store;
160.
161.
162.
          //依据目的寄存器号分类
          wire inst wdest rt; // 寄存器堆写入地址为 rt 的指令
163.
          wire inst wdest 31; // 寄存器堆写入地址为 31 的指令
164.
          wire inst_wdest_rd; // 寄存器堆写入地址为 rd 的指令
165.
          assign inst_wdest_rt = inst_imm_zero | inst_ADDIU | inst_SLTI
166.
                               | inst_SLTIU | inst_load | inst_MFC0;
167.
168.
          assign inst_wdest_31 = inst_JAL;
169.
          assign inst_wdest_rd = inst_ADDU | inst_SUBU | inst_SLT | inst_SLTU
170.
                               | inst_JALR | inst_AND | inst_NOR | inst_OR
```

```
171.
                                | inst_XOR | inst_SLL | inst_SLLV | inst_SRA
                             | inst_SRAV | inst_SRL | inst_SRLV
172.
                             | inst_MFHI | inst_MFLO;
173.
174.
          //依据源寄存器号分类
175.
          wire inst_no_rs; //指令 rs 域非 0,且不是从寄存器堆读 rs 的数据
176.
          wire inst_no_rt; //指令 rt 域非 0, 且不是从寄存器堆读 rt 的数据
177.
          assign inst no rs = inst MTC0 | inst SYSCALL | inst ERET;
178.
179.
          assign inst_no_rt = inst_ADDIU | inst_SLTI | inst_SLTIU
180.
                         | inst_BGEZ | inst_load | inst_imm_zero
                          181.
182.
                          | inst_SYSCALL;
183.
      //----{指令译码}end
184.
185.
      //----{分支指令执行}begin
        //bd pc,分支跳转指令参与计算的为延迟槽指令的 PC 值,即当前分支指令的 PC+4
186.
         wire [31:0] bd pc; //延迟槽指令 PC 值
187.
         assign bd_pc = pc + 3'b100;
188.
189.
         //无条件跳转
190.
191.
          wire
                    j_taken;
192.
          wire [31:0] j_target;
          //MOD
193.
194.
          assign j taken = (inst J | inst JAL) & ID over ;
          //寄存器跳转地址为 rs_value,其他跳转为{bd_pc[31:28],target,2'b00}
195.
         assign j_target = {bd_pc[31:28],target,2'b00};
196.
197.
          assign j_bus = {j_taken, j_target};
198.
199.
      //----{ID 执行完成}end
200.
201.
      //----{ID->EXE 总线}begin
          //EXE 需要用到的信息
202.
          wire multiply;
                              //乘法 MULT
203.
204.
         wire mthi;
                              //MTHI
205.
          wire mtlo;
                              //MTLO
          assign multiply = inst_MULT;
206.
207.
          assign mthi
                       = inst_MTHI;
208.
          assign mtlo = inst_MTLO;
          //ALU 两个源操作数和控制信号
209.
210.
          wire [11:0] alu_control;
          wire [31:0] alu_operand1;
211.
212.
          wire [31:0] alu_operand2;
213.
```

```
214.
           //所谓链接跳转是将跳转返回的 PC 值存放到 31 号寄存器里
215.
           //在流水 CPU 里,考虑延迟槽,故链接跳转需要计算 PC+8,存放到 31 号寄存器里
216.
217.
           assign alu_control = {inst_add,
                                                 // ALU 操作码,独热编码
218.
                                inst sub,
219.
                                inst_slt,
220.
                                inst_sltu,
221.
                                inst_and,
222.
                                inst_nor,
223.
                                inst_or,
224.
                                inst_xor,
225.
                                inst_sll,
226.
                                inst_srl,
227.
                                inst sra,
228.
                                inst_lui};
229.
           //MOD REG 需要用到的
230.
231.
           assign alu_operand1 = inst_j_link ? pc :
232.
                                inst_shf_sa ? {27'd0,sa} : {31'd0};
233.
           assign alu_operand2 = inst_j_link ? 32'd8 :
234.
                                inst_imm_zero ? {16'd0, imm} :
235.
                                inst_imm_sign ? {{16{imm[15]}}, imm} : {31'd0};
236.
237.
           wire read rs;
238.
           wire read_rt;
           wire [7:0] br_control;
239.
240.
           wire [31:0] br_target;
241.
242.
           assign read rs=~(inst j link|inst shf sa);
243.
           assign read_rt=~(inst_j_link|inst_imm_zero|inst_imm_sign);
244.
           assign br_control={inst_jr,
245.
                             inst_BEQ,
246.
                             inst_BNE,
247.
                             inst_BGEZ,
248.
                             inst_BGTZ,
249.
                             inst_BLEZ,
250.
                             inst_BLTZ};
           assign br_target[31:2] = bd_pc[31:2] + {{14{offset[15]}}}, offset};
251.
           assign br_target[1:0] = bd_pc[1:0];
252.
253.
           //rs,rt
254.
           //访存需要用到的 load/store 信息
255.
           wire lb_sign; //load 一字节为有符号 load
256.
```

```
257.
          wire ls word; //load/store 为字节还是字,0:byte;1:word
258.
          wire [3:0] mem_control; //MEM 需要使用的控制信号
259.
          assign lb_sign = inst_LB;
260.
          assign ls word = inst LW | inst SW;
          assign mem control = {inst load,
261.
262.
                               inst_store,
263.
                               1s word,
264.
                               lb_sign };
265.
266.
          //写回需要用到的信息
267.
          wire mfhi;
268.
          wire mflo;
269.
          wire mtc0;
          wire mfc0;
270.
271.
          wire [7 :0] cp0r_addr;
272.
          wire
                     syscall; //syscall 和 eret 在写回级有特殊的操作
          wire
273.
                     eret;
                     rf_wen; //写回的寄存器写使能
274.
          wire
          wire [4:0] rf_wdest; //写回的目的寄存器
275.
276.
          assign syscall = inst_SYSCALL;
277.
          assign eret
                         = inst_ERET;
278.
          assign mfhi
                       = inst_MFHI;
279.
          assign mflo
                         = inst MFLO;
280.
          assign mtc0 = inst_MTC0;
281.
          assign mfc0
                         = inst MFC0;
          assign cp0r_addr= {rd,cp0r_sel};
282.
                         = inst_wdest_rt | inst_wdest_31 | inst_wdest_rd;
283.
          assign rf_wen
          assign rf_wdest = inst_wdest_rt ? rt : //在不写寄存器堆时设置为 0
284.
285.
                           inst_wdest_31 ? 5'd31 : //以便能准确判断数据相关
                           inst wdest rd ? rd : 5'd0;
286.
            assign store_data = rt_value;
287.
288.
          assign ID EXE bus = {read rs,read rt,br control,br target, //MOD:REG 需
       用的信息
289.
                              rs,rt,inst_no_rs,inst_no_rt,
290.
                              multiply, mthi, mtlo,
                                                                   //EXE 需用的
       信息,新增
291.
                               alu control, alu operand1, alu operand2, //EXE 需用的
       信息
292.
                              mem_control,/*store_data,*/
                                                                   //MEM 需用的
       信号
293.
                              mfhi, mflo,
                                                                  //WB 需用的
       信号,新增
294.
                                                                  //WB 需用的
                              mtc0,mfc0,cp0r_addr,syscall,eret,
       信号,新增
```

```
295.
                                                                    //WB 需用的
                               rf_wen, rf_wdest,
       信号
                                                                    //PC 值
296.
                               pc};
297.
       //----{ID->EXE 总线}end
298.
299.
300.
       //----{展示 ID 模块的 PC 值}begin
301.
          assign ID_pc = pc;
302.
       //----{展示 ID 模块的 PC 值}end
303.
       endmodule
```

## A. 4 read. v

```
完整代码
1.
       `timescale 1ns / 1ps
2.
      module read(
3.
4.
          input REG_valid,
5.
          input [188:0] ID_REG_bus,
                        IF_over, //对于分支指令,需要该信号
6.
          input
7.
          input [31:0] rs value,
8.
          input [31:0] rt_value,
9.
                     [ 4:0] EXE_wdest, // EXE 级要写回寄存器堆的目标地址号
10.
          input
11.
          input
                     [ 4:0] MEM_wdest,
                                         // MEM 级要写回寄存器堆的目标地址号
                                         // WB 级要写回寄存器堆的目标地址号
12.
          input
                     [ 4:0] WB_wdest,
13.
14.
          input [31:0] EXE_wvalue,
15.
          input [31:0] MEM_wvalue,
16.
          input [31:0] WB_wvalue,
17.
          input EXE_wvalid,
18.
19.
          input MEM_wvalid,
20.
          input WB_wvalid,
21.
22.
          output REG_over,
23.
          output [171:0] REG_EXE_bus,
24.
          output [4:0] rs,
25.
          output [4:0] rt,
26.
          output [32:0] br_bus,
27.
          output predict_fail,
          //展示 PC
28.
29.
          output
                     [ 31:0] REG_pc
30.
          );
31.
```

```
32.
       //----{ID->REG 总线}begin
33.
           wire read_rs;
34.
           wire read_rt;
35.
           wire inst_no_rs;
36.
           wire inst_no_rt;
37.
           wire [7:0] br_control;
38.
           wire [31:0] br_target;
39.
           wire multiply;
40.
           wire mthi;
           wire mtlo;
41.
42.
           wire [11:0] alu_control;
           wire [31:0] alu_operand1;
43.
           wire [31:0] alu_operand2;
44.
           wire [3:0] mem_control;
45.
46.
           wire mfhi;
47.
           wire mflo;
           wire mtc0;
48.
49.
           wire mfc0;
           wire [7 :0] cp0r_addr;
50.
51.
           wire syscall;
52.
           wire eret;
53.
           wire rf_wen;
54.
           wire [4:0] rf_wdest;
           wire [31:0]pc;
55.
           assign {read_rs,read_rt,br_control,br_target,
56.
57.
                   rs,rt,inst_no_rs,inst_no_rt,
58.
                   multiply, mthi, mtlo,
59.
                   alu_control,alu_operand1,alu_operand2,
60.
                   mem_control,
61.
                   mfhi, mflo,
62.
                   mtc0,mfc0,cp0r_addr,syscall,eret,
63.
                   rf_wen, rf_wdest,
                   pc}=ID_REG_bus;
64.
65.
66.
           assign REG_pc=pc;
       //----{ID->REG 总线}end
67.
68.
       //----{数据相关}begin
69.
           //store 旁路单独处理,可以在 exe 再读
70.
71.
           wire [4:0] store_rf_addr;
72.
           wire store_read_rf;
73.
74.
           assign store_read_rf = ~inst_no_rt & (rt!=5'd0) & mem_control[2]; //st
       ore inst
```

```
75.
           assign store_rf_addr = rt &{5{store_read_rf}};
76.
77.
          //由于是流水的,存在数据相关
78.
          wire rs wait;
79.
          wire rt wait;
           assign rs_wait = ~inst_no_rs & (rs!=5'd0)
80.
                         & ( (rs==EXE_wdest && ~EXE_wvalid) | (rs==MEM wdest &&
81.
       ~MEM_wvalid) | (rs==WB_wdest && ~WB_wvalid));
           assign rt_wait = ~inst_no_rt & (rt!=5'd0)
82.
83.
                         & ( (rt==EXE_wdest && ~EXE_wvalid) | (rt==MEM_wdest &&
       ~MEM_wvalid) | (rt==WB_wdest && ~MEM_wvalid))
                         & ~store_read_rf;
84.
85.
86.
          wire inst jbr;
87.
          assign inst_jbr= |br_control;
              //对于分支跳转指令, 只有在 IF 执行完成后, 才可以算 ID 完成;
88.
          //否则, ID 级先完成了, 而 IF 还在取指令,则 next pc 不能锁存到 PC 里去,
89.
          //那么等 IF 完成, next_pc 能锁存到 PC 里去时, jbr_bus 上的数据已变成无效,
90.
          //导致分支跳转失败
91.
92.
          //(~inst_jbr | IF_over)即是(~inst_jbr | (inst_jbr & IF_over))
93.
94.
          assign REG_over = REG_valid & ~rs_wait & ~rt_wait & (~inst_jbr | IF_ov
       er);
95.
96.
          wire [31:0] forward rs value;
97.
          wire [31:0] forward_rt_value;
98.
99.
          assign forward_rs_value = (rs == EXE_wdest) ? EXE_wvalue:
100.
                                    (rs==MEM_wdest) ? MEM_wvalue:
                                    (rs==WB wdest) ? WB wvalue:
101.
102.
                                    rs_value;
103.
           assign forward_rt_value = (rt == EXE_wdest) ? EXE_wvalue:
104.
                                    (rt ==MEM_wdest) ? MEM_wvalue:
105.
                                    (rt ==WB_wdest) ? WB_wvalue:
106.
                                    rt_value;
107.
108.
109.
          wire [31:0] alu_op1;
110.
          wire [31:0] alu_op2;
          assign alu_op1 = read_rs ? forward_rs_value : alu_operand1;
111.
112.
           assign alu_op2 = read_rt ? forward_rt_value : alu_operand2;
113.
114.
115.
       //----{数据相关}end
```

```
116.
117.
       //----{分支}begin
118.
          wire inst_jr;
119.
          wire inst BEQ;
         wire inst BNE;
120.
121.
          wire inst_BGEZ;
122.
          wire inst_BGTZ;
123.
          wire inst_BLEZ;
124.
          wire inst BLTZ;
125.
          assign {inst_jr,
126.
                  inst BEQ,
127.
                  inst_BNE,
128.
                  inst_BGEZ,
129.
                  inst BGTZ,
130.
                  inst_BLEZ,
131.
                  inst_BLTZ}=br_control;
132.
133.
          wire br_taken;
134.
          wire rs_equql_rt;
135.
          wire rs_ez;
136.
          wire rs_ltz;
137.
          assign rs_equql_rt = (forward_rs_value == forward_rt_value); // GPR[r
       s]==GPR[rt]
138.
          assign rs_ez
                           = ~(|forward_rs_value);
                                                              // rs 寄存器值为
                                                               // rs 寄存器值小于
139.
          assign rs_ltz
                            = forward_rs_value[31];
                                                        // 相等跳转
140.
          assign br_taken = inst_BEQ & rs_equql_rt
141.
                          | inst_BNE & ~rs_equql_rt
                                                         // 不等跳转
142.
                           | inst_BGEZ & ~rs_ltz
                                                         // 大于等于 0 跳转
143.
                          | inst_BGTZ & ~rs_ltz & ~rs_ez // 大于 0 跳转
144.
                          | inst BLEZ & (rs ltz | rs ez) // 小于等于 0 跳转
                                                         // 小于 0 跳转
145.
                          | inst_BLTZ & rs_ltz
146.
                          | inst_jr;
147.
148.
          wire [31:0] r_br_target;
          assign r_br_target=inst_jr ? forward_rs_value : br_target;
149.
150.
          assign br_bus={br_taken,r_br_target};
          assign predict_fail=br_taken;
151.
       //----{分支}end
152.
153.
       //----{REG->EXE 总线}begin
154.
155.
          wire [31:0]store_data;
156.
          assign store_data=forward_rt_value;
```

```
157.
                                                                     //EXE 需用
          assign REG_EXE_bus = {multiply,mthi,mtlo,
       的信息,新增
158.
                                alu_control,alu_op1,alu_op2,
                                                                     //EXE 需用
       的信息
159.
                                mem_control,store_data,store_rf_addr, //MEM 需用
       的信号
160.
                                mfhi, mflo,
                                                                     //WB 需用的
       信号,新增
161.
                                                                     //WB 需用的
                                mtc0,mfc0,cp0r_addr,syscall,eret,
       信号,新增
162.
                                rf_wen, rf_wdest,
                                                                     //WB 需用的
       信号
163.
                                                                     //PC 值
                                pc};
164.
       //----{REG->EXE 总线}end
165.
166.
167.
       endmodule
```

## A. 5 exe. v

```
完整代码
1.
       `timescale 1ns / 1ps
2.
      module exe(
                                       // 执行级
3.
                           EXE_valid, // 执行级有效信号
4.
          input
5.
          input
                    [171:0] ID_EXE_bus_r,// ID->EXE 总线
6.
          output
                           EXE_over, // EXE 模块执行完成
                    [153:0] EXE MEM bus, // EXE->MEM 总线
7.
          output
8.
          //MOD store inst 旁路
9.
          input [ 4:0] MEM_wdest, // MEM 级要写回寄存器堆的目标地址号
10.
                                       // WB 级要写回寄存器堆的目标地址号
11.
          input
                    [ 4:0] WB_wdest,
12.
          input [31:0] MEM_wvalue,
13.
          input [31:0] WB_wvalue,
          input MEM_wvalid,
14.
15.
          input WB_wvalid,
16.
17.
           //5 级流水新增
18.
           input
                           clk, // 时钟
                                        // EXE 级要写回寄存器堆的目标地址号
19.
           output
                     [ 4:0] EXE_wdest,
20.
           output
                     [ 31:0] EXE_wvalue,
21.
           output
                            EXE wvalid,
22.
23.
          //展示 PC
24.
          output
                    [ 31:0] EXE_pc
```

```
25.
      );
      //----{ID->EXE 总线}begin
26.
          //EXE 需要用到的信息
27.
          wire multiply;
                                   //乘法
28.
29.
          wire mthi;
                                 //MTHI
30.
          wire mtlo;
                                //MTLO
          wire [11:0] alu_control;
31.
          wire [31:0] alu_operand1;
32.
33.
          wire [31:0] alu_operand2;
34.
35.
          //访存需要用到的 load/store 信息
          wire [3:0] mem_control; //MEM 需要使用的控制信号
36.
          wire [31:0] store_data; //store 操作的存的数据
37.
38.
39.
          //写回需要用到的信息
40.
          wire mfhi;
          wire mflo;
41.
42.
          wire mtc0;
43.
          wire mfc0;
          wire [7 :0] cp0r_addr;
44.
45.
          wire
                               //syscall 和 eret 在写回级有特殊的操作
                     syscall;
46.
          wire
                     eret;
47.
                     rf_wen;
                               //写回的寄存器写使能
          wire [4:0] rf_wdest; //写回的目的寄存器
48.
49.
50.
          //MOD store inst 旁路
51.
          wire [4:0] store_rf_addr;
52.
          //pc
53.
          wire [31:0] pc;
54.
          assign {multiply,
55.
                  mthi,
56.
                  mtlo,
57.
                  alu_control,
58.
                  alu_operand1,
59.
                  alu_operand2,
60.
                  mem_control,
61.
                  store_data,
62.
                  store_rf_addr,
63.
                  mfhi,
64.
                  mflo,
65.
                  mtc0,
66.
                  mfc0,
67.
                  cp0r_addr,
68.
                  syscall,
```

```
69.
                   eret,
70.
                   rf_wen,
71.
                   rf_wdest,
72.
                   рс
                             } = ID_EXE_bus_r;
73.
       //----{ID->EXE 总线}end
74.
75.
       //----{ALU}begin
76.
           wire [31:0] alu_result;
77.
78.
           alu alu_module(
79.
               .alu_control (alu_control ), // I, 12, ALU 控制信号
                             (alu_operand1), // I, 32, ALU 操作数 1
80.
               .alu src1
81.
                             (alu_operand2), // I, 32, ALU 操作数 2
               .alu_src2
82.
               .alu_result (alu_result ) // 0, 32, ALU 结果
83.
           );
       //----{ALU}end
84.
85.
       //----{乘法器}begin
86.
87.
           wire
                       mult_begin;
88.
           wire [63:0] product;
89.
           wire
                       mult_end;
90.
91.
           assign mult_begin = multiply & EXE_valid;
           multiply multiply_module (
92.
93.
               .clk
                          (clk
                                     ),
94.
               .mult_begin(mult_begin ),
95.
               .mult_op1 (alu_operand1),
96.
               .mult_op2 (alu_operand2),
97.
               .product
                         (product
               .mult_end (mult_end )
98.
99.
           );
       //----{乘法器}end
100.
101.
102.
           //store 旁路
103.
           wire wait_store_data;
104.
           assign wait_store_data= (|store_rf_addr) &
                                   ((store_rf_addr==MEM_wdest & ~MEM_wvalid)|(sto
105.
       re_rf_addr==WB_wdest & WB_wvalid));
           wire [31:0] forward_store_data;
106.
           assign forward_store_data = (store_rf_addr==MEM_wdest) ? MEM_wvalue:
107.
108.
                                       (store_rf_addr==WB_wdest ) ? WB_wvalue:
109.
                                       store_data;
110.
111.
       //----{EXE 执行完成}begin
```

```
112.
          //对于 ALU 操作,都是 1 拍可完成,
113.
          //但对于乘法操作,需要多拍完成
          //MOD
114.
115.
          assign EXE_over = EXE_valid & (~multiply | mult_end) & ~wait_store_dat
      a;
116. //----{EXE 执行完成}end
117.
118. //----{EXE 模块的 dest 值}begin
         //只有在 EXE 模块有效时, 其写回目的寄存器号才有意义
119.
120.
          assign EXE_wdest = rf_wdest & {5{EXE_valid}};
121.
      //----{EXE 模块的 dest 值}end
122.
123.
124.
      //----{EXE->MEM 总线}begin
125.
          wire [31:0] exe result; //在 exe 级能确定的最终写回结果
126.
          wire [31:0] lo_result;
127.
128.
          wire
                     hi_write;
129.
          wire
                     lo write;
          //要写入 HI 的值放在 exe_result 里,包括 MULT 和 MTHI 指令,
130.
131.
          //要写入LO的值放在lo result 里,包括MULT和MTLO指令,
132.
          assign exe_result = mthi
                                   ? alu_operand1 :
133.
                             mtc0
                                     ? alu operand2 :
134.
                             multiply ? product[63:32] : alu_result;
135.
          assign lo result = mtlo ? alu operand1 : product[31:0];
          assign hi_write = multiply | mthi;
136.
137.
          assign lo_write = multiply | mtlo;
138.
139.
          assign EXE_MEM_bus = {mem_control,forward_store_data, //load/store 信
       息和 store 数据
                                                             //exe 运算结果
140.
                               exe_result,
141.
                              lo result,
                                                             //乘法低 32 位结
      果,新增
142.
                              hi_write,lo_write,
                                                             //HI/LO 写使能,
      新增
                                                             //WB 需用的信号,
143.
                              mfhi,mflo,
      新增
                               mtc0,mfc0,cp0r_addr,syscall,eret,//WB 需用的信号,
144.
      新增
145.
                              rf_wen,rf_wdest,
                                                             //WB 需用的信号
146.
                               pc};
                                                             //PC
      //----{EXE->MEM 总线}end
147.
148.
149.
```

```
150.
          //MOD 旁路
151.
           assign EXE_wvalue=exe_result;
           assign EXE_wvalid= ~(|mem_control) & EXE_over & rf_wen & ~mfc0;
152.
153.
154.
       //----{展示 EXE 模块的 PC 值}begin
155.
156.
           assign EXE_pc = pc;
157.
       //----{展示 EXE 模块的 PC 值}end
158.
       endmodule
```

## A. 6 mem. v

```
完整代码
      `timescale 1ns / 1ps
2.
3.
      module mem(
                                       // 访存级
                                       // 时钟
4.
         input
                           clk,
          input
                                        // 访存级有效信号
5.
                           MEM_valid,
                    [153:0] EXE_MEM_bus_r,// EXE->MEM 总线
6.
          input
7.
          input
                    [ 31:0] dm_rdata,
                                       // 访存读数据
8.
         output
                  [ 31:0] dm_addr,
                                      // 访存读写地址
9.
         output reg [ 3:0] dm_wen,
                                       // 访存写使能
                                    // 访存写数据
10.
         output reg [ 31:0] dm_wdata,
                                       // MEM 模块执行完成
11.
                           MEM_over,
         output
                   [117:0] MEM_WB_bus, // MEM->WB 总线
12.
         output
13.
14.
         //5 级流水新增接口
15.
          input
                           MEM allow in, // MEM 级允许下级进入
                    [ 4:0] MEM_wdest, // MEM 级要写回寄存器堆的目标地址号
16.
         output
                    [31:0] MEM_wvalue,
17.
          output
18.
         output
                           MEM_wvalid,
19.
20.
          //展示 PC
21.
         output
                   [ 31:0] MEM_pc
    );
22.
      //----{EXE->MEM 总线}begin
23.
         //访存需要用到的 load/store 信息
24.
25.
         wire [3:0] mem_control; //MEM 需要使用的控制信号
26.
         wire [31:0] store_data; //store 操作的存的数据
27.
         //EXE 结果和 HI/LO 数据
28.
29.
         wire [31:0] exe_result;
30.
         wire [31:0] lo_result;
31.
         wire
                    hi_write;
32.
          wire
                    lo_write;
```

```
33.
34.
          //写回需要用到的信息
35.
          wire mfhi;
          wire mflo;
36.
          wire mtc0;
37.
38.
          wire mfc0;
          wire [7 :0] cp0r_addr;
39.
                    syscall; //syscall 和 eret 在写回级有特殊的操作
40.
          wire
41.
          wire
                    eret;
                   rf_wen; //写回的寄存器写使能
42.
          wire
43.
          wire [4:0] rf_wdest; //写回的目的寄存器
44.
45.
          //pc
          wire [31:0] pc;
46.
47.
          assign {mem_control,
48.
                  store_data,
49.
                  exe_result,
50.
                  lo_result,
51.
                  hi_write,
52.
                  lo_write,
53.
                  mfhi,
54.
                  mflo,
55.
                  mtc0,
                  mfc0,
56.
57.
                  cp0r addr,
58.
                  syscall,
59.
                  eret,
60.
                  rf_wen,
61.
                  rf_wdest,
62.
                           } = EXE_MEM_bus_r;
                  рс
      //----{EXE->MEM 总线}end
63.
64.
      //----{load/store 访存}begin
65.
66.
          wire inst_load; //load 操作
          wire inst_store; //store 操作
67.
          wire ls_word; //load/store 为字节还是字,0:byte;1:word
68.
                          //load 一字节为有符号 load
69.
          wire lb sign;
70.
          assign {inst_load,inst_store,ls_word,lb_sign} = mem_control;
71.
72.
          //访存读写地址
73.
          assign dm_addr = exe_result;
74.
75.
          //store 操作的写使能
          always @ (*) // 内存写使能信号
76.
```

```
77.
           begin
78.
               if (MEM_valid && inst_store) // 访存级有效时,且为 store 操作
79.
               begin
                   if (ls_word)
80.
81.
                   begin
                       dm_wen <= 4'b1111; // 存储字指令,写使能全1
82.
83.
                   end
                   else
84.
85.
                   begin // SB 指令,需要依据地址底两位,确定对应的写使能
86.
                       case (dm_addr[1:0])
87.
                           2'b00
                                   : dm wen <= 4'b0001;
                           2'b01
88.
                                   : dm_wen <= 4'b0010;
89.
                                   : dm_wen <= 4'b0100;
                           2'b10
90.
                           2'b11 : dm wen <= 4'b1000;
91.
                           default : dm_wen <= 4'b0000;</pre>
92.
                       endcase
93.
                   end
94.
               end
               else
95.
96.
               begin
97.
                   dm_wen <= 4'b0000;</pre>
98.
               end
99.
           end
100.
101.
           //store 操作的写数据
102.
           always @ (*) // 对于 SB 指令,需要依据地址底两位,移动 store 的字节至对应位
           begin
103.
               case (dm_addr[1:0])
104.
105.
                           : dm wdata <= store data;</pre>
                   2'b00
                   2'b01 : dm_wdata <= {16'd0, store_data[7:0], 8'd0};</pre>
106.
                          : dm_wdata <= {8'd0, store_data[7:0], 16'd0};</pre>
107.
                   2'b10
108.
                   2'b11
                         : dm_wdata <= {store_data[7:0], 24'd0};</pre>
109.
                   default : dm_wdata <= store_data;</pre>
               endcase
110.
111.
           end
112.
113.
            //load 读出的数据
                        load_sign;
114.
           wire
            wire [31:0] load_result;
115.
116.
           assign load_sign = (dm_addr[1:0]==2'd0) ? dm_rdata[ 7] :
117.
                              (dm_addr[1:0]==2'd1) ? dm_rdata[15] :
118.
                              (dm_addr[1:0]==2'd2) ? dm_rdata[23] : dm_rdata[31]
```

```
assign load_result[7:0] = (dm_addr[1:0]==2'd0) ? dm_rdata[ 7:0 ] :
119.
120.
                                  (dm_addr[1:0]==2'd1) ? dm_rdata[15:8] :
121.
                                   (dm_addr[1:0]==2'd2) ? dm_rdata[23:16] :
122.
                                                       dm rdata[31:24];
123.
          assign load_result[31:8] = ls_word ? dm_rdata[31:8] : {24{lb_sign & lo
      ad_sign}};
      //----{load/store 访存}end
124.
125.
      //----{MEM 执行完成}begin
126.
127.
         //由于数据 RAM 为同步读写的,
128.
         //故对 load 指令,取数据时,有一拍延时
         //即发地址的下一拍时钟才能得到 load 的数据
129.
         //故 mem 在进行 load 操作时有需要两拍时间才能取到数据
130.
          //而对其他操作,则只需要一拍时间
131.
132.
133.
         assign MEM over = MEM valid;
         //如果数据 ram 为异步读的,则 MEM_valid 即是 MEM_over 信号,
134.
135.
         //即 load 一拍完成
      //----{MEM 执行完成}end
136.
137.
     //----{MEM 模块的 dest 值}begin
138.
139.
         //只有在 MEM 模块有效时,其写回目的寄存器号才有意义
140.
         assign MEM wdest = rf wdest & {5{MEM valid}};
      //----{MEM 模块的 dest 值}end
141.
142.
      //----{MEM->WB 总线}begin
143.
         wire [31:0] mem_result; //MEM 传到 WB 的 result 为 load 结果或 EXE 结果
144.
145.
         assign mem_result = inst_load ? load_result : exe_result;
146.
147.
         assign MEM_WB_bus = {rf_wen,rf_wdest,
                                                             // WB 需要使用
      的信号
148.
                                                             // 最终要写回寄
                             mem result,
      存器的数据
149.
                                                             // 乘法低 32 位
                             lo_result,
      结果,新增
150.
                             hi_write,lo_write,
                                                             // HI/LO 写使
      能,新增
                             mfhi,mflo,
                                                             // WB 需要使用
151.
      的信号,新增
152.
                             mtc0,mfc0,cp0r_addr,syscall,eret, // WB 需要使用
      的信号,新增
                                                             // PC 值
153.
                             pc};
     //----{MEM->WB 总线}begin
154.
155.
          //MOD 旁路
```

```
156. assign MEM_wvalue=mem_result;
157. assign MEM_wvalid=rf_wen & MEM_over & ~mfc0;
158.
159. //-----{展示 MEM 模块的 PC 值}begin
160. assign MEM_pc = pc;
161. //-----{展示 MEM 模块的 PC 值}end
162. endmodule
```

## A. 7 wb. v

```
完整代码
1.
      `timescale 1ns / 1ps
2.
      `define EXC ENTER ADDR 32'd0
                                     // Excption 入口地址,
3.
4.
                                     // 此处实现的 Exception 只有 SYSCALL
5.
      module wb(
                                     // 写回级
                                   // 写回级有效
                        WB_valid,
6.
          input
          input [117:0] MEM_WB_bus_r, // MEM->WB 总线
7.
                                    // 寄存器写使能
8.
          output
                        rf_wen,
          output [ 4:0] rf_wdest,
9.
                                    // 寄存器写地址
10.
          output [ 31:0] rf_wdata,
                                   // 寄存器写数据
          output
                                     // WB 模块执行完成
11.
                        WB_over,
12.
13.
           //5 级流水新增接口
14.
           input
                           clk,
                                     // 时钟
15.
                                     // 复位信号, 低电平有效
           input
                           resetn,
           output [ 32:0] exc_bus,
                                     // Exception pc 总线
16.
17.
           output [ 4:0] WB wdest,
                                     // WB 级要写回寄存器堆的目标地址号
                                     // syscall 和 eret 到达写回级时会发出 cancel
18.
           output
                         cancel,
      信号,
19.
                                     // 取消已经取出的正在其他流水级执行的指令
                         WB wvalid,
20.
           output
           output [ 31:0] WB_wvalue,
21.
22.
           //展示 PC 和 HI/LO 值
23.
24.
           output [ 31:0] WB_pc,
25.
           output [ 31:0] HI_data,
           output [ 31:0] LO_data
26.
27.
      );
28.
      //----{MEM->WB 总线}begin
29.
          //MEM 传来的 result
30.
          wire [31:0] mem result;
31.
          //HI/L0 数据
32.
          wire [31:0] lo_result;
33.
          wire
                     hi_write;
```

```
34.
          wire
                      lo_write;
35.
          //寄存器堆写使能和写地址
36.
          wire wen;
37.
          wire [4:0] wdest;
38.
39.
40.
          //写回需要用到的信息
41.
          wire mfhi;
          wire mflo;
42.
          wire mtc0;
43.
44.
          wire mfc0;
45.
          wire [7 :0] cp0r_addr;
46.
          wire
                     syscall; //syscall 和 eret 在写回级有特殊的操作
47.
          wire
                     eret;
48.
49.
          //pc
50.
          wire [31:0] pc;
51.
          assign {wen,
52.
                  wdest,
53.
                  mem_result,
                  lo_result,
54.
55.
                  hi_write,
56.
                  lo_write,
57.
                  mfhi,
58.
                  mflo,
59.
                  mtc0,
60.
                  mfc0,
61.
                  cp0r_addr,
62.
                  syscall,
63.
                  eret,
64.
                  pc} = MEM_WB_bus_r;
       //----{MEM->WB 总线}end
65.
66.
67.
       //----{HI/LO 寄存器}begin
          //HI 用于存放乘法结果的高 32 位
68.
69.
          //L0 用于存放乘法结果的低 32 位
70.
          reg [31:0] hi;
71.
          reg [31:0] lo;
72.
          //要写入 HI 的数据存放在 mem_result 里
73.
74.
          always @(posedge clk)
75.
          begin
76.
              if (hi_write)
77.
              begin
```

```
78.
                  hi <= mem_result;</pre>
79.
              end
80.
           end
81.
           //要写入LO的数据存放在lo_result里
82.
           always @(posedge clk)
83.
          begin
84.
              if (lo_write)
85.
              begin
86.
                  lo <= lo result;</pre>
87.
              end
88.
          end
       //----{HI/LO 寄存器}end
89.
90.
91.
       //----{cp0 寄存器}begin
       // cp0 寄存器即是协处理器 0 寄存器
92.
       // 由于目前设计的 CPU 并不完备, 所用到的 cp0 寄存器也很少
93.
       // 故暂时只实现 STATUS(12.0), CAUSE(13.0), EPC(14.0)这三个
94.
       // 每个 CP0 寄存器都是使用 5 位的 cp0 号
95.
         wire [31:0] cp0r_status;
96.
          wire [31:0] cp0r_cause;
97.
         wire [31:0] cp0r_epc;
98.
99.
100.
          //写使能
101.
          wire status_wen;
102.
          //wire cause wen;
103.
         wire epc_wen;
          assign status_wen = mtc0 & (cp0r_addr=={5'd12,3'd0});
104.
105.
          assign epc_wen
                         = mtc0 & (cp0r_addr=={5'd14,3'd0});
106.
          //cp0 寄存器读
107.
          wire [31:0] cp0r_rdata;
108.
          assign cp0r_rdata = (cp0r_addr=={5'd12,3'd0}) ? cp0r_status :
109.
110.
                             (cp0r_addr=={5'd13,3'd0}) ? cp0r_cause :
111.
                             (cp0r_addr=={5'd14,3'd0}) ? cp0r_epc : 32'd0;
112.
          //STATUS 寄存器
113.
          //目前只实现 STATUS[1]位,即 EXL 域
114.
          //EXL 域为软件可读写,故需要 statu_wen
115.
116.
          reg status_exl_r;
          assign cp0r_status = {30'd0,status_exl_r,1'b0};
117.
118.
          always @(posedge clk)
119.
          begin
120.
              if (!resetn || eret)
121.
             begin
```

```
122.
                  status_exl_r <= 1'b0;</pre>
123.
              end
124.
              else if (syscall)
125.
              begin
126.
                  status_exl_r <= 1'b1;</pre>
127.
              end
128.
              else if (status_wen)
129.
              begin
130.
                  status_exl_r <= mem_result[1];</pre>
131.
              end
132.
          end
133.
134.
          //CAUSE 寄存器
          //目前只实现 CAUSE[6:2]位,即 ExcCode 域,存放 Exception 编码
135.
          //ExcCode 域为软件只读,不可写,故不需要 cause_wen
136.
137.
          reg [4:0] cause_exc_code_r;
138.
          assign cp0r_cause = {25'd0,cause_exc_code_r,2'd0};
139.
          always @(posedge clk)
140.
          begin
141.
              if (syscall)
142.
              begin
143.
                  cause_exc_code_r <= 5'd8;</pre>
144.
              end
145.
          end
146.
          //EPC 寄存器
147.
148.
          //存放产生例外的地址
149.
          //EPC 整个域为软件可读写的,故需要 epc_wen
150.
          reg [31:0] epc_r;
151.
          assign cp0r epc = epc r;
          always @(posedge clk)
152.
          begin
153.
154.
              if (syscall)
155.
              begin
156.
                  epc_r <= pc;
157.
              end
158.
              else if (epc_wen)
              begin
159.
160.
                  epc_r <= mem_result;</pre>
161.
              end
162.
          end
163.
164.
          //syscall 和 eret 发出的 cancel 信号
165.
          assign cancel = (syscall | eret) & WB_over;
```

```
166.
      //----{cp0 寄存器}begin
167.
168. //----{WB 执行完成}begin
          //WB 模块所有操作都可在一拍内完成
169.
          //故 WB valid 即是 WB over 信号
170.
171.
          assign WB_over = WB_valid;
      //----{WB 执行完成}end
172.
173.
174.
      //----{WB->regfile 信号}begin
175.
          assign rf_wen = wen & WB_over;
176.
         assign rf_wdest = wdest;
          assign rf_wdata = mfhi ? hi :
177.
178.
                           mflo ? lo :
                           mfc0 ? cp0r_rdata : mem_result;
179.
      //----{WB->regfile 信号}end
180.
181.
          //旁路
182.
          assign WB_wvalid=rf_wen;
183.
          assign WB_wvalue=rf_wdata;
      //----{Exception pc 信号}begin
184.
          wire
185.
                     exc_valid;
186.
          wire [31:0] exc_pc;
          assign exc_valid = (syscall | eret) & WB_valid;
187.
188.
          //eret 返回地址为 EPC 寄存器的值
          //SYSCALL 的 excPC 应该为{EBASE[31:10],10'h180},
189.
          //但作为实验,先设置 EXC ENTER ADDR 为 0,方便测试程序的编写
190.
          assign exc_pc = syscall ? `EXC_ENTER_ADDR : cp0r_epc;
191.
192.
193.
          assign exc_bus = {exc_valid,exc_pc};
194.
     //----{Exception pc 信号}end
195.
196. //----{WB 模块的 dest 值}begin
         //只有在 WB 模块有效时, 其写回目的寄存器号才有意义
197.
          assign WB_wdest = rf_wdest & {5{WB_valid}} ;
198.
199.
      //----{WB 模块的 dest 值}end
200.
      //----{展示 WB 模块的 PC 值和 HI/LO 寄存器的值}begin
201.
202.
         assign WB_pc = pc;
203.
          assign HI_data = hi;
          assign LO_data = lo;
204.
      //----{展示 WB 模块的 PC 值和 HI/LO 寄存器的值}end
205.
206.
      endmodule
```

附录 B: 实现的所有指令

| 类型 Addu r     | 指令                                               | 指令码                                |      |                |    |         |                                                                  |
|---------------|--------------------------------------------------|------------------------------------|------|----------------|----|---------|------------------------------------------------------------------|
| addu r        | 工编指令 指令码<br>———————————————————————————————————— |                                    | 数 1  | 数 2            | 数3 | 存器      | 功能描述                                                             |
|               | rd,rs,rt                                         | 000000 rs rt rd 00000 100001       | [rs] | [rt]           |    | rd      | GPR[rd]=GPR[rs]+GPR[rt]                                          |
| subu r        | d,rs,rt                                          | 000000 rs rt rd 00000 100011       | [rs] | [rt]           |    | rd      | GPR[rd]=GPR[rs]-GPR[rt]                                          |
| slt rd        | l,rs,rt                                          | 000000 rs rt rd 00000 101010       | [rs] | [rt]           |    | rd      | GPR[rd]=(sign(GPR[rs]) <sign(gpr[rt]))< td=""></sign(gpr[rt]))<> |
| sltu ro       | d,rs,rt                                          | 000000 rs rt rd 00000 101011       | [rs] | [rt]           |    | rd      | GPR[rd]=(zero(GPR[rs]) <zero(gpr[rt]))< td=""></zero(gpr[rt]))<> |
| jalı          | r rs                                             | 000000 rs 00000 11111 00000 001001 | [rs] |                |    | 31      | GPR[31]=PC,PC=GPR[rs]                                            |
| jr            | rs                                               | 000000 rs 000000000 00000 001000   | [rs] |                |    |         | PC=GPR[rs]                                                       |
| and ro        | d,rs,rt                                          | 000000 rs rt rd 00000 100100       | [rs] | [rt]           |    | rd      | GPR[rd]=GPR[rs]&GPR[rt]                                          |
| nor ro        | d,rs,rt                                          | 000000 rs rt rd 00000 100111       | [rs] | [rt]           |    | rd      | GPR[rd]=~(GPR[rs] GPR[rt])                                       |
| or rd         | rs,rt,                                           | 000000 rs rt rd 00000 100101       | [rs] | [rt]           |    | rd      | GPR[rd]=GPR[rs] GPR[rt]                                          |
| R 型 xor ro    | d,rs,rt                                          | 000000 rs rt rd 00000 100110       | [rs] | [rt]           |    | rd      | GPR[rd]=GPR[rs]^GPR[rt]                                          |
| 指令 sll rd,    | rt,shf,                                          | 000000 00000 rt rd shf 000000      |      | [rt]           |    | rd      | GPR[rd]=zero(GPR[rt])< <shf< td=""></shf<>                       |
| sllv ro       | d,rt,rs                                          | 000000 rs rt rd 00000 000100       | [rs] | [rt]           |    | rd      | GPR[rd]=zero(GPR[rt])<<(GPR[rs]%32)                              |
| sra rd.       | rt,shf,                                          | 000000 00000 rt rd shf]000011      |      | [rt]           |    | rd      | GPR[rd]=sign(GPR[rt])>>shf                                       |
| srav re       | d,rt,rs                                          | 000000 rs rt rd 00000 000111       | [rs] | [rt]           |    | rd      | GPR[rd]=sign(GPR[rt])>>(GPR[rs]%32)                              |
| srl rd,       | rt,shf,                                          | 000000 00000 rt rd shf 000010      |      | [rt]           |    | rd      | GPR[rd]=zero(GPR[rt])>>shf                                       |
| srlv ro       | d,rt,rs                                          | 000000 rs rt rd 00000 000110       | [rs] | [rt]           |    | rd      | GPR[rd]=zero(GPR[rt])>>GPR[rs]                                   |
| mult          | rs,rt                                            | 000000 rs rt 0000000000 011000     | [rs] | [rt]           |    | (HI,LO) | (HI,LO)=sign(GPR[rs])*sign(GPR[rt])                              |
| mflo          | o rd                                             | 000000 00000000000 rd 00000 010010 | [LO] |                |    | rd      | GPR[rd]=[LO]                                                     |
| mfh           | ni rd                                            | 000000 00000000000 rd 00000 010000 | [HI] |                |    | rd      | GPR[rd]=[HI]                                                     |
| mtle          | o rs                                             | 000000 rs 000000000000000 010011   | [rs] |                |    | LO      | [LO]=GPR[rs]                                                     |
| mth           | ni rs                                            | 000000 rs 000000000000000000001    | [rs] |                |    | HI      | [HI]=GPR[rs]                                                     |
| addiu rt      | r,rs,imm                                         | 001001 rs rt imm                   | [rs] | sign_ext (imm) |    | rt      | GPR[rt]=GPR[rs]+sign_ext (imm)                                   |
| slti rt,r     | rs,imm                                           | 001010 rs rt imm                   | [rs] | sign_ext (imm) |    | rt      | GPR[rt]=(sign(GPR[rs]) <sign_ext (imm))<="" td=""></sign_ext>    |
| I型指 sltiu rt, | rs,imm                                           | 001011 rs rt imm                   | [rs] | sign_ext (imm) |    | rt      | GPR[rt]=(zero(GPR[rs]) <sign_ext (imm))<="" td=""></sign_ext>    |
| <b>*</b>      |                                                  | 2001                               | F 3  | F /3           |    |         | if GPR[rs]=GPR[rt]                                               |
| beq rs,r      | n,offset                                         | 000100 rs rt offset                | [rs] | [rt]           |    |         | then PC= next_pc+ sign_ext (offset)<<2                           |
|               |                                                  |                                    |      |                |    |         | if GPR[rs]≥0                                                     |
| bgez rs       | s,offset                                         | 000001 rs 00001 offset             | [rs] |                |    |         | then PC= next_pc + sign_ext (offset)<<2                          |
| bgtz rs       | s,offset                                         | 000111 rs 00000 offset             | [rs] |                |    |         | if GPR[rs]>0                                                     |

|       |                  |                                        |             |          |      |             | then PC= next_pc + sign_ext (offset)<<2   |
|-------|------------------|----------------------------------------|-------------|----------|------|-------------|-------------------------------------------|
|       |                  |                                        |             |          |      |             | if GPR[rs]≤0                              |
|       | blez rs,offset   | 000110 rs 00000 offset                 | [rs]        |          |      |             | then PC= next_pc + sign_ext (offset)<<2   |
|       | bltz rs,offset   | et 000001 rs 00000 offset              |             |          |      |             | if GPR[rs]<0                              |
|       |                  |                                        | [rs]        |          |      |             | then PC= next_pc + sign_ext (offset)<<2   |
|       |                  |                                        |             |          |      |             | if GPR[rs]≠GPR[rt]                        |
|       | bne rs,rt,offset | 000101 rs rt offset                    | [rs]        | [rt]     |      |             | then PC= next_pc + sign_ext (offset) << 2 |
|       | 1 4 (%4(1))      | 1000111114 00 4                        | F1.3        | sign_ext |      | -4          | CDD[4]-M[CDD[L]-i                         |
|       | lw rt,offset(b)  | 100011 b rt offset                     | [b]         | (offset) |      | rt          | GPR[rt]=Mem[GPR[b]+sign_ext (offset)]     |
|       | sw rt,offset(b)  | 101011 b rt offset                     | TL1         | sign_ext | [mt] |             | Mam[CDD[h] sign out (affect)]=CDD[st]     |
|       | sw 11,011set(0)  | TOTOTTOTTOTTOTT                        | [b]         | (offset) | [rt] |             | Mem[GPR[b]+sign_ext (offset)]=GPR[rt]     |
|       | lb rt,offset(b)  | 100000 b rt offset                     | [b]         | sign_ext |      | rt          | GPR[rt]=sign(Mem[GPR[b]+sign_ext          |
|       | io ri,onsci(o)   | roooojojajonsee                        | [υ]         | (offset) |      | 11          | (offset)])                                |
|       | lbu rt,offset(b) | 100100 b rt offset                     | [b]         | sign_ext |      | rt          | GPR[rt]=zero(Mem[GPR[b]+sign_ext          |
|       | ieu rijensei(e)  |                                        | [0]         | (offset) |      | 1.          | (offset)])                                |
|       | sb rt,offset(b)  | 101000 b rt offset                     | [b]         | sign_ext | [rt] |             | Mem[GPR[b]+sign_ext (offset)]=GPR[rt]     |
|       | ,                |                                        |             | (offset) |      |             |                                           |
|       | andi rt,rs,imm   | 001100 rs rt imm                       | [rs]        | zero_ext |      | rt          | GPR[rt]=GPR[rs]&zero_ext (imm)            |
|       |                  |                                        |             | (imm)    |      |             |                                           |
|       | lui rt,imm       | 001111 00000 rt imm                    |             | {imm,    |      | rt          | GPR[rt]= {imm, 16'd0}                     |
|       | -                |                                        |             | 16'd0}   |      |             |                                           |
|       | ori rt,rs,imm    | 001101 rs rt imm                       | [rs]        | zero_ext |      | rt          | GPR[rt]=GPR[rs] zero_ext (imm)            |
|       |                  |                                        |             | (imm)    |      |             |                                           |
|       | xori rt,rs,imm   | 001110 rs rt imm                       | [rs]        | zero_ext |      | rt          | GPR[rt]=GPR[rs]^zero ext (imm)            |
|       |                  |                                        |             | (imm)    |      |             |                                           |
| J型    | j target         | 000010 target                          |             |          |      |             | [PC]={next_pc[31:28],target<<2}           |
| 指令    | jal target       | 000011 target                          |             |          |      |             | GPR[31]=PC,PC={next_pc[31:28],target<<2}  |
|       | mfc0 rt,cs       | 010000 00000 rt cs 00000000 sel        | CPR[cs.sel] |          |      | rt          | GPR[rt]=CPR[cs.sel]                       |
|       | mtc0 rt,cd       | 010000 00100 rt cd 00000000 sel        |             | GPR[rt]  |      | CPR[cd.sel] | CPR[cd.sel]=GPR[rt]                       |
| cp0 指 |                  |                                        |             |          |      |             | CPR[14.0]=PC,CPR[13.0][6:2]=01000,C       |
| \$    | syscall          | 000000 code 001100                     |             |          |      |             | PR[12.0][1]=1,PC=CPR[15.1]+0x180 并        |
|       |                  |                                        |             |          |      |             | 跳转                                        |
|       | Eret             | 010000 1 00000000000000000000000000000 | 見业前 DC 値    | 而且novit  |      | C+4 即並記     | CPR[12.0][1]=0,PC=CPR[14.0]并跳转            |

注:分支跳转指令参与运算的不在是当前PC值,而是next\_pc,即当前PC+4,即延迟槽指令的PC。

附录 C: 验证程序代码

| 指令  | 汇给长人                | 结果描述                            | 机器指令的机器码     |                                         |  |
|-----|---------------------|---------------------------------|--------------|-----------------------------------------|--|
| 地址  | 汇编指令<br>            |                                 | 16 进制        | 二进制                                     |  |
|     | Exc                 | eption 入口地址,在 SY                | SCALL 指令执    | 行后进入此处执行                                |  |
| 00H | sw \$1,#0(\$0)      | Mem[0000_0000H]<br>= 0000_0008H | AC010000     | 1010_1100_0000_0001_0000_0000_0000_0000 |  |
| 04H | sw \$2,#4(\$0)      | Mem[0000_0004H]<br>= 0000_0010H | AC020004     | 1010_1100_0000_0010_0000_0000_0000_0100 |  |
| 08H | sw \$3,#8(\$0)      | Mem[0000_0008H]<br>= 0000_0011H | AC030008     | 1010_1100_0000_0011_0000_0000_0000_1000 |  |
| 0СН | sw \$4,#12(\$0)     | Mem[0000_000CH]<br>= 0000_0004H | AC04000C     | 1010_1100_0000_0100_0000_0000_0000_1100 |  |
| 10H | sw \$5,#16(\$0)     | Mem[0000_0010H]<br>= 0000_000DH | AC050010     | 1010_1100_0000_0101_0000_0000_0001_0000 |  |
| 14H | sw \$6,#24(\$0)     | Mem[0000_0018H]<br>= FFFF_FFE2H | AC060018     | 1010_1100_0000_0110_0000_0000_0001_1000 |  |
| 18H | sw \$7,#112(\$0)    | Mem[0000_0070H]<br>= FFFF_FFF3H | AC070070     | 1010_1100_0000_0111_0000_0000_0111_0000 |  |
| 1CH | sw \$25,#116(\$0)   | Mem[0000_0074H]<br>= 0000_0001H | AC190074     | 1010_1100_0001_1001_0000_0000_0111_0100 |  |
| 20H | sw \$13,#24(\$0)    | Mem[0000_0078H]<br>= 0000_0000H | AC0D0078     | 1010_1100_0000_1101_0000_0000_0111_1000 |  |
| 24H | mfc0 \$1, cp0(14.0) | [\$1] = 0000_0104H              | 40017000     | 0100_0000_0000_0001_0111_0000_0000_0000 |  |
| 28H | addiu \$1,\$1,#4    | [\$1] = 0000_0108H              | 24210004     | 0010_0100_0010_0001_0000_0000_0000_0100 |  |
| 2CH | mtc0 \$1, cp0(14.0) | cp0(14.0)<br>= 0000_0108H       | 40817000     | 0100_0000_1000_0001_0111_0000_0000_0000 |  |
| 30H | eret                | 返回 108H                         | 42000018     | 0100_0010_0000_0000_0000_0000_0001_1000 |  |
|     |                     | CPU 复位均                         | 也址 0000_0034 | Н                                       |  |
| 34H | addiu \$1, \$0,#1   | [\$1] = 0000_0001H              | 24010001     | 0010_0100_0000_0001_0000_0000_0000_0001 |  |
| 38H | sll \$2, \$1,#4     | [\$2] = 0000_0010H              | 00011100     | 0000_0000_0000_0001_0001_0001_0000_0000 |  |
| 3CH | addu \$3, \$2,\$1   | [\$3] = 0000_0011H              | 00411821     | 0000_0000_0100_0001_0001_1000_0010_0001 |  |
| 40H | srl \$4, \$2,#2     | [\$4] = 0000_0004H              | 00022082     | 0000_0000_0000_0010_0010_0000_1000_0010 |  |
| 44H | slti \$25,\$4,#5    | [\$25] = 0000_0001H             | 28990005     | 0010_1000_1001_1001_0000_0000_0000_0101 |  |
| 48H | bgez \$25,#14       | 跳转到 84H                         | 0721000E     | 0000_0111_0010_0001_0000_0000_0000_1110 |  |
| 4CH | subu \$5, \$3,\$4   | [\$5] = 0000_000DH              | 00642823     | 0000_0000_0110_0100_0010_1000_0010_0011 |  |
| 50H | sw \$5, #20(\$0)    | Mem[0000_0014H]<br>= 0000_000DH | AC050014     | 1010_1100_0000_0101_0000_0000_0001_0100 |  |
| 54H | nor \$6, \$5,\$2    | [\$6] = FFFF_FFE2H              | 00A23027     | 0000_0000_1010_0010_0011_0000_0010_0111 |  |
| 58H | or \$7, \$6,\$3     | [\$7] = FFFF_FFF3H              | 00C33825     | 0000_0000_1100_0011_0011_1000_0010_0101 |  |

| 5CH | xor \$8, \$7,\$6           | [\$8] = 0000_0011H              | 00E64026 | 0000_0000_1110_0110_0100_0000_0010_0110 |
|-----|----------------------------|---------------------------------|----------|-----------------------------------------|
| 60H | beq \$8, \$3,#2            | 跳转到 6CH                         | 11030002 | 0001_0001_0000_0011_0000_0000_0000_0010 |
| 64H | sw \$8, #28(\$0)           | Mem[0000_001CH]<br>= 0000_0011H | AC08001C | 1010_1100_0000_1000_0000_0000_0001_1100 |
| 68H | slt \$9, \$1,\$2           | 不执行                             | 0022482A | 0000_0000_0010_0010_0100_1000_0010_1010 |
| 6СН | lw \$10,#28(\$0)           | [\$10] = 0000_0011H             | 8C0A001C | 1000_1100_0000_1010_0000_0000_0001_1100 |
| 70H | bne \$10,\$5,#2            | 跳转到 7CH                         | 15450002 | 0001_0101_0100_0101_0000_0000_0000_0010 |
| 74H | and \$11,\$2,\$1           | [\$11] = 0000_0000H             | 00415824 | 0000_0000_0100_0001_0101_1000_0010_0100 |
| 78H | sw \$11,#28(\$0)           | 不执行                             | AC0B001C | 1010_1100_0000_1011_0000_0000_0001_1100 |
| 7СН | jal #38                    | 跳转到 98H,<br>[\$31] =0000_0084H  | 0C000026 | 0000_1100_0000_0000_0000_0000_0010_0110 |
| 80H | sw \$4, #16(\$0)           | Mem[0000_0010H]<br>= 0000_0004H | AC040010 | 1010_1100_0000_0100_0000_0000_0001_0000 |
| 84H | lui \$12,#12               | [\$12] = 000C_0000H             | 3C0C000C | 0011_1100_0000_1100_0000_0000_0000_1100 |
| 88H | srav \$26,\$12,\$2         | [\$26] = 0000_000CH             | 004CD007 | 0000_0000_0100_1100_1101_0000_0000_0111 |
| 8CH | addiu \$27,\$26,#68        | [\$27] = 0000_0050H             | 275B0044 | 0010_0111_0101_1011_0000_0000_0100_0100 |
| 90H | jalr \$27                  | 跳转到 50H,<br>[\$31] = 0000_0098H | 0360F809 | 0000_0011_0110_0000_1111_1000_0000_1001 |
| 94H | addiu \$1, \$0,#8          | [\$1] = 0000_0008H              | 24010008 | 0010_0100_0000_0001_0000_0000_0000_1000 |
| 98H | sb \$26,#5(\$3)            | MEM[0000_0014H] = 000C_000DH    | A07A0005 | 1010_0000_0111_1010_0000_0000_0000_0101 |
| 9CH | sltu \$13,\$10,\$3         | [\$13] = 0000_0000H             | 0143682B | 0000_0001_0100_0011_0110_1000_0010_1011 |
| A0H | bgtz \$13,#2               | 不跳转                             | 1DA00002 | 0001_1101_1010_0000_0000_0000_0000_0010 |
| A4H | sllv \$14,\$6,\$4          | [\$14] = FFFF_FE20H             | 00867004 | 0000_0000_1000_0110_0111_0000_0000_0100 |
| A8H | sra \$15,\$14,#2           | [\$15] = FFFF_FF88H             | 000E7883 | 0000_0000_0000_1110_0111_1000_1000_0011 |
| ACH | srlv \$16,\$15,\$1         | [\$16] = 00FF_FFFFH             | 002F8006 | 0000_0000_0010_1111_1000_0000_0000_0110 |
| ВОН | blez \$16,#7               | 不跳转                             | 1A000007 | 0001_1010_0000_0000_0000_0000_0000_0111 |
| В4Н | srav \$16,\$15,\$1         | [\$16] = FFFF_FFFFH             | 002F8007 | 0000_0000_0010_1111_1000_0000_0000_0111 |
| В8Н | bltz \$16,#6               | 跳转到 D4H                         | 06000006 | 0000_0110_0000_0000_0000_0000_0000_0110 |
| ВСН | sll \$11,\$26,#4           | [\$11] = 0000_00C0H             | 001A5900 | 0000_0000_0001_1010_0101_1001_0000_0000 |
| СОН | lw \$28,#3(\$10)           | [\$28]=000C_000DH / 000C_880DH  | 8D5C0003 | 1000_1101_0101_1100_0000_0000_0000_0011 |
| С4Н | bne \$28,\$29,#7           | 不跳转/跳转 E4H                      | 179D0007 | 0001_0111_1001_1101_0000_0000_0000_0111 |
| С8Н | sb \$15,#8(\$5)            | Mem[0000_0014H]<br>= 000C_8800H | A0AF0008 | 1010_0000_1010_1111_0000_0000_0000_1000 |
| ССН | lb \$18,#8(\$5)            | [\$18] = FFFF_FF88H             | 80B20008 | 1000_0000_1011_0010_0000_0000_0000_1000 |
| D0H | lbu \$19,#8(\$5)           | [\$19] = 0000_0088H             | 90B30008 | 1001_0000_1011_0011_0000_0000_0000_1000 |
| D4H | sltiu<br>\$24,\$15,#0xFFFF | [\$24] = 0000_0001H             | 2DF8FFFF | 0010_1101_1111_1000_1111_1111_1111_1111 |
| D8H | or \$29,\$12,\$5           | [\$29] = 000C_000DH             | 0185E825 | 0000_0001_1000_0101_1110_1000_0010_0101 |

| DCH  | jr \$11                   | 跳转到 C0H                                                                                                                                 | 01600008 | 0000_0001_0110_0000_0000_0000_0000_1000 |
|------|---------------------------|-----------------------------------------------------------------------------------------------------------------------------------------|----------|-----------------------------------------|
| ЕОН  | andi<br>\$20,\$15,#0xFFFF | [\$20] = 0000_FF88H                                                                                                                     | 31F4FFFF | 0011_0001_1111_0100_1111_1111_1111_1111 |
| Е4Н  | ori<br>\$21,\$15,#0xFFFF  | [\$21] = FFFF_FFFFH                                                                                                                     | 35F5FFFF | 0011_0101_1111_0101_1111_1111_1111_1111 |
| E8H  | xori<br>\$22,\$15,#0xFFFF | [\$22] = FFFF_0077H                                                                                                                     | 39F6FFFF | 0011_1001_1111_0110_1111_1111_1111_1111 |
| ЕСН  | mult \$12,\$29            | [HI] = 0000_0090H,<br>[LO] = 009C_0000H                                                                                                 | 019D0018 | 0000_0001_1001_1101_0000_0000_0001_1000 |
| F0H  | mflo \$23                 | [\$23] = 009C_0000H                                                                                                                     | 0000B812 | 0000_0000_0000_0000_1011_1000_0001_0010 |
| F4H  | mfhi \$30                 | [\$30] = 0000_0090H                                                                                                                     | 0000F010 | 0000_0000_0000_0000_1111_0000_0001_0000 |
| F8H  | mtlo \$26                 | [LO] = 0000_000CH                                                                                                                       | 03400013 | 0000_0011_0100_0000_0000_0000_0001_0011 |
| FCH  | mthi \$27                 | [HI] = 0000_0050H                                                                                                                       | 03600011 | 0000_0011_0110_0000_0000_0000_0001_0001 |
| 100H | mtc0 \$0,c14              | cp0[14.0]<br>= 0000_0000H                                                                                                               | 40807000 | 0100_0000_1000_0000_0111_0000_0000_0000 |
| 104H | syscall                   | cp0[14.0]<br>=0000_0104H,<br>cp0[13.0][62]<br>=01000B,<br>cp0[12.0][1]=1,<br>跳转 Exception 入口<br>地址,00H                                  | 0000000C | 0000_0000_0000_0000_0000_0000_0000_1100 |
| 108H | mfc0 \$2, cp0(14.0)       | [\$2] = 0000_0108H                                                                                                                      | 40027000 | 0100_0000_0000_0010_0111_0000_0000_0000 |
| 10CH | mfc0 \$3, cp0(13.0)       | [\$3] = 0000_0020H                                                                                                                      | 40036800 | 0100_0000_0000_0011_0110_1000_0000_0000 |
| 110H | mfc0 \$4, cp0(12.0)       | [\$4] = 0000_0000H                                                                                                                      | 40046000 | 0100_0000_0000_0100_0110_0000_0000_0000 |
| 114H | addiu \$1, \$0,#32        | [\$1] = 0000_0020H                                                                                                                      | 24010020 | 0010_0100_0000_0001_0000_0000_0010_0000 |
| 118H | slt \$17,\$15,\$14        | [\$17] = 0000_0000H                                                                                                                     | 01EE882A | 0000_0001_1110_1110_1000_1000_0010_1010 |
| 11CH | lui \$17,#1234H           | [\$17] = 1234_0000H                                                                                                                     | 3C111234 | 0011_1100_0001_0001_0001_0010_0011_0100 |
| 120H | addiu \$17,\$17,#5678     | [\$17] = 1234_5678H                                                                                                                     | 26315678 | 0010_0110_0011_0001_0101_0110_0111_1000 |
| 124H | sw \$17,#0(\$1)           | Mem[0000_0020H] =1234_5678H / Mem[0000_0024H] =2345_6780H / Mem[0000_0028H] =3456_7800H / Mem[0000_002CH] =4567_8000H / Mem[0000_0030H] | AC310000 | 1010_1100_0011_0001_0000_0000_0000_0000 |

| Í     | I                            | 1                     | I        |                                         |
|-------|------------------------------|-----------------------|----------|-----------------------------------------|
|       |                              | =5678_0000H           |          |                                         |
|       |                              | /                     |          |                                         |
|       |                              | Mem[0000_0034H]       |          |                                         |
|       |                              | =6780_0000H           |          |                                         |
|       |                              | /                     |          |                                         |
|       |                              | Mem[0000_0038H]       |          |                                         |
|       |                              | =7800_0000H           |          |                                         |
|       |                              | [\$17] = 2345_6780H / |          |                                         |
|       |                              | 3456_7800H            |          |                                         |
|       |                              | 3430_780011           |          |                                         |
|       |                              | /<br>45/5 0000Y       |          |                                         |
|       |                              | 4567_8000H            |          |                                         |
|       |                              | /                     |          |                                         |
| 128H  | sll \$17,\$17,#4             | 5678_0000H            | 00118900 | 0000_0000_0001_0001_1000_1001_0000_0000 |
| 12011 | Ψ17,Ψ17,π                    | /                     | 00110,00 |                                         |
|       |                              | 6780_0000H            |          |                                         |
|       |                              | /                     |          |                                         |
|       |                              | 7800_0000H            |          |                                         |
|       |                              | /                     |          |                                         |
|       |                              | 8000_0000H            |          |                                         |
|       |                              | 跳转到 124H /跳转/         |          |                                         |
| 12CH  | bgtz \$17,#-3                | 跳转/跳转/跳转/跳转           | 1E20FFFD | 0001_1110_0010_0000_1111_1111_1111_1101 |
| 12011 | 08.2 417, 5                  | 124H/不跳转              | 12201112 | 0001_1110_0010_11111_1111_1111_1111     |
|       |                              | [\$1] = 0000_0024H /  |          |                                         |
|       |                              | _                     |          |                                         |
|       |                              | 0000_0028H /          |          |                                         |
| 12011 | 11: 01 01 //4                | 0000_002CH /          | 24210004 | 0010 0100 0010 0001 0000 0000 0000 0100 |
| 130H  | addiu \$1,\$1,#4             | 0000_0030H /          | 24210004 | 0010_0100_0010_0001_0000_0000_0000_0100 |
|       |                              | 0000_0034H /          |          |                                         |
|       |                              | 0000_0038H /          |          |                                         |
|       |                              | 0000_003CH            |          |                                         |
| 134H  | addiu \$2,\$0,#60            | [\$2] = 0000_003CH    | 2402003C | 0010_0100_0000_0010_0000_0000_0011_1100 |
| 138H  | lw \$17,#-28(\$1)            | [\$17] = 1234_5678H   | 8C31FFE4 | 1000_1100_0011_0001_1111_1111_1110_0100 |
|       |                              | [\$17] = 0123_4567H / |          |                                         |
|       |                              | 0012_3456H            |          |                                         |
|       |                              |                       |          |                                         |
|       |                              | 0001_2345H            |          |                                         |
|       |                              |                       |          |                                         |
|       |                              | оооо_1234H            |          |                                         |
| 13CH  | srl \$17,\$17,#4             | /                     | 00118902 | 0000_0000_0001_0001_1000_1001_0000_0010 |
| 13011 | 511 \$1/,\$1/,# <del>4</del> | 0000_0123H            | 00110702 | 0000_0000_0001_0001_1000_1001_0000_0010 |
|       |                              | / 0000_0123f1         |          |                                         |
|       |                              | / 0000 001211         |          |                                         |
|       |                              | 0000_0012H            |          |                                         |
|       |                              | /                     |          |                                         |
|       |                              | 0000_0001H            |          |                                         |
|       |                              | /                     |          |                                         |

|      |       |              | 0000_0000H                                                                                                                                                                                                                                           |          |                                         |
|------|-------|--------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------|-----------------------------------------|
| 140H | SW    | \$17,#0(\$2) | Mem[0000_003CH] =0123_4567H / Mem [0000_0040H] =0012_3456H / Mem [0000_0044H] =0001_2345H / Mem [0000_0048H] =0000_1234H / Mem [0000_004CH] =0000_0123H / Mem [0000_0050H] =0000_0012H / Mem [0000_0054H] =0000_0001H / Mem [0000_0058H] =0000_0000H | AC510000 | 1010_1100_0101_0001_0000_0000_0000_0000 |
| 144H | bne   | \$17,\$0,#-3 | 跳转到 13CH/跳转/<br>跳转/跳转/跳转/跳转<br>/跳转 13CH/不跳转                                                                                                                                                                                                          | 1620FFFD | 0001_0110_0010_0000_1111_1111_1111_1101 |
| 148H | addiu | \$2,\$2,#4   | [\$2] = 0000_0040H / 0000_0044H / 0000_0048H / 0000_004CH / 0000_0050H / 0000_0054H / 0000_0058H /                                                                                                                                                   | 24420004 | 0010_0100_0100_0010_0000_0000_0000_0100 |
| 14CH | addiu | \$6,\$0,#68  | [\$6] = 0000_0044H                                                                                                                                                                                                                                   | 24060044 | 0010_0100_0000_0110_0000_0000_0100_0100 |
| 150H | addiu | \$7,\$0,#100 | [\$7] =0000_0064H                                                                                                                                                                                                                                    | 24070064 | 0010_0100_0000_0111_0000_0000_0110_0100 |

| 154H | lw \$3,#-2    | [\$3] = 1234_5678H /<br>2345_6780H<br>/<br>3456_7800H<br>/<br>4567_8000H<br>/<br>5678_0000H<br>/<br>7800_0000H                    | 8C23FFE4 | 1000_1100_0010_0011_1111_1111_1110_0100 |
|------|---------------|-----------------------------------------------------------------------------------------------------------------------------------|----------|-----------------------------------------|
| 158Н | lw \$4,#-4    | [\$4] = 0000_0000H /<br>0000_0001H<br>/<br>0000_0012H<br>/<br>0000_0123H<br>/<br>0000_1234H<br>/<br>0001_2345H<br>/<br>0012_3456H | 8C44FFFC | 1000_1100_0100_0100_1111_1111_1111_1100 |
| 15CH | or \$5,\$3,\$ | [\$5] = 1234_5678H /<br>2345_6781H<br>/<br>3456_7812H<br>/<br>4567_8123H<br>/<br>5678_1234H<br>/<br>6781_2345H<br>/<br>7812_3456H | 00642825 | 0000_0000_0110_0100_0010_1000_0010_0101 |
| 160H | sb \$5,#0(    | Mem[0000_0064H] =0000_0078H / Mem [0000_0064H] =0000_8178H / Mem[0000_0064H] =0012_8178H                                          | A0E50000 | 1010_0000_1110_0101_0000_0000_0000_0000 |

| I    | l                 |                      |          | j I                                     |
|------|-------------------|----------------------|----------|-----------------------------------------|
|      |                   | M[0000 0064]]]       |          |                                         |
|      |                   | Mem[0000_0064H]      |          |                                         |
|      |                   | =2312_8178H          |          |                                         |
|      |                   | /                    |          |                                         |
|      |                   | Mem[0000_0068H]      |          |                                         |
|      |                   | =0000_0034H          |          |                                         |
|      |                   | /                    |          |                                         |
|      |                   | Mem[0000_0068H]      |          |                                         |
|      |                   | =0000_4534H          |          |                                         |
|      |                   | /                    |          |                                         |
|      |                   | Mem[0000_0068H]      |          |                                         |
|      |                   | =0056_4534H          |          |                                         |
|      |                   | [\$7] = 0000_0065H / |          |                                         |
|      |                   | 0000_0066Н           |          |                                         |
|      |                   |                      |          |                                         |
|      |                   | 0000 0067Н           |          |                                         |
|      |                   | /                    |          |                                         |
|      |                   | 0000_0068H           |          |                                         |
| 164H | addiu \$7,\$7,#1  | /                    | 24E70001 | 0010_0100_1110_0111_0000_0000_0000_0001 |
|      |                   | 0000_0069Н           |          |                                         |
|      |                   | /                    |          |                                         |
|      |                   | 0000_006AH           |          |                                         |
|      |                   | 0000_000AH           |          |                                         |
|      |                   | /<br>0000 006DH      |          |                                         |
|      |                   | 0000_006BH           |          |                                         |
|      |                   | [\$1] = 0000_0040H / |          |                                         |
|      |                   | 0000_0044H           |          |                                         |
|      |                   | /                    |          |                                         |
|      |                   | 0000_0048H           |          |                                         |
|      |                   | /                    |          |                                         |
| 168H | addiu \$1,\$1,#4  | 0000_004CH           | 24210004 | 0010_0100_0010_0001_0000_0000_0000_0100 |
|      |                   | /                    |          |                                         |
|      |                   | 0000_0050H           |          |                                         |
|      |                   | /                    |          |                                         |
|      |                   | 0000_0054H           |          |                                         |
|      |                   | /                    |          |                                         |
|      |                   | 0000_0058H           |          |                                         |
|      |                   | 跳转到 154H/跳转/跳        |          |                                         |
| 16CH | bne \$2,\$6,#-7   | 转/跳转/跳转/跳转           | 1446FFF9 | 0001_0100_0100_0110_1111_1111_1111_1001 |
|      |                   | 154H/不跳转             |          |                                         |
|      |                   | [\$2] = 0000_0058H / |          |                                         |
|      |                   | 0000_0054H           |          |                                         |
| 170H | ADDIU \$2,\$2,#-4 | /                    | 2442FFFC | 0010_0100_0100_0010_1111_1111_1111_1100 |
|      |                   | 0000_0050Н           |          |                                         |
|      |                   |                      |          |                                         |
|      | 1                 | 1                    |          |                                         |

|      |       |                | 0000_004CH<br>/<br>0000_0048H<br>/<br>0000_0044H |          |                                         |
|------|-------|----------------|--------------------------------------------------|----------|-----------------------------------------|
|      |       |                | 0000_0040H                                       |          |                                         |
| 174H | addiu | \$9,\$0,#100   | [\$9] = 0000_0064H                               | 24090064 | 0010_0100_0000_1001_0000_0000_0110_0100 |
| 178H | lbu   | \$9,#3(\$9)    | [\$9] = 0000_0023H                               | 91290003 | 1001_0001_0010_1001_0000_0000_0000_0011 |
| 17CH | addiu | \$13,\$0,#104  | [\$13] = 0000_0068H                              | 240D0068 | 0010_0100_0000_1101_0000_0000_0110_1000 |
| 180H | lw    | \$13,#0(\$13)  | [\$13] = 0056_4534H                              | 8DAD0000 | 1000_1101_1010_1101_0000_0000_0000_0000 |
| 184H | 11    | \$9,\$9,#24    | [\$9] = 2300_0000H                               | 00094E00 | 0000_0000_0000_1001_0100_1110_0000_0000 |
| 188H | xori  | \$13,\$13,#9   | [\$13] = 0056_453DH                              | 39AD0009 | 0011_1001_1010_1101_0000_0000_0000_1001 |
| 18CH | SW    | \$13,#1(\$7)   | MEM[0000_006CH]=<br>0056_453DH                   | ACED0001 | 1010_1100_1110_1101_0000_0000_0000_0001 |
| 190H | lw    | \$1,#0(\$0)    | [\$1] = 0000_0008H                               | 8C010000 | 1000_1100_0000_0001_0000_0000_0000_0000 |
| 194H | lw    | \$2,#4(\$0)    | [\$2] = 0000_0010H                               | 8C020004 | 1000_1100_0000_0010_0000_0000_0000_0100 |
| 198H | lw    | \$3,#8(\$0)    | [\$3] = 0000_0011H                               | 8C030008 | 1000_1100_0000_0011_0000_0000_0000_1000 |
| 19CH | lw    | \$4,#12(\$0)   | [\$4] = 0000_0004H                               | 8C04000C | 1000_1100_0000_0100_0000_0000_0000_1100 |
| 1A0H | lw    | \$5,#16(\$0)   | [\$5] = 0000_000DH                               | 8C050010 | 1000_1100_0000_0101_0000_0000_0001_0000 |
| 1A4H | lw    | \$6,#24(\$0)   | [\$6] = FFFF_FFE2H                               | 8C060018 | 1000_1100_0000_0110_0000_0000_0001_1000 |
| 1A8H | lw    | \$7,#112(\$0)  | [\$7] = FFFF_FFF3H                               | 8C070070 | 1000_1100_0000_0111_0000_0000_0111_0000 |
| 1ACH | lw    | \$25,#116(\$0) | [\$25] = 0000_0001H                              | 8C190074 | 1000_1100_0001_1001_0000_0000_0111_0100 |
| 1B0H | lw    | \$13,#120(\$0) | [\$13] = 0000_0000H                              | 8C0D0078 | 1000_1100_0000_1101_0000_0000_0111_1000 |
| 1B4H | j     | #34H           | 跳转到 34H                                          | 0800000D | 0000_1000_0000_0000_0000_0000_0000_1101 |