

# Министерство науки и высшего образования Российской Федерации Федеральное государственное бюджетное образовательное учреждение высшего образования

## «Московский государственный технический университет имени Н. Э. Баумана

(национальный исследовательский университет)» (МГТУ им. Н. Э. Баумана)

ФАКУЛЬТЕТ «Информатика, искусственный интеллект и системы управления»

КАФЕДРА «Программное обеспечение ЭВМ и информационные технологии»

ОТЧЕТ

по лабораторной работе № 1 по курсу «архитектура ЭВМ»

на тему: «Проектирование систем на кристалле на основе ПЛИС»

| Студент       | <u>ИУ7-55Б</u><br>(Группа) | (Подпись, дата) | Романов С. К.<br>(И. О. Фамилия) |
|---------------|----------------------------|-----------------|----------------------------------|
| Преподаватель |                            | (Подпись, дата) | Дубровин Е. Н<br>(И. О. Фамилия) |

### Оглавление

| 1 | Введение             | 9  |
|---|----------------------|----|
| 2 | Теоретический раздел | 4  |
| 3 | Практический раздел  | Ē  |
| 4 | Вывод                | 11 |

#### 1 Введение

#### Цель работы

Изучение основ построения микропроцессорных систем на ПЛИС. В ходе работы необходимо выполнить следующие задачи:

- Изучить архитектуру ПЛИС.
- Изучить основы и принципы построения систем на кристалле (СНК) на основе ПЛИС.
- Спроектировать СНК в САПР Altera Quartus II.
- Выполнить проектирование и верификацию системы с использованием отладочного комплекта Altera DE1Board.
- Составить отчет по проделанной работе.
  - В том числе привести текстовые пояснения к функциональной схеме разрабатываемой системы на кристалле (СНК).

#### 2 Теоретический раздел

Функциональная схема разрабатываемой системы на кристалле представлена на рисунке 2.1.



Рисунок 2.1 – Функциональная схема разрабатываемой системы на кристалле Система на кристалле состоит из следующих блоков.

- 1. Микропроцессорное ядро Nios II/е выполняет функции управления системой.
- 2. Внутренняя оперативная память СНК, используемая для хранения программы управления и данных.
- 3. Системная шина Avalon обеспечивает связность всех компонентов системы.
- 4. Блок синхронизации и сброса обеспечивает обработку входных сигналов сброса и синхронизации и распределение их в системе. Внутренний сигнал сброса синхронизирован и имеет необходимую для системы длительность.
- 5. Блок идентификации версии проекта обеспечивает хранение и выдачу уникального идентификатора версии, который используется программой управления при инициализации системы.
- 6. Контроллер UART обеспечивает прием и передачу информации по интерфейсу RS232.

#### 3 Практический раздел

#### Создание нового модуля системы на кристале QSYS

- 1. Был создан новый модуль Qsys.
- 2. Установлена частота внешнего сигнала синхронизации 50 000 000 Гц.
- 3. Добавлен в проект модуль синхронизируемого микропроцессорного ядра Nios2.
- 4. Добавлен в проект модуль ОЗУ программ и данных.
- 5. Добавлены компоненты Avalon System ID, Avalon UART.
- 6. Создана сеть синхронизации и сбоса системы.
- 7. Сигналы ТХ и RX экспортированы во внешние порты.
- 8. Назначены базовые адреса устройств.

Итог выполненных действий показан на рисунке 3.1.



Рисунок 3.1 – Настройка модуля Nios2

#### Назначение портами проекта контакты микросхемы

Назначены котакты в соответствии с таблицей из методических указаний. Таблица представлена на рисунке 3.2

| Сигнал    | Контакт |
|-----------|---------|
| clk       | L1      |
| reset     | R22     |
| uart0_rxd | F14     |
| uart0_txd | G12     |

Рисунок 3.2 – Таблица из методических указаний

Был выполнен синтез проекта.

Результат представлен на рисунке 3.3.



Рисунок 3.3 – Модуль Pin Planner

#### Создание проекта Nios2

В файле *hello\_world.c* добавлен код эхо-программы приема-передачи по интерфейсу RS232.

Также был создан образ ОС HAL с драйверами устройств, используемых в аппаратном проекте.

Результат представлен на рисунке 3.4.

```
Nios II - hello/hello_world_small.c - Eclipse
Eile Edit Source Refactor Navigate Search Run Project Nigs II Window Help
<sup>e</sup> hello
                                                  This uses reduced functionality drivers if they're available. For the standard design this means you get polled UART and JTAG UART drivers, no support for the LCD driver and you lose the ability to program CFI compliant flash devices.
   > 🗱 Binaries
   > 🔊 Includes
   > 🍅 obj

    Check Access device drivers directly
        This bypasses the device file system to access device drivers directly.
        This eliminates the space required for the device file system services.
        It also provides a HAL version of <u>libc</u> services that access the drivers directly, further reducing space. Only a limited number of <u>libc</u> functions are available in this configuration.

   > I hello_world_small.c
   > $\psi$ hello.elf - [alteranios
     create-this-app
     hello.map
     hello.objdump

    Makefile

                                                - Use ALT versions of stdio routines:
     readme.txt
  Description
   > Archives
                                                        alt_printf Only supports %s, %x, and %c (< 1 kbyte)
alt_putstr Smaller overhead than puts with direct drivers
Note this function doesn't add a newline.
alt_putchar Smaller overhead than putchar with direct drivers
alt_getchar Smaller overhead than getchar with direct drivers
   > 🔊 Includes
                                                       alt_putstr
   > 🍅 drivers
   > 🗁 HAL
   > ⊜ obj
   > alt_sys_init.c
   🗦 🖪 linker.h
   > 🖪 system.h
                                   #include "sys/alt_stdio.h"
int main()
   ) @ libhal bsp.a
     create-this-bsp
     linker.x
                                             char cn;
alt_putstr("Hello from System on Chip\n");
alt_putstr("Send any character\n");
/* Event loop never exits. */
while (1) {
     Makefile
     № mem_init.mk
     memory.gdb
                                                     ch=alt_getchar();
alt_putchar(ch);

    public.mk

     a settings.bsp
     summarv.html
                                              return 0;
                                    Problems  a Tasks  Console  Properties
                                    CDT Build Console [hello]
                                    **** Build Finished ****
```

Рисунок 3.4 – Проект Nios2

# Подключение к ПК отладочной платы с ПЛИС EPC2C20 и вывод необходимого сообщения на экран

К ПК была подключена отладочная плата с ПЛИС EPC2C20.

Была выполнена верификация проекта с использованием программы терминала. Доработан код проекта с использованием необходимых библиотек (представлены ниже).

```
#include" system.h"

#include" altera_avalon_sysid_qsys.h"

#include" altera_avalon_sysid_qsys_regs.h"

Для изменения SYSTEM_ID были внесены измения в файл system.h.
```

Доработанный код проекта, а также вывод сообщения с номером группы (55) представлены на рисунке 3.5.



Рисунок 3.5 – Код программной части проекта

### 4 Вывод

В ходе выполнения лабораторной работы были изучены основные понятия и принципы работы среды разработки Quartus II, а также основные понятия и принципы работы среды разработки Eclipse.

Был выполнен синтез проекта, создан проект Nios2, а также была выполнена верификация проекта с использованием программы терминала.

Также в ходе данной лабораторной работы были изучены основы построения микропроцессорных систем на ПЛИС, были выполнены проектирование и верификация системы с использованием отладочного комплекта Altera DE1Board.

Поставленные цели лабораторной работы были достигнуты.