2. (a) Desenhe o circuito para código Verilog abaixo (assign) e qual é o valor de F para a=1, b=0 e c=1 ?

```
module Q2a(input a,b,c, output F);
wire w1;
assign w1= a & b | \sima&b;
assign F = w1 & b | \simw1 & c;
endmodule
```

(b) Desenhe o circuito para o código Verilog Estrutural abaixo e qual o valor de F para a=0 e b=0 ?

```
module Q2b(input a,b,output F); wire w1; nand g1(w1,a,b); nand g2(w2,a,w1); nand g3(w3,b,w1); nand g4(F,w2,w3); endmodule
```

(C ) Escreva o código verilog com equações para o desenho abaixo. Qual o valor de F para  $a=1, b=0 \ e \ c=1$ ?



(d) Escreva o código Verilog estrutural para o circuito da questão 2(c).

3 (a) Para a porta CMOS abaixo, qual o valor da saida para a=0 e b=1 ? Desenhe o caminho no circuito



(b) Para a porta CMOS abaixo, qual o valor da saida para a=1, b=0 e c=1 ? Desenhe o caminho no circuito



4. Para a tabela abaixo, complete 4 valores de F, onde F é um número em complemento de 2 com 4 bits. A entrada A está em complemento de 2 com 2 bits, a entrada B é um número positivo de 2 bits (sem sinal). O valor de F é 2A - B.

Os 4 valores devem usar combinações de diferentes valores para A e B, não pode repetir nenhum valor de A nem de B como visto em aula. Além disso, o código de A deve ser diferente de B, por exemplo A=00, B não pode ser 00, tem que ser 01,10 ou 11.

## Tabela Verdade

| 4140 B1B0  |   |
|------------|---|
| L 321 0    | F |
| 0 0 0 0 0  |   |
| 1 0001     |   |
| 2 0 0 1 0  |   |
| 3 0 0 1 1  |   |
| 4 01 00    |   |
| 5 01 01    |   |
| 6 0110     |   |
| 7 0 1 1 1  |   |
| 8 100 0    |   |
| 9 100 1    |   |
| 10 1 0 1 0 |   |
| 11 1 0 1 1 |   |
| 12 1 1 0 0 |   |
| 13 1 1 0 1 |   |
| 14 1 1 1 0 |   |
| 15 1 1 1 1 |   |