# ARQUITECTURA DE COMPUTADORAS 2019



# Trabajo Práctico Nº 1 <u>ALU</u>

MEGEVAND, Nicolás MORALES, Franco

## Universidad Nacional de Córdoba FACULTAD DE CIENCIAS EXACTAS, FISICAS Y NATURALES ARQUITECTURA DE COMPUTADORAS

# **OBJETIVOS**

- Implementar en FPGA una ALU
- Utilizar las placas de desarrollo Basys II o Nexys III
- La ALU debe ser parametrizable (bus de datos) para poder ser utilizada posteriormente en el trabajo final
- Validar el desarrollo por medio de Test Bench

### **CONSIDERACIONES**

La ALU a desarrollar debe poseer una arquitectura como la siguiente



Y ser capaz de realizar determinadas operaciones, de acuerdo al opcode ingresado

| OPERACION | CODIGO |
|-----------|--------|
| ADD       | 100000 |
| SUB       | 100010 |
| AND       | 100100 |
| OR        | 100101 |
| XOR       |        |
| SRA       |        |
| SRL       | 000010 |
| NOR       | 100111 |

### Universidad Nacional de Córdoba FACULTAD DE CIENCIAS EXACTAS, FISICAS Y NATURALES AROUITECTURA DE COMPUTADORAS

### **DESARROLLO**

La placa que se utilizará para grabar el proyecto posee las siguientes características:

| Family  | Spartan3E |
|---------|-----------|
| Device  | XC3S100E  |
| Package | CP132     |

Se definen las entradas de la ALU, y los parámetros correspondientes a las operaciones que deberá realizar:

```
module alu #(
  //Parameters
   parameter BUS SIZE = 32)
   //Inputs
   input wire [BUS SIZE-1:0] i data 1,
   input wire [BUS SIZE-1:0] i data 2,
   input wire [5:0] i_ctrl,
   //Outputs
   output reg [BUS_SIZE-1:0] o_out
   );
   localparam SRL = 6'b000010;
   localparam SRA = 6'b000011;
   localparam ADD = 6'b100000;
   localparam SUB = 6'b100010;
   localparam AND = 6'b100100;
   localparam OR = 6'b100101;
   localparam XOR = 6'b100110;
   localparam NOR = 6'b100111;
```

La lógica se implementa a través de un case sencillo que, según la operación que se ingrese a través de **i\_ctrl**, produce la salida entre los operandos **i\_data\_1** e **i\_data\_2** y la coloca a la salida **0\_out**.

### Universidad Nacional de Córdoba FACULTAD DE CIENCIAS EXACTAS, FISICAS Y NATURALES ARQUITECTURA DE COMPUTADORAS

Para facilitar la identificación visual en la placa, se muestra en el default del case (en caso de que la operación ingresada no se corresponda con las predefinidas) una salida que encienda los 8 leds disponibles:

```
begin: alu
   case (i_ctrl)
      ADD: begin
             o out = i data 1 >> i data 2;
           end
      SRA: begin
             o out = i data 1 >>> i data 2;
           end
      SRL: begin
             o out = i data 1 + i data 2;
           end
      SUB: begin
             o_out = i_data_1 - i_data_2;
           end
      AND: begin
             o_out = i_data_1 & i_data_2;
           end
      OR: begin
             o out = i data 1 | i data 2;
           end
      XOR: begin
             o out = i data 1 ^ i data 2;
      NOR: begin
             o out = ~(i data 1 | i data 2);
           end
      default: begin
           o out = 8'bllllllll;
           end
   endcase
end
```

Se utilizarán además 3 latches para los datos de ingreso, definidos a partir del siguiente módulo:

```
module latch_data
    #(parameter N=32)
    (
    input [N-1:0] data_in,
    input A,
    output reg [N-1:0] data_out
    );

always @(A)
    if (A == 1)begin
        data_out = data_in;
    end |
endmodule
```

### Universidad Nacional de Córdoba FACULTAD DE CIENCIAS EXACTAS, FISICAS Y NATURALES AROUITECTURA DE COMPUTADORAS

Instanciados todos los componentes de la siguiente manera:

```
module top(
   input clock,
    input [31:0] bus_in,
    input At,
   input Bt,
    input Ct,
    output [31:0] bus_out
    wire [31:0] latch a alu;
    wire [31:0] latch b alu;
    wire [5:0] latch c_alu;
    //Instanciar Latch A
    latch data #(.N(32)) latch a
     (.data_in(bus_in),.A(At),.data_out(latch_a_alu));
    //Instanciar Latch B
    latch data #(.N(32)) latch b
      (.data_in(bus_in),.A(Bt),.data_out(latch_b_alu));
    //Instanciar Latch C
    latch data #(.N(6)) latch c
      (.data_in(bus_in),.A(Ct),.data_out(latch_c_alu));
   //Instanciar ALU
   alu alu top
      (.i_data_1(latch_a_alu),.i_data_2(latch_b_alu),.i_ctrl(latch_c_alu),.o_out(bus_out));
endmodule
```

### Universidad Nacional de Córdoba FACULTAD DE CIENCIAS EXACTAS, FISICAS Y NATURALES AROUITECTURA DE COMPUTADORAS

Por último en el testbench utilizamos valores sencillos de visualizar tanto desde el software como desde la placa:

```
// Initialize Inputs
i data 1 = 0;
i data 2 = 0;
i ctrl = 0;
// Wait 100 ns for global reset to finish
#100;
// Add stimulus here
//ADD
i_data_1 = 32'b11;
i data 2 = 32'b10;
#10 i ctrl = 6'b100000;
#100
//SUB
i data 1 = 32'bll;
i data 2 = 32'b10;
#10 i ctrl = 6'b100010;
//AND
i_data_1 = 32'b11;
i data 2 = 32'b10;
#10 i ctrl = 6'b100100;
#100
//OR
i data 1 = 32'b11;
i data 2 = 32'b10;
#10 i ctrl = 6'b100101;
#100
//XOR
i data 1 = 32'bl1;
i data 2 = 32'b10;
#10 i ctrl = 6'b100110;
#100
//NOR
```