استاد: دکتر شاهین حسابی

نیمسال اول ۱۴۰۳–۱۴۰۲

فاز دوم پروژه درس آزمونپذیری

موضوع: تولید بردارهای تست به روش تجزیه تحلیل جدول اشکال

## ۱. هدف کلی

تولید بردارهای تست برای یک مدار استاندارد در سطح گیت به روش تجزیه تحلیل جدول اشکال ۱

### ۲. پیادهسازی

با استفاده از شبیه سازهای طراحی شده در فاز اول و زبانهای برنامه نویسی یک شبیه ساز طراحی و پیاده سازی نمایید که فایلهای استاندارد ISCAS را بخواند، مدار منطقی آن را تشخیص دهد و بردارهای تست موردنیاز برای کشف تمامی اشکالها را به دست آورد. برای ایجاد شبیه ساز بایستی از فایلهای bench. که در فاز اول با آنها کار کرده اید استفاده کنید.

## گام اول: تشکیل جدول اشکال

شبیه ساز ابتدا باید تمامی بردارهای ورودی ممکن را به روش جامع آموردبررسی قرار دهد و برای هر بردار با شبیه سازی اشکال به روش Deductive Fault Simulation که در فاز اول پیاده سازی کرده اید، اشکال های قابل کشف را مشخص کرده و جدول اشکال را مطابق اسلایدهای درس تشکیل دهد.

#### گام دوم: کاهش جدول اشکال با استفاده از Fault Collapsing

شبیه ساز بایستی قادر باشد که با استفاده از روش Fault Collapsing تدریس شده جدول بردارهای اولیه را کاهش دهد و بردارهای تست نهایی را به عنوان خروجی نمایش دهد. برای این منظور شما باید مشابه شکل ۱، بردارهای تست لازم آرا پیدا کنید.

نکته: توجه فرمایید که در این بخش شما باید در نظر بگیرید که تمام اشکالات Stuck at 0/1 در تمام نتهای مدار وجود دارد.



<sup>&</sup>lt;sup>1</sup> Fault Table Analysis

<sup>&</sup>lt;sup>2</sup> Exhaustive

<sup>&</sup>lt;sup>3</sup> Essential

فاز اول پروژه درس آزمونپذیری استاد: دکتر شاهین حسابی

موضوع: تولید بردارهای تست به روش تجزیه تحلیل جدول اشکال نیمسال اول ۱۴۰۳–۱۴۰۲

# ۳. نکات پیادهسازی

برای طراحی و پیادهسازی شبیهساز شما باید شرایط زیر را در نظر بگیرید:

- می توانید از هر زبان برنامهنویسی برای پیادهسازی شبیهساز استفاده نمایید.
- مانند فاز اول، شبیهساز باید بتواند تمام گیتهای منطقی (به ازای هر تعداد ورودی) را بخواند:

AND, NAND, OR, NOR, XOR, XNOR, NOT, BUF, FANOUT

- شبیهساز باید مقادیر دوتایی (۱/۰) را پشتیبانی کند.
- شبیهساز باید بهطور عمومی باشد یعنی بتواند هر مدار استانداردی را که با فرمت مدنظر است، دریافت کند.

# ۴. فرمت ورودی/خروجی شبیهساز

- مدار ISCAS به فرمت bench. که در فاز اول نشان داده شده است به عنوان ورودی به شبیه ساز داده می شود.
- با استفاده از روش تجزیه تحلیل جدول اشکال، تمامی بردار تستهای لازم برای کشف تمامی خطاها را در خروجی نمایش دهید، همچنین درنهایت بردارهای تست لازم را همراه با اشکالهایی که هرکدام کشف میکنند بهعنوان خروجی نشان دهید (جدول اشکال را نیز خروجی دهید). برای نامگذاری نتهای شاخه fan-out از علامت \_ بعد از نام نت و در انتها شماره شاخه fan-out مانند زیر (برای نت ۱۱) عمل کنید:

 $11_{-}1$ 

11\_2

نیمسال اول ۱۴۰۳–۱۴۰۲

#### نكات تحويل يروژه:

- ۱- مراحل انجام پروژه باید بهصورت گزارش ارائه شود. گزارش باید شامل چگونگی تشکیل جدول اشکال اولیه و چگونگی تجزیه تحلیل این جدول و عملکرد Fault Collapsing در کاهش تعداد بردارهای تست باشد. همچنین بایستی چند نمونه نتایج و خروجیهای شبیهسازی در گزارش آورده شود. گزارش باید حداقل دارای شبیهسازی مدار C17 باشد.
  - ۲- پروژه می تواند به صورت گروهی (حداکثر اعضای گروه دو نفر) انجام شود.
- ۳- فایلهای برنامه، فایل خروجیهای احتمالی و فایل گزارش (بهصورت pdf) را بهصورت فشرده با یکی از فرمتهای زیر در سامانهی درسافزار (CW) بارگذاری نمایید.

Testability-P2(student number1-student number2).rar Testability-P2(student number1-student number2).zip

- ۴- به تاریخ تحویل پروژه در سامانهی درسافزار (CW) توجه نمایید.
- ۵- با توجه به شرایط، ممکن است در صورت نیاز زمانی برای تحویل پروژه بهصورت حضوری یا غیرحضوری در نظر گرفته شود که زمان آن متعاقباً در سامانهی درسافزار (CW) اعلام می گردد.
  - ۶- مى توانيد سؤالات يا ابهامهاى خود را به ايميل MehrabToghani@Gmail.com ارسال نماييد.

## توجه:

رعایت آداب آموزشی در انجام پروژه و تمرینهای درس الزامی است. لطفاً آییننامه مصوب دانشکده را دقیقاً مطالعه فرمایید. در صورت مشاهدهی هرگونه تقلب، نمرهی پروژه برای هر دو طرف (کپی دهنده و کپی گیرنده) صفر منظور خواهد شد.

موفق و سلامت باشید