

# پروژهی درس VLSI پیشرفته

گزارش فاز دوم

امیر ارسلان یاوری (۴۰۲۲۰۳۴۹۷)

سحر جعفری (۴۰۲۲۲۲۴۴۱)



#### مقدمه

ذر ابتدا به زبان spice کد مربوط به ripple carry adder هشت بیتی را نوشتیم. سپس اجزای مورد نیاز برای ساخت مدار ripple carry adder را یک به یک با استفاده از hspice بررسی کردیم و نتایج ripple carry گزارش قرار دادیم. برای گام دوم این فاز نیز کد verilog مرتبط با verelog مرتبط با design compiler را نوشتیم و آن را در design compiler سنتز کردیم.

تمامی کدها و فایلهای مربوطهی پروژه که ما آنها را نوشتیم در آدرس زیر قرار دارند: https://github.com/arsalanyavari/advanced-VLSI-project

### مرحله اول: نوشتن کد spice برای spice مرحله

در ابتدا تمام گیتهای مورد نیاز برای ایجاد full adder را با کد spice پیاده سازی می کنیم.

#### **INVERTER 15**

با استفاده از یک pmos و یک nmos مدار مربوط به inverter را پیادهسازی کردیم. و با استفاده از «measure» ابتدا زمان متوسط را به دست آوردیم و سپس جریان متوسط را به دست آوردیم. در انتها با استفاده از جریان متوسط، توان نشتی را به دست میآوریم. البته در بخشهای بعدی شرایط و چگونگی محاسبه توان نشتی توضیح داده شده است.

برای داشتن تاخیر صعود و نزول برابر، در کل ترانزیستورها نسبت پهنای ترانزیستور pmos به nmos برابر 2:1 قرار دادیم.

#### کد spice مربوطه:

```
* Inverter subcircuit
.include ../45nm_MGK.pm
.SUBCKT INV in out supply ground
M1 out in supply supply pmos l=45n w=180n
M2 out in ground ground nmos l=45n w=90n
Vdd supply ground 0.9
Vin in ground PULSE(0 0.9 0 1n 1n 5n 10n)
* make the NMOS transistor off for computing leakage power
* Vin in ground 0
.tran 0.1n 20n
.measure tran tpdr TRIG v(in) VAL=0.45 RISE=1 TARG v(out) VAL=0.45 RISE=1
.measure tran tpdf TRIG v(in) VAL=0.45 FALL=1 TARG v(out) VAL=0.45 FALL=1
.measure tran tdelay PARAM='(tpdr+tpdf)/2'
+ TRIG v(out) VAL='0.2*0.9' RISE=1
+ TARG v(out) VAL='0.8*0.9' RISE=1
+ TRIG v(out) VAL='0.8*0.9' FALL=1
+ TARG v(out) VAL='0.2*0.9' FALL=1
.measure tran iavg AVG(I(Vdd))
.measure tran pleak PARAM='iavg*0.9*-1'
```



```
* inverter subcircuit

****** transient analysis tnom= 25.000 temp= 25.000

******

tpdr= 6.0046E-09 targ= 6.5046E-09 trig= 5.0000E-10

tpdf= -5.9952E-09 targ= 5.0477E-10 trig= 6.5000E-09

tdelay= 4.6901E-12

trise= 1.5003E-10 targ= 6.5672E-09 trig= 6.4172E-09

tfall= 1.6309E-10 targ= 5.7425E-10 trig= 4.1116E-10

iavg= -1.6674E-06 from= 0.00000E+00 to= 2.00000E-08

pleak= 1.5007E-06
```

#### NAND 13

مشابه توضیحات قبل (توضیح گیت ۱۸۷)، پهنای nmos و pmos به نسبت 2:1 انتخاب شده تا تاخیر rise برابر داشته باشیم. این مورد در نتیجهی بدست آمده از شکل مدار نیز مشخص است که به درستی انتخاب شده است.

#### کد spice مربوطه:

```
• • •
.include ../45nm_MGK.pm
MP1 out in1 supply supply pmos l=45n w=180n
MP2 out in2 supply supply pmos l=45n w=180n
MN1 out in1 nodo1 ground nmos l=45n w=180n
MN2 nodo1 in2 ground ground nmos l=45n w=180n
.ends NAND2
Vdd supply ground 0.9
Vin1 in1 ground PULSE(0 0.9 0 1n 1n 5n 10n)
Vin2 in2 ground PULSE(0 0.9 5n 1n 1n 5n 10n)
* Vin1 in1 ground 0
* Vin2 in2 ground 0
.tran 0.1n 20n
.measure tran tpdr TRIG v(in1) VAL=0.45 RISE=1 TARG v(out) VAL=0.45 RISE=1
.measure tran tpdf TRIG v(in1) VAL=0.45 FALL=1 TARG v(out) VAL=0.45 FALL=1
.measure tran tdelay PARAM='(tpdr+tpdf)/2'
+ TRIG v(out) VAL='0.2*0.9' RISE=1
+ TARG v(out) VAL='0.8*0.9' RISE=1
+ TRIG v(out) VAL='0.8*0.9' FALL=1
+ TARG v(out) VAL='0.2*0.9' FALL=1
.measure tran iavg AVG(I(Vdd))
.measure tran pleak PARAM='iavg*0.9*-1'
```

#### نتیجهی بدست آمده:



```
* nand gate subcircuit

****** transient analysis tnom= 25.000 temp= 25.000

******

tpdr= 6.0355E-09 targ= 6.5355E-09 trig= 5.0000E-10

tpdf= -1.0425E-09 targ= 5.4575E-09 trig= 6.5000E-09

tdelay= 2.4965E-09

trise= 1.6121E-10 targ= 6.6029E-09 trig= 6.4417E-09

tfall= 1.2180E-10 targ= 5.5109E-09 trig= 5.3891E-09

iavg= -2.9871E-06 from= 0.0000E+00 to= 2.0000E-08

pleak= 2.6884E-06
```

در مابقی گیتها نیز نسبتهای مناسب انتخاب شدهاند که تاخیر rise و fall برابر باشد که صحت این موضوع هم در نتایج بدست آمده قابل مشابه است. از توضیحات تکراری در ادامهی گزارش پرهیز شده است.

در گیتهای پایه، تاخیرات صعود و نزول با توجه به نتایج بدست آمده یکسان است اما در مابقی گیتها به دلیل اینکه از ترکیبات گیتهای پایه ساخته شدهاند برابر نخواهد بود.

```
.include ../45nm_MGK.pm
MP1 nodo1 in1 supply supply pmos l=45n w=360n
MP2 out in2 nodo1 supply pmos l=45n w=360n
MN1 out in1 ground ground nmos l=45n w=90n
MN2 out in2 ground ground nmos l=45n w=90n
.ends NOR2
Vdd supply ground 0.9
Vin1 in1 ground PULSE(0.9 0 5n 0n 0n 5n 10n)
Vin2 in2 ground PULSE(0 0.9 3n 0n 0n 3n 10n)
* Vin1 in1 ground 0
.tran 0.1n 20n
.measure tran tpdr TRIG v(in1) VAL=0.45 RISE=1 TARG v(out) VAL=0.45 RISE=1
.measure tran tpdf TRIG v(in1) VAL=0.45 FALL=1 TARG v(out) VAL=0.45 FALL=1
.measure tran tdelay PARAM='(tpdr+tpdf)/2'
+ TRIG v(out) VAL='0.2*0.9' RISE=1
+ TARG v(out) VAL='0.8*0.9' RISE=1
+ TRIG v(out) VAL='0.8*0.9' FALL=1
+ TARG v(out) VAL='0.2*0.9' FALL=1
.measure tran iavg AVG(I(Vdd))
.measure tran pleak PARAM='iavg*0.9*-1'
```



```
* nor gate subcircuit

****** transient analysis

tnom= 25.000 temp= 25.000

******

tpdr= -4.0051E-09 targ= 6.1449E-09 trig= 1.0150E-08

tpdf= 5.1117E-09 targ= 1.0162E-08 trig= 5.0500E-09

tdelay= 5.5330E-10

trise= 2.2052E-11 targ= 6.1563E-09 trig= 6.1342E-09

tfall= 2.3059E-11 targ= 1.0173E-08 trig= 1.0150E-08

iavg= -2.8170E-07 from= 0.00000E+00 to= 2.00000E-08

pleak= 2.5353E-07
```

#### OR 15

```
.include ../45nm_MGK.pm
.include ../../assets/spice_code/nor.sp
.include ../../assets/spice_code/inv.sp
* Simulation for delay and leakage power
Vdd supply ground 0.9
Vin1 in1 ground PULSE(0.9 0 5n 0n 0n 3n 10n)
Vin2 in2 ground PULSE(0.9 0 3n 0n 0n 3n 10n)
* Vin1 in1 ground 0
* Vin2 in2 ground 0
.tran 0.1n 20n
.measure tran tpdr TRIG v(in1) VAL=0.45 RISE=1 TARG v(out) VAL=0.45 RISE=1
.measure tran tpdf TRIG v(in1) VAL=0.45 FALL=1 TARG v(out) VAL=0.45 FALL=1
.measure tran tdelay PARAM='(tpdr+tpdf)/2'
+ TRIG v(out) VAL='0.2*0.9' RISE=1
+ TARG v(out) VAL='0.8*0.9' RISE=1
+ TRIG v(out) VAL='0.8*0.9' FALL=1
+ TARG v(out) VAL='0.2*0.9' FALL=1
.measure tran iavg AVG(I(Vdd))
.measure tran pleak PARAM='iavg*0.9*-1'
```

مطابق کد بالا از inv و nor برای ساخت or استفاده شده است.



```
******

* or gate subcircuit

****** transient analysis tnom= 25.000 temp= 25.000

******

tpdr= -1.9845E-09 targ= 6.1655E-09 trig= 8.1500E-09

tpdf= 2.0323E-12 targ= 5.0520E-09 trig= 5.0500E-09

tdelay= -9.9123E-10

trise= 1.1234E-11 targ= 6.1704E-09 trig= 6.1591E-09

tfall= 2.0691E-11 targ= 5.0606E-09 trig= 5.0399E-09

iavg= -3.7936E-07 from= 0.00000E+00 to= 2.0000E-08

pleak= 3.4142E-07
```

```
• • •
.include ../45nm_MGK.pm
.include ../../assets/spice_code/inv.sp
Xnand1 in1 in2 nodo1 supply ground NAND2
.ends AND2
Vdd supply ground 0.9
Vin1 in1 ground PULSE(0.9 0 5n 0n 0n 5n 10n)
Vin2 in2 ground PULSE(0 0.9 3n 0n 0n 3n 10n)
* Vin1 in1 ground 0
.tran 0.1n 20n
.measure tran tpdr TRIG v(in1) VAL=0.45 RISE=1 TARG v(out) VAL=0.45 RISE=1
.measure tran tpdf TRIG v(in1) VAL=0.45 FALL=1 TARG v(out) VAL=0.45 FALL=1
.measure tran tdelay PARAM='(tpdr+tpdf)/2'
+ TRIG v(out) VAL='0.2*0.9' RISE=1
+ TARG v(out) VAL='0.8*0.9' RISE=1
+ TRIG v(out) VAL='0.8*0.9' FALL=1
+ TARG v(out) VAL='0.2*0.9' FALL=1
.measure tran iavg AVG(I(Vdd))
.measure tran pleak PARAM='iavg*0.9*-1'
```



```
*****
* and gate subcircuit
***** transient analysis
                                       tnom= 25.000 temp= 25.000
 tpdr= -7.0935E-09 targ= 3.0565E-09
                                      trig= 1.0150E-08
 tpdf= 7.6511E-12 targ= 5.0577E-09
                                      trig= 5.0500E-09
 tdelay= -3.5429E-09
 trise= 2.1724E-11 targ= 3.0655E-09
                                       trig= 3.0438E-09
 tfall= 8.8248E-12 targ= 5.0617E-09
                                       trig= 5.0529E-09
 iavg= -4.1830E-07 from= 0.0000E+00
                                       to= 2.0000E-08
 pleak= 3.7647E-07
```

#### XOR 15

```
.include ../45nm_MGK.pm
.SUBCKT XOR2 in1 in2 out supply ground
MP1 nodo1 in1_n supply supply pmos l=45n w=360n
MP2 out in2 nodo1 supply pmos l=45n w=360n
MP3 nodo2 in1 supply supply pmos l=45n w=360n
MP4 out in2_n nodo2 supply pmos l=45n w=360n
MN1 out in2_n nodo3 ground nmos l=45n w=180n
MN2 nodo3 in1_n ground ground nmos l=45n w=180n
MN3 out in2 nodo4 ground nmos l=45n w=180n
MN4 nodo4 in1 ground ground nmos l=45n w=180n
.ends XOR2
Xxor in1 in2 out supply ground XOR2
* Simulation for delay and leakage power
Vdd supply ground 0.9
* Vin1 in1 ground PULSE(0.9 0 5n 0n 0n 3n 10n)
* Vin2 in2 ground PULSE(0 0.9 3n 0n 0n 3n 10n)
Vin1 in1 ground 0
.tran 0.1n 20n
.measure tran tpdr TRIG v(in1) VAL=0.45 RISE=1 TARG v(out) VAL=0.45 RISE=1
.measure tran tpdf TRIG v(in1) VAL=0.45 FALL=1 TARG v(out) VAL=0.45 FALL=1
.measure tran tdelay PARAM='(tpdr+tpdf)/2'
+ TRIG v(out) VAL='0.2*0.9' RISE=1
+ TARG v(out) VAL='0.8*0.9' RISE=1
+ TRIG v(out) VAL='0.8*0.9' FALL=1
+ TARG v(out) VAL='0.2*0.9' FALL=1
.measure tran iavg AVG(I(Vdd))
.measure tran pleak PARAM='iavg*0.9*-1'
```



```
xor gate subcircuit
***** transient analysis
                                      tnom= 25.000 temp= 25.000
*****
 tpdr= -3.0987E-09 targ= 5.0513E-09
                                     trig= 8.1500E-09
 tpdf= -1.9939E-09 targ= 3.0561E-09
                                     trig= 5.0500E-09
 tdelay= -2.5463E-09
 trise= 2.3778E-11 targ= 5.0637E-09
                                      trig= 5.0399E-09
 tfall= 1.5371E-11 targ= 3.0641E-09
                                      trig= 3.0487E-09
 iavg= -1.2011E-06 from= 0.0000E+00
                                      to= 2.0000E-08
 pleak= 1.0810E-06
```

#### FULLADDER 15

```
* Full Adder subcircuit
.include ../45nm_MGK.pm
.include ../../assets/spice_code/xor.sp
.include ../../../assets/spice_code/and.sp
.include ../../assets/spice_code/or.sp
.include ../../assets/spice_code/inv.sp
.include ../../assets/spice_code/nand.sp
.include ../../assets/spice_code/nor.sp
Xxor1 in1 in2 in1xorin2 supply ground XOR2
Xxor2 in1xorin2 cin soma supply ground XOR2
Xand1 in1xorin2 cin in1xorin2andcin supply ground AND2
Xand2 in1 in2 in1andin2 supply ground AND2
Xor1 in1xorin2andcin in1andin2 cout supply ground OR2
Vdd supply ground 0.9
* Vcin cin ground PULSE(0 0.9 0 1n 1n 5n 10n)
* Vin1 in1 ground PULSE(0 0.9 5n 1n 1n 5n 10n)
* Vin2 in2 ground PULSE(0 0.9 10n 1n 1n 5n 10n)
Vcin cin ground 0
Vin1 in1 ground 0
Vin2 in2 ground 0
.tran 0.1n 20n
.measure tran tpdr TRIG v(in1) VAL=0.45 RISE=1 TARG v(soma) VAL=0.45 RISE=1
.measure tran tpdf TRIG v(in1) VAL=0.45 FALL=1 TARG v(soma) VAL=0.45 FALL=1
.measure tran tdelay PARAM='(tpdr+tpdf)/2'
+ TRIG v(out) VAL='0.2*0.9' RISE=1
+ TARG v(out) VAL='0.8*0.9' RISE=1
+ TRIG v(out) VAL='0.8*0.9' FALL=1
+ TARG v(out) VAL='0.2*0.9' FALL=1
.measure tran iavg AVG(I(Vdd))
.measure tran pleak PARAM='iavg*0.9*-1'
```

```
如露 站路×門 △▽◇ 重耳●河言十 亥①(
           10n
  14
  0
  0;
  ogammannii in markanii in m
  84 ....
  19pm
  0.8
  8:
  0
  β≄
  0.9
  A 54
  88≢
  0<del>7</del>
  <u>87</u>
  B 44
  99-11
* full adder subcircuit
***** transient analysis
            tnom= 25.000 temp= 25.000
tpdr= -4.9593E-09 targ= 5.4072E-10 trig= 5.5000E-09
tpdf= -5.9455E-09 targ= 5.5545E-09 trig= 1.1500E-08
tdelay= -5.4524E-09
```

to= 2.0000E-08

iavg= -1.4433E-05 from= 0.0000E+00

pleak= -1.2989E-05

```
.include 45nm_MGK.pm
.include ../assets/spice_code/nor.sp
.include ../assets/spice_code/xor.sp
.include ../assets/spice_code/and.sp
.include ../assets/spice_code/or.sp
.include ../assets/spice_code/fa.sp
Vvdd supply gnd 0.9V
Xfulladder1 0 a0 b0 cout1 sum1 supply ground FA
Xfulladder2 cout1 a1 b1 cout2 sum2 supply ground FA
Xfulladder3 cout2 a2 b2 cout3 sum3 supply ground FA
Xfulladder4 cout3 a3 b3 cout4 sum4 supply ground FA
Xfulladder5 cout4 a4 b4 cout5 sum5 supply ground FA
Xfulladder6 cout5 a5 b5 cout6 sum6 supply ground FA
* Simulation settings
Va0 a0 ground pwl(0n 0 1n 0 1.01n 0.9)
Val al ground 0.9
Va2 a2 ground 0.9
Va3 a3 ground 0.9
Va4 a4 ground 0.9
Va5 a5 ground 0.9
Va6 a6 ground 0.9
Va7 a7 ground 0.9
Vb0 b0 ground 0.9
Vb1 b1 ground 0.0
Vb2 b2 ground 0.0
Vb3 b3 ground 0.0
Vb4 b4 ground 0.0
Vb5 b5 ground 0.0
Vb6 b6 ground 0.0
Vb7 b7 ground 0.0
.measure tran critico trig v(a0) val=0.45 rise=1 targ v(cout8) val=0.45
.tran 2p 4n
```



#### نحوه محاسبه توان نشتي

```
.measure tran iavg AVG(I(Vdd))
.measure tran pleak PARAM='iavg*0.9*-1'
```

با استفاده از دستور measure. مقدار جریان متوسط را به دست میآوریم و سپس در مقدار ولتاژ منبع تغذیه ضرب میکنیم در نتیجه مقدار توان نشتی را خواهیم داشت. برای این منظور مقدار ولتاژ سیگنال ورودی را را برابر با صفر قرار دادیم تا ترانزیستور NMOS خاموش شود و بتوانیم مقدار توان نشتی را به درستی اندازهگیری نماییم. برای نمونه کد استفاده شده برای inverter قرار داده شده است.

```
* Inverter subcircuit
.include ../45nm_MGK.pm
.SUBCKT INV in out supply ground
M1 out in supply supply pmos l=45n w=180n
M2 out in ground ground nmos l=45n w=90n
.ends INV
Xinv1 in out supply ground INV
 Simulation for delay and leakage power
Vdd supply ground 0.9
* Vin in ground PULSE(0 0.9 0 1n 1n 5n 10n)
Vin in ground 0
.measure tran tpdr TRIG v(in) VAL=0.45 RISE=1 TARG v(out) VAL=0.45 RISE=1
.measure tran tpdf TRIG v(in) VAL=0.45 FALL=1 TARG v(out) VAL=0.45 FALL=1
.measure tran tdelay PARAM='(tpdr+tpdf)/2'
.measure tran iavg AVG(I(Vdd))
.measure tran pleak PARAM='iavg*0.9*-1'
```

```
* inverter subcircuit

****** transient analysis tnom= 25.000 temp= 25.000

******

tpdr= failed trig= not found

tpdf= failed trig= not found

tdelay= failed measure parameter failed

iavg= -5.0091E-08 from= 0.0000E+00 to= 2.0000E-08

pleak= 4.5082E-08
```

#### منبع مورد استفاده:

#### https://www.researchgate.net/post/How-to-measure-leakage-power-of-a-digital-circuit-using-HSPICE

#### نتایج نشتی بدست آمده برای تمامی گیتها:

| gate       | Leakage power |
|------------|---------------|
| and        | 1.2851E-07    |
| or         | 2.0994E-07    |
| nand       | 7.3990E-08    |
| nor        | 1.5519E-07    |
| inverter   | 4.5082E-08    |
| Full adder | 1.1823E-06    |
| xor        | 3.5786E-07    |

### نحوه محاسبه تاخير

```
.measure trise
+ TRIG v(out) VAL='0.2*0.9' RISE=1
+ TARG v(out) VAL='0.8*0.9' RISE=1
.measure tfall
+ TRIG v(out) VAL='0.8*0.9' FALL=1
+ TARG v(out) VAL='0.2*0.9' FALL=1
```

### زمان rise time و fall time محاسبه شده است.

| gate     | Rise time  | Fall time  |
|----------|------------|------------|
| nand     | 1.6121E-10 | 1.2180E-10 |
| nor      | 2.2052E-11 | 2.3059E-11 |
| inverter | 1.5003E-10 | 1.6309E-10 |

### مرحله دوم

## کد وریلاگ RCA

```
1 module full_adder
       Sum,
       Cout,
       AxorB_out,
       AandB_out,
       PandCin_out,
       Cin_out
14 input [INPUT_SIZE - 1 : 0] A;
15 input [INPUT_SIZE - 1: 0] B;
16 input Cin;
18 output [INPUT_SIZE - 1 : 0] Sum;
19 output Cout;
21 output [INPUT_SIZE - 1 : 0] AxorB_out;
22 output [INPUT_SIZE - 1 : 0] AandB_out;
23 output [INPUT_SIZE - 1 : 0] PandCin_out;
25 output [INPUT_SIZE - 1 : 0] Cin_out;
27 wire [INPUT_SIZE - 1 : 0] C;
29 genvar i; // generates a variable
31 generate
        for (i = 0; i < INPUT_SIZE; i = i + 1)</pre>
       begin: ripple_adder_gen
       one_bit_adder ADDER (
           .A(A[i]),
            .B(B[i]),
            .Sum(Sum[i]),
            .Cout(C[i]),
           .AxorB_out(AxorB_out[i]),
           .AandB_out(AandB_out[i]),
            .PandCin_out(PandCin_out[i])
       end
46 endgenerate
48 assign Cout = C[7];
49 assign Cin_out = C;
51 endmodule
```

نتیجه شبیه سازی RCA به شرح زیر میباشد.



### نتیجه سنتز با کتابخانه آماده (کد بدون optimization)



| 53.199999                   | مساحت                     |
|-----------------------------|---------------------------|
| 811.0738 nW                 | توان ایستای مصرفی         |
| 3.2085 uW                   | توان پوياي مصرفى          |
| 0.62                        | تاخير                     |
| 0.62                        | تأخير مسير بحرانى         |
| 0.62*(3.2085 u +811.0738 n) | حاصل ضرب توان کل در تاخیر |
| uninit                      | زمان فراغت                |

### نتیجه سنتز با کتابخانه تغییر یافته بر اساس کد spice

#### تغيىر NANGATE LIBRARY

#### شامل ماژولهای NAND, NOR, AND, OR, XOR, INVERTER

```
sets > Modified_Library > 📱 modified_typical.lib
         Tou are not permiticeu to use the marks without the prior written consent
      * * of Nangate or such third party that may own the Marks.
      * * This file has been provided pursuant to a License Agreement containing
     * * restrictions on its use. This file contains valuable trade secrets and
     * * proprietary information of Nangate Inc., and is protected by U.S. and
      * * international laws and/or treaties.
     * * The copyright notice(s) in this file does not indicate actual or intended
      * * publication of this file.
                 NGLibraryCreator Development version build 200810101607
      * *****************************
      * Spice engine
                             : Nanspice build v2008.10-HR40-2008-09-24 0810090230
     * Liberty export type
                            : conditional
     * Characterization Corner : typical
     * Process
                             : TypTyp
     * Temperature
                             : 250
     * Voltage
                             : 1.10
 37 > library (NangateOpenCellLibrary_PDKv1_2_v2008_10) {
      Module
                       : AND2 X1
      Cell Description : Combinational cell (AND2 X1) with drive strength X1
      333 > cell (AND2 X1) {
```

```
is less than '0.000000' the minimum recommended value of this attribute. (LBDB-272) 17030, Cell 'NOR2_X2', pin 'ZN', The 'values' attribute has a '-0.017914' value, is less than '0.000000' the minimum recommended value of this attribute. (LBDB-272) 17793, Cell 'NOR2_X2', pin 'ZN', The 'values' attribute has a '-0.018873' value, is less than '0.000000' the minimum recommended value of this attribute. (LBDB-272) 18687, Cell 'NOR2_X4', pin 'ZN', The 'values' attribute has a '-0.019211' value, is less than '0.000000' the minimum recommended value of this attribute. (LBDB-272) 18687, Cell 'NOR2_X4', pin 'ZN', The 'values' attribute has a '-0.078990' value, is less than '0.000000' the minimum recommended value of this attribute. (LBDB-272) 18687, Cell 'NOR2_X4', pin 'ZN', The 'values' attribute has a '-0.05321' value, is less than '0.000000' the minimum recommended value of this attribute. (LBDB-272) 18687, Cell 'NOR2_X4', pin 'ZN', The 'values' attribute has a '-0.023316' value, is less than '0.000000' the minimum recommended value of this attribute. (LBDB-272) 19450, Cell 'NOR2_X4', pin 'ZN', The 'values' attribute has a '-0.025896' value, is less than '0.000000' the minimum recommended value of this attribute. (LBDB-272) 19450, Cell 'NOR2_X4', pin 'ZN', The 'values' attribute has a '-0.02436' value, is less than '0.000000' the minimum recommended value of this attribute. (LBDB-272) 19450, Cell 'NOR2_X1', pin 'ZN', The 'values' attribute has a '-0.02436' value, is less than '0.000000' the minimum recommended value of this attribute. (LBDB-272) 19251, Cell 'XOR2_X1', pin 'Z', The 'values' attribute has a '-0.01137' value, is less than '0.000000' the minimum recommended value of this attribute. (LBDB-272) 19252, Cell 'XOR2_X1', pin 'Z', The 'values' attribute has a '-0.001337' value, is less than '0.000000' the minimum recommended value of this attribute. (LBDB-272) 19251, Cell 'XOR2_X2', pin 'Z', The 'values' attribute has a '-0.009991' value, is less than '0.000000' the minimum recommended value of this attribute. 
                                                             which
    Warning: Line
                                                            which
                                                             which
 Warning: Line
                                                             which
                                                             which
                                                          : Line
which
 Warning: Line
                                                            which
                                                          : Line
which
    Warning:
                                                             which
Warning: Line 30781, Cell 'XOR2_X2', pin 'Z', The 'values' attribute has a '-0.039096' value,
which is less than '0.000000' the minimum recommended value of this attribute. (LBDB-272)
Warning: Line 30781, Cell 'XOR2_X2', pin 'Z', The 'values' attribute has a '-0.016785' value,
which is less than '0.000000' the minimum recommended value of this attribute. (LBDB-272)
Warning: Overwriting an old technology library '/home/icic/Desktop/NangateOpenCellLibrary_PDKv1_2_v2008_10.db' file with a new one. (UIL-2)
        arning:
                                                                     Line
_
design_vision>
```

### نتیجه سنتز با کتابخانه تغییر یافته (کد بدون optimization)

0:00:00 53.2 0.00 0.0 0.0

Beginning Area-Recovery Phase (cleanup)

-----

| ELAPSED       | 1         | WORST NEG  | TOTAL NEG  | DESIGN     |              |
|---------------|-----------|------------|------------|------------|--------------|
| TIME          | AREA      | SLACK      | SLACK      | RULE COST  | ENDPOINT     |
|               |           |            |            |            |              |
| 0:00:00       | 53.2      | 0.00       | 0.0        | 0.0        |              |
| 0:00:00       | 53.2      | 0.00       | 0.0        | 0.0        |              |
| 0:00:00       | 53.2      | 0.00       | 0.0        | 0.0        |              |
| 0:00:00       | 53.2      | 0.00       | 0.0        | 0.0        |              |
| 0:00:00       | 53.2      | 0.00       | 0.0        | 0.0        |              |
| 0:00:00       | 53.2      | 0.00       | 0.0        | 0.0        |              |
| 0:00:00       | 53.2      | 0.00       | 0.0        | 0.0        |              |
| 0:00:00       | 53.2      | 0.00       | 0.0        | 0.0        |              |
| 0:00:00       | 53.2      | 0.00       | 0.0        | 0.0        |              |
| 0:00:00       | 53.2      | 0.00       | 0.0        | 0.0        |              |
| 0:00:00       | 53.2      | 0.00       | 0.0        | 0.0        |              |
| Loading dh fi | le '/bome | /icic/Desk | ton/libs/t | vnical m/t | vnical m db' |

```
Optimization Complete
```

Warning: In design 'full\_adder', output port 'Cout' is connected directly to output port 'Cin\_out[7]'. (LINT-31)
Information: Annotated 'cell' delays are assumed to include load delay. (UID-282)
Information: Writing timing information to file '/home/icic/Desktop/outputs2/typical\_no\_opt/delay.sdf'. (WT-3)
Writing verilog file '/home/icic/Desktop/outputs2/typical\_no\_opt/netlist.v'.
Warning: Verilog 'assign' or 'tran' statements are written out. (VO-4)
design\_vision>
Current design is 'full\_adder'.



| 53.199999                 | مساحت                     |
|---------------------------|---------------------------|
| 8.2228 aW                 | توان ایستای مصرفی         |
| 3.2085 uW                 | توان پوياي مصرفى          |
| 0.62                      | تاخير                     |
| 0.62                      | تأخير مسير بحرانى         |
| 0.62*(3.2085 u +8.2228 a) | حاصل ضرب توان کل در تاخیر |
| uninit                    | زمان فراغت                |

در این حالت گیتهای مورد استفاده در ساخت مدار با حالتی که کتابخانه را تغییر نداده بودیم تفاوتی نکرده اند. (در شکل مشخص است). بنابراین تنها توان ایستای مصرفی ما تغییر کرده است به دلیل اینکه توان نشتی به دست آمده با استفاده از hspice را برای این گیتها جایگزین کردیم.

مساحت: ثابت

توان پویا: ثابت

توان ایستا: کاهش

### کتابخانه تغییر یافته بدون xor

### شامل NAND, NOR, INVERTER



| 78.735999                  | مساحت                     |
|----------------------------|---------------------------|
| 11.0282 aW                 | توان ایستای مصرفی         |
| 3.9366 uW                  | توان پوياي مصرفى          |
| 0.69                       | تاخير                     |
| 0.69                       | تأخير مسير بحرانى         |
| 0.69*(3.9366 u +11.0282 a) | حاصل ضرب توان کل در تاخیر |
| uninit                     | زمان فراغت                |

دلیل این تفاوت این است که کتابخانه تغییر یافته ما دیگر XOR ندارد به همین خاطر XOR با استفاده از NAND, NOR, INVERTER توسط design compiler ساخته میشود. در نتیجه تعداد کل سطح مدار ما از 16 تا به 34 سطح میرسد بنابراین مساحت، توان ایستای مصرفی و توان پویای مصرفی تغییر میکند.

توان پویا: افزایش

مساحت: افزایش

توان ایستا: کاهش تاخیر مسیر بحرانی: افزایش

با تشکر و خسته نباشید :)