# Prática de Eletrônica Digital 1 - (119466)

Turma E (Unb - Gama)

Pré-Relatório Experimento 5 Circuitos Multiplexadores e Demultiplexadores

Setembro 27, 2016

| Nome            | Matrícula | Assinatura |
|-----------------|-----------|------------|
| Arthur Temporim | 140016759 |            |
| Eduardo Nunes   | 140056149 |            |

## 1 Projetos e Simulações

Na seção a seguir contém as atividades pedidas para a elaboração do prérelatório.

### 1.1 Projeto1 - Decodificador com Mux

#### 1.1.1 Diagrama Esquemático

 ${\bf Diagrama\ Projeto 1\ -\ Decodificador:}$ 



Figure 1: Diagrama 1 - Ise Design Suit 14.7

#### 1.1.2 Código VHDL

```
1 library IEEE;
   use IEEE.STD_LOGIC_1164.ALL;
3
4
   entity projeto1 is
5
      port (
                                                           -- Entrada 'D'
6
        d : in std_logic := '0';
7
                : in std_logic_vector (2 downto 0) := "000";
        sel
    — Entradas "ABC"
8
        s<sub>m</sub> : out std_logic
9
10
   end projeto1;
11
12
   architecture Behavioral of projetol is
13
14
   signal saida_mux : std_logic;
15
16
   begin
17
18
   - Multiplexador 8 para 1.
19
   process (sel, d)
20
   begin
21
      if(sel = "000") then
22
        saida_mux \ll (not d);
      elsif(sel = "001") then
23
24
        saida_mux \ll (not d);
25
      elsif(sel = "010") then
26
        \operatorname{saida_mux} \le \operatorname{sel}(0);
27
      elsif(sel = "011") then
28
        saida_mux \le d;
29
      elsif(sel = "100") then
30
        saida_mux \ll d;
      elsif(sel = "101") then
31
32
        saida_mux \ll '0';
33
      elsif(sel = "110") then
34
        saida_mux \ll '0';
35
      else
36
        saida_mux \ll '0';
37
      end if;
38
   end process;
39
   s_m <= saida_mux;
40
41
   end Behavioral;
```