# 實驗主題(Lab01)

B083022053

黃啟桓

用 Block Design 與 Verilog 完成 OR 閘以及 NOT 閘。 完成 TestBench。

# 實驗內容

一、and gate

(一) and\_gate.v :and 邏輯閘運算的程式碼

第 6、13 行: module endmodule // and gate 的開始及結束

第 8、9 行: input a,b; output s; //電流輸入端 a、b,輸出端 s

第 11 行: assign s = a & b;

//assign:要求指定的訊號線要做什麼運 算。a 和 b 執行 and 運算的結果指定給 s

```
and_gate.v *
                testbench.v
C:/Users/ncpc/1234/and_gate/and_gat
          ★ → X ■
         timescale Ins / Ips
1
2
 3
         4
 5
         module and_gate(a,b,s);
6 🖯
7
8
         input a,b;
         output s;
10
         assign s = a & b;
11
12
         endmodule
13 🖨
```

#### (二) testbench.v :對 HDL 的電路進行仿真驗證

第 24、25 行: reg a,b; wire s; // wire 和 reg 都類似於 C 的變數,但若此變數要放在 begin...end 內,該變數就須使用 reg。即 reg 變數表示輸入,wire 表示輸出。

第 27 行: and\_gate U0(.a(a).b(b).s(s))

// and\_gate 對應 and\_gate.v 檔,而.a(a)中前面的 a 對應 and\_gate.v 檔的變數 a,後面的 a 則對應到 testbench.v 檔的變數 a

第 29、30、50 行: initial begin end // 以 initial 為主的程式區塊,只會在一開始時執行一次。從 begin 開始到 end 結束,所有的 initial block 皆同時執行。initial 通常用於 Testbench

第 32 行: a<=1'b0;
//將 a 宣告為一位元二進制之值為 0
\*\* b=二進制 o=八進制\*\*
\*\* d=十進制 h=十六進制\*\*

第 35 行: #10 //等待 10 毫秒(0.01s)

第 48 行: \$finish;

//結束 begin 到 end 的程式,因為此程式僅存在單個 begin 到 end,即可視為程式結束

第 51 行: endmodule

//名為 testbench()的 module 從 23 行開始到 endmodule 結束



#### (三) FPGA :電路圖

:and 運算邏輯閘,此為 2 輸入 1 輸出的邏輯閘

A[7:0]-----Op1[7:0] // 8 位元的 data 由 A 輸往輸入端 Op1

B[7:0]-----Op2[7:0] // 8 位元的 data 由 B 輸往輸入端 Op2

Res[7:0]-----S[7:0] // 8 位元的 data 由輸出端 Res 輸往 S 端



#### (四)仿真驗證圖



a、b 電壓根據 testbench 而變,s 亦根據 and\_gate.v 而變 由此可知程式碼沒錯。

而此次實驗有幾個要注意的點:

and gate U0(.a(a).b(b).s(s))

// and\_gate 對應 and\_gate.v 檔,而.a(a)中前面的 a 對應 and\_gate.v 檔的變數 a, 後面的 a 則對應到 testbench.v 檔的變數 a

2. assign

//assign:要求指定的訊號線要做什麼運算。

3. \$finish;

//結束 begin 到 end 的程式

### 二、or gate

#### (一) or\_gate.v :or 邏輯閘運算的程式碼

類似前面的 and\_gate。唯一的不同在第 9 行

第 9 行: assign s = a | b; // a 和 b 執行 or 運算的結果指定給 s





(二) testbench.v :對 HDL 的電路進行仿真驗證

與前面的 and\_gate 的 testbench 類似。唯一的不同在第 9 行改成 or\_gate

# (三) FPGA : 電路圖



輸入1輸出的邏輯閘

和 and gate 類似,不同之處在於 or gate 執行 or 運算



# (四)仿真驗證圖



a、b 電壓根據 testbench 而變,s 亦根據 or\_gate.v 而變 由此可知程式碼沒錯

# $\equiv$ not gate

(一) not\_gate.v :就是 not 邏輯閘運算 的程式碼

not gate 僅有一個輸入和 and gate、or gate 不同,故程式碼中只需要有一個 input 變 數

第 9 行: assign s = ~ a; // a 執行 not 運算的結果指定給 s





(二) testbench.v :對 HDL 的電路進行仿真驗證

因為只有一個輸入所以第 14 行到第 17 行與 and gate 不同

(三) FPGA : 電路圖



1輸入1輸出的邏輯閘

執行 not 運算



# (四)仿真驗證圖



a、b 電壓根據 testbench 而變,s 亦根據 not\_gate.v 而變 由此可知程式碼沒錯

# 實驗心得

Verilog 文法與 C 相似都需要以分號(;)作為結尾。 C 語言中的大括弧({})在 Verilog 以 (begin、end)或 (module、endmodule)等,視情況而變。

assign 在 C 語言中沒有。在 Verilog 中 : 要求指定的訊號線要做什麼運算。