## **Gliederung**

- Einführung, Aufbau eines VHDL-Entwurfes, erstes Beispiel
- Konkurrierende Anweisungen, Simulationsmodell
- Prozesse und sequentielle Anweisungen
- Sequentielle, Taktsynchrone Logik, Automaten
- Typen, Operatoren, Unterprogramme
- Test-Benches, Packages, Generics, Graphische Spezifikation
- Synthese

10/99 CAE: VHDL 1

# Die Typen in VHDL

| Тур            | Bedeutung                         |
|----------------|-----------------------------------|
| Enumerator     | Aufzählung                        |
| Integer        | Ganze Zahlen                      |
| Floating Point | Gleitkommazahlen                  |
| Physical       | Physikalische Größen              |
| Array          | Ein- oder mehrdimensionale Felder |
| Record         | Samlung mehrerer Elemente         |
| Access         | Zugriff über Pointer (Adressen)   |
| File           | Dateien                           |

Typen (1)

Enumeratoren

```
TYPE current_state IS (ROT, GRUEN, GELB, BLAU);
TYPE BIT IS ('0', '1');
```

· Physikalische Typen

```
TYPE TIME IS RANGE -9223372036854775807 TO 9223372036854775807

UNITS

-- Grundeinheit: Femto-Sekunden
fs;
ps = 1000 fs;
ns = 1000 ps;
us = 1000 ns;
ms = 1000 us;
sec = 1000 ms;
min = 60 sec;
hr = 60 min;

END UNITS;

SIGNAL start : TIME := 1 min + 10 ns;
```

0/99 CAE: VHDL

Typen (2)

Records

```
TYPE interface IS RECORD
          data: STD_LOGIC_VECTOR(1 DOWNTO 0);
          parity: STD_LOGIC;
END RECORD;
SIGNAL d_in, d_out: interface;
```

### Zuweisungsmöglichkeiten:

```
d_out <= (data => "10", parity => '1');
d_out <= ("10", '1');

d_out.data <= "10";
d_out.parity <= '1';</pre>
```

Typen (3)

#### • Array (constrained)

TYPE wort IS ARRAY (NATURAL RANGE 15 DOWNTO 0) OF STD\_LOGIC; SIGNAL a, b: wort;

#### • Array (unconstrained)

```
TYPE STD_LOGIC_VECTOR IS ARRAY (NATURAL RANGE <>) OF STD_LOGIC;
...
SIGNAL daten: STD_LOGIC_VECTOR(7 DOWNTO 0);
SIGNAL adresse: STD_LOGIC_VECTOR(9 DOWNTO 0);
```

#### Zweidimensionales Array

```
TYPE rom_daten IS ARRAY ( NATURAL RANGE 7 DOWNTO 0) OF STD_LOGIC; TYPE simple_rom IS ARRAY ( NATURAL RANGE 0 TO 3) OF rom_daten;
```

10/99 CAE: VHDL 5

## **Operatoren**

| Operatorklasse    | Operator                           |
|-------------------|------------------------------------|
| Boolean           | NOT, AND, OR, NAND, NOR, XOR, XNOR |
| Vergleichen       | =, /=, <, <=, >, >=                |
| Schieben/Rotieren | SLL, SRL, SLA, SRA, ROL, ROR       |
| Addition          | +, -, & (Verkettung)               |
| Vorzeichen        | <b> +</b> , -                      |
| Multiplikation    | *, /, MOD, REM                     |
| Verschiedene      | **, ABS                            |

# Überladen von Operatoren

## Beispiel: Überladen des "+" - Operators

```
PACKAGE my_package IS -- Deklarationsteil der Package
TYPE FARBEN IS (UNBEKANNT, GELB, BLAU, ROT, GRUEN, VIOLETT, ORANGE);
FUNCTION "+" (1,r: FARBEN) RETURN FARBEN;
TYPE FARBEN_ARRAY IS ARRAY (FARBEN'LOW TO FARBEN'HIGH) OF FARBEN;
\textbf{TYPE} \ \texttt{FARBEN\_TAB} \ \textbf{IS} \ \textbf{ARRAY} \ (\texttt{FARBEN'LOW} \ \textbf{TO} \ \texttt{FARBEN'HIGH}) \ \textbf{OF} \ \texttt{FARBEN\_ARRAY};
PACKAGE BODY my_package IS -- Implemtierungsteil der Package
CONSTANT mix_tab: FARBEN_TAB :=(
  (\verb"UNBEKANNT", \verb"UNBEKANNT", "UNBEKANNT", "
  (\verb"UNBEKANNT", GELB", GRUEN", ORANGE", UNBEKANNT", UNBEKANNT", UNBEKANNT")",
  (UNBEKANNT, GRUEN, BLAU, VIOLETT, UNBEKANNT, UNBEKANNT, UNBEKANNT),
  (UNBEKANNT, ORANGE, VIOLETT, ROT, UNBEKANNT, UNBEKANNT, UNBEKANNT)
  (\verb"UNBEKANNT", \verb"UNBEKANNT", "UNBEKANNT", "UNBEKANT", "UNBEKANNT", "UNBEKANNT", "UNBEKANNT", "UNBEKANNT", "UNBEKANN
  (UNBEKANNT, UNBEKANNT, UNBEKANNT, UNBEKANNT, UNBEKANNT, VIOLETT, UNBEKANNT),
 (\verb"UNBEKANNT", \verb"UNBEKANNT", "UNBEKANNT", "UNBEKANT", "UNB
FUNCTION "+" (1, r: FARBEN) RETURN FARBEN IS
BEGIN
                                                             RETURN mix_tab(1)(r);
END "+";
END my_package;
                10/99
                                                                                                                                                                                                                                                            CAE: VHDL
```

## Unterprogramme



#### Verwendung:

- Zusammenfassung häufig benötigter Operationen
- Typkonvertierung
- Operatoren
- Nicht: Hierarchiebildung!

10/99 CAE: VHDL

# Funktionsaufbau

## Prozeduraufbau