## FIFO vmesnik (first in - first out buffer)

V VHDL programirajte arhitekturo splošne strukture FIFO (ang. first in - first out) vmesnika. Entiteta izdelane strukture **fifo** ima priključke:

```
entity fifo is
                                                       -- dolžina vhodnega podatka
-- število hranjenih podatkov
                    fifo_width: natural := 4;
       generic(
                    fifo_size: natural := 8);
       PORT (
                                   -- signal ure (spremembe na sprednjo fronto)
                     clk.
                                  -- signal za asinhrono brisanje (vsebina FIFO gre na 0)
-- signal za omogočanje FIFO ('O'-> omogočen vpis, '1' -> ohranja stanje)
                     nCLR.
                     nEnable.
                    LOAD : IN std_logic;
                                               -- signal za omogočanje nalaganja ('1'-> fifo_in se vpiše)
                     fifo_in : in std_logic_vector(fifo_width - 1 downto 0);
                                                                                          -- vhodni podatek
                    fifo_out : out std_logic_vector(fifo_width - 1 downto 0)
                                                                                          -- izhodni podatek
              );
end fifo:
Naloge:
```

1. V arhivu predloge naloge se nahaja datoteka dff.vhd. V to datoteko kopirajte entiteto in različne arhitekture D flip-flopa (dff) v spodnji tabeli. Ime entitete mora biti dff. Podana je entiteta strukture:

```
LIBRARY ieee:
USE ieee.std_logic_1164.all;
ENTITY dff IS
PORT ( D,
                                   -- vhod D flip-flopa
                                   -- signal ure (prožen na sprednjo fronto)
       clk,
                                   -- signal za postavljanje (nPRESET = '0' se postavi Q=>'1')
       nPRESET,
       nCLEAR : IN STD LOGIC; -- signal za brisanje (nCLEAR = '0' se postavi Q=>'0')
             : OUT STD LOGIC);
                                   -- izhod D flip-flopa
END dff;
-- VHDL klice primitivov FDC, FDP, FDS, FDR si oglejte na:
       https://www.xilinx.com/support/documentation/sw manuals/xilinx14 7/7series hdl.pdf
-- Opise primitivov FDC, FDP, FDS, FDR si oglejte na:
       https://www.xilinx.com/support/documentation/sw manuals/xilinx14 7/7series scm.pdf
ARCHITECTURE dff asyn preset clr OF dff IS
BEGIN
--WARNING:Xst:3001 - This design contains one or more registers or latches with an active asynchronous set and asynchronous reset.
-- While this circuit can be built, it creates a sub-optimal implementation in terms of area, power and performance.
-- For a more optimal implementation Xilinx highly recommends one of the following:
--1) Remove either the set or reset from all registers and latches if not needed for required functionality
--2) Modify the code in order to produce a synchronous set and/or reset (both is preferred)
PROCESS ( clk, nPRESET, nCLEAR )
       BEGIN
              IF (nPRESET = '0') THEN
                                    --asinhrono postavljanje izhoda (preset)
                     Q <= '1';
              ELSIF (nCLEAR = '0') THEN
                                   --asinhrono brisanje izhoda (clear)
                     Q <= '0';
              ELSIF rising_edge(clk) THEN
                     Q \leftarrow D;
              END IF:
       END PROCESS;
END dff asyn preset clr;
```

```
ARCHITECTURE dff fdc OF dff IS
BEGIN
PROCESS ( clk, nCLEAR )
       BEGIN
              IF (nCLEAR = '0') THEN
                      Q <= '0';
                                    --asinhrono brisanje izhoda (clear) - rezultat je primitiv FDC
              ELSIF rising_edge(clk) THEN
                      Q \leftarrow D;
              END IF;
       END PROCESS;
END dff_fdc;
ARCHITECTURE dff_fdp OF dff IS
BEGIN
PROCESS ( clk, nPRESET )
       BEGIN
              IF (nPRESET = '0') THEN
                      Q <= '1';
                                    --asinhrono postavljanje izhoda (preset) - rezultat je primitiv FDP
              ELSIF rising_edge(clk) THEN
                      Q \leftarrow D;
              END IF:
       END PROCESS;
END dff fdp;
ARCHITECTURE dff fds OF dff IS
BEGIN
PROCESS ( clk, nPRESET )
       BEGIN
              IF rising_edge(clk) THEN
                      IF (nPRESET = '0') THEN
                             Q <= '1';
                                           --sinhrono postavljanje izhoda (set) - rezultat je primitiv FDS
                      ELSE
                             Q \leftarrow D;
                      END IF;
              END IF;
       END PROCESS;
END dff fds;
```

```
ARCHITECTURE dff fdr OF dff IS
BEGIN
PROCESS ( clk, nCLEAR )
       BEGIN
              IF rising edge(clk) THEN
                      IF (nCLEAR = '0') THEN
                             Q <= '0';
                                            --sinhrono brisanje izhoda (reset) - rezultat je primitiv FDR
                      ELSE
                             Q \leftarrow D;
                      END IF;
              END IF;
       END PROCESS;
END dff_fdr;
ARCHITECTURE dff syn set rst OF dff IS
BEGIN
-- rezultat sinteze je FDR, vhod in reset prikljuèka sta izvedena and vrati z LUT2
PROCESS ( clk, nPRESET, nCLEAR )
       BEGIN
              IF rising edge(clk) THEN
                      IF (nPRESET = '0') THEN
                             Q <= '1';
                                            --sinhrono postavljanje izhoda (preset)
                      ELSIF (nCLEAR = '0') THEN
                             Q <= '0';
                                            --sinhrono brisanje izhoda (clear)
                      ELSE
                             Q \leftarrow D;
                      END IF:
              END IF;
END PROCESS:
END dff syn set rst;
```

V zgornji tabeli so prikazani različni načini sinhronega in asinhronega postavljanja in brisanja izhoda D-FF. Določeni (dff\_asyn\_preset\_clr) NISO primerni za uporabo v Xilinx FPGA vezjih, saj nimajo ustreznega primitiva za realizacijo D-FF. Določeni so počasni, ker zahtevajo sinhrono izvedbo brisanja in postavljanja (dff\_syn\_set\_rst). V nadaljevanju zato uporabljajte samo tiste izvedbe, ki se sintetizirajo v enega izmed primitivov, ki so na voljo.

- 2. Preverite tehnološke izvedbe posamezne arhitekture iz prejšnje tabele izvedb D-FF. Če ima entiteta več arhitektur, lahko ciljno arhitekturo, ki jo želite *implementirati*, zapišete/kopirate na konec datoteke. Xilinx ISE upošteva zadnjo navedeno arhitekturo v VHD datoteki. Oglejte si poročilo sinteze in opozorila sintetizatorja, glede na izdelano vrsto D flip-flopa.
  - Nato izdelajte datoteko testnih vrednosti (dff\_tb.tbw) in s simulacijo pravilnost delovanja za vpis podatka '0' in '1'. Če ima entiteta več arhitektur, lahko arhitekturo, ki jo želite <u>simulirati</u>, izberete v simulacijski datoteki s konfiguracijskim stavkom FOR USE (for all: ime\_komponenete use entity work.ime\_komponenete(ime\_arhitekture);). Stavek FOR USE postavite med IS in BEGIN datoteke testnih vrednosti.
- 3. V arhivu predloge naloge se nahaja datoteka muxntol.vhd. V to datoteko kopirajte entiteto in arhitekturo enote podanega splošnega <u>n-naslovnega</u> izbiralnika (multiplekserja). Ime entitete je: muxntol. V podani entiteti je prikazana uporaba operatorja potenciranja (2<sup>n\_addr</sup>) za splošne strukture. Izdelani izbiralnik je (n\_addr) naslovni, torej ima 2<sup>n\_addr</sup> vhodov.

  Ne pozabite vključiti knjižnice (ieee.numeric std.all), sicer funkcija (to integer) ne deluje.

Za posplošitev je v deklaraciji entitete parameter generic (n addr: natural :=2); ki podaja število naslovov izbiralnika.

4. Izdelajte datoteko testnih vrednosti (muxntol\_tb.tbw) in s simulacijo preverite pravilnost delovanja za 2-naslovni izbiralnik (MUX 4/1). Če entiteto implementirate, se v sporočilih pojavijo opozorila:

at 0 ps, Instance /muxnto1\_tb/UUT/ : Warning: NUMERIC\_STD.TO\_INTEGER: metavalue detected, returning 0

Opozorila izvirajo iz sintetizatorja, ker se argument funkcije (to integer) ne ovrednoti takoj, zato sintetizator privzame vrednost (0).

Postavite parameter (n\_addr:=4) in si oglejte nastalo tehnološko shemo na primeru vezja Artix7.



Na levi sliki je prikazan detajl izvedbe izbiralnika 16/1, ki je sintetiziran s štirimi LUT6 tabelami, ki realizirajo izbiralnike 4/1. Izhodi teh izbiralnikov 4/1 so povezani preko kaskade dveh izbiralnikov 2/1 MUXF7 in končnega izbiralnika 2/1 MUXF8. Izbiralnik 16/1 je največ, kar lahko izvedemo znotraj ene rezine sliceL v vezju Artix7. Večje izbiralnike realiziramo kaskadno z uporabo več rezin sliceL.

Izbiralnik 4/1 je izveden z eno LUT6 tabelo, ki je inicializirana z: 0xFF00F0F0CCCCAAAA. Pri tem sta naslovna vhoda na priključkih  $I_4$ ,  $I_5$ , podatkovni vhodi pa so 00:  $I_0$ , 01:  $I_1$ , 10:  $I_2$ , 11: $I_3$ .

<u>Podrobnejši opis</u> povezovanja in sinteze splošnih N/1 izbiralnikov v FPGA vezjih.

5. V arhivu predloge naloge se nahaja datoteka **muxdff.vhd**. V tej datoteki programirajte strukturo univerzalnega logičnega modula (ULM) na sliki 1.



Slika 2: Splošna ULM struktura, sestavljena iz parametriziranega izbiralnika N/1 in D-FF.

Komponenti D-FF in izbiralnika N/1 povežite neposredno (ne s povezovalnim stavkom) po podani entiteti:

V podani entiteti smo <u>odstranili</u> signal nPreset, saj v Xilinx FPGA ne moremo učinkovito realizirati asinhronega postavljanja in brisanja naenkrat (glej opozorilo v tabeli realizacij D-FF). Realiziramo lahko samo enega - odločimo se za brisanje (nclear). Iz <u>nabora primitivov v</u> <u>danem FPGA vezju</u> izberemo tak D-FF, ki ima asinhrono brisanje - to je primitiv FDC. Pred uporabo FDC moramo vključiti knjižnico UNISIM (Library UNISIM; use UNISIM.vcomponents.all;). Način klicanja je:

```
U1: FDC

generic map ( INIT => '0') -- Initial value of register ('0' or '1')

port map ( Q => Q, -- Data output

C => clk, -- Clock input

CLR => nCLEAR, -- Asynchronous clear input

D => muxout); -- Data input
```

Postavite parameter velikosti izbiralnika (n\_addr:=4) in si oglejte porabo osnovnih elementov (ang. basic elements BEL) v poročilu sintetizatorja na primeru vezja Artix7. Spartan 6 nima elementa MUXF8, zato bo poročilo nekoliko drugačno.



6. V arhivu predloge naloge se nahaja datoteka **shift\_reg.vhd**. V tej datoteki z uporabo povezovanja več (**reg\_size**) ULM struktur realizirajte arhitekturo pomikalnega registra, ki deluje podobno kot TTL pomikalni register 74194:

Deklarirajte komponento izdelanega ULM modula. Pomikalni register ima 2-bitni funkcijski vhod **s**, ki določa operacijo pomikalnega registra:

```
-- Postavitev mest v pomikalnem registru je:
-- (MSB mesto registra je fizično skrajno levo, LSB mesto je fizično skrajno desno)
-- S1 S0
-- 1 1 : Vzporedno nalaganje x => Q
-- 1 0 : Pomikanje levo (v smeri od LSB do MSB, takrat gre sl_in->LSB)
-- 0 1 : Pomikanje desno (v smeri od MSB do LSB, takrat gre sr_in->MSB)
-- 0 0 : Držanje vsebine
```

7. Povežite **reg\_size** komponent ULM modula s podano entiteto pomikalnega registra z uporabo povezovalnega (**PORT MAP**) stavka znotraj FOR ... GENERATE stavka. Pri povezovanju definirajte vmesni signal (**D**), katerega *tip* je dvodimenzionalno polje:

```
type dff_mux_in is array (reg_size - 1 downto 0) of std_logic_vector(3 downto 0);
```

Opisani *tip signala* predstavlja dvodimenzionalno polje, ki je urejeno kot enodimenzionalno polje (**reg\_size**) 4-bitnih elementov tipa (**std\_logic\_vector**).

Vsak vhod ULM se veže na naslednje mesto glede na funkcijo, ki jo pomikalni register opravlja. Zgled povezovanja ULM v 4-bitni pomikalni register je naloga 31 v Zbirki rešenih nalog pri predmetu NDV.

8. LSB mesto pomikalnega registra sestavite z uporabo operatorja sestavljanja (&) kot je prikazano po spodnjem zgledu:

```
D(0) <= x(0) & -- (operacija 11) - nalaganje vhoda x(LSB)
sl_in & -- (operacija 10) - pomik levo (sl vhod gre v mesto LSB)
Q_sig(1) & -- (operacija 01) - pomik desno (mesto 1 gre v mesto LSB)
Q_sig(0); -- (operacija 00) - držanje vsebine LSB
```



Slika 4: Povezovanje ULM na LSB mesto (levo) in MSB mesto (desno) pomikalnega registra.

9. Podobno zapišite določitveni izraz za MSB mesto po zgornji sliki. Za preostala mesta (1 . . . reg\_size - 2) definirajte zanko for . . . . generate v kateri se nahaja povezovalni stavek:

```
U0: muxdff generic map (n_addr => 2) port map (S, D(i), clk, nCLR, Q_sig(i));
```

V povezovalnem stavku postavite signal **nPRESET='1'**. Parameter števila naslovov za izbiralnik ULM enote (**n\_addr**) postavite na 2, saj ima register 4 operacije.

10. Izdelajte datoteko testnih vrednosti (shift\_reg\_tb.tbw) in s simulacijo preverite pravilnost delovanja vseh operacij pomikalnega registra (pomik levo in desno, držanje vsebine, nalaganje vsebine).

11. V arhivu predloge naloge se nahaja datoteka **fifo.vhd**. V tej datoteki z uporabo povezovanja več (**fifo\_width**) izdelanih pomikalnih registrov realizirajte arhitekturo FIFO vmesnika:

Deklarirajte komponento izdelanega pomikalnega registra. Od vseh operacij pomikalnega registra sta za FIFO vmesnik uporabni samo pomik levo ('10') in ohranjanje vsebine ('00'). FIFO vmesnik bo vpisal nov podatek (pomakne vsebino eno mesto levo), ko je omogočen (nEnable = '0') in ko je signal za nalaganje aktiven (LOAD = '1'), sicer vsebino ohranja. Krmilni signal za način delovanja pomikalnih registrov (s) zapišite z uporabo (when ... else) stavka ali kot logično funkcijo (and, or, not ...).

12. Za povezovanje (fifo\_width) registrov (shift\_reg) definirajte zanko for ... generate v kateri se nahaja povezovalni stavek: port map (clk, nCLR, '0', fifo\_in(i), s, zeroes, Q(i));

V povezovalnem stavku postavite zaporedni vhod za pomik desno **sr\_in='0'**, na vhod za vzporedno nalaganje pa priključite splošno konstanto nič (**zeroes**). Tako konstanto ste definirali pri domači nalogi aritmetično-logične enote. Poleg povezovalnega stavka znotraj **for ... generate** zanke tvorite tudi elemente izhoda FIFO strukture (**fifo\_out**). Do posameznega elementa dvodimenzionalnega polja dostopate z definiranjem vseh indeksov polja elementa:

fifo out(i) <= Q(i)(fifo size - 1);

S prikazanim izrazom povežemo i-ti element izhoda FIFO strukture z MSB elementom i-tega pomikalnega registra v povezovalnem stavku.



Slika 5: Povezovalna shema pomikalnih registrov v strukturo FIFO vmesnika (levo) in končna entiteta FIFO strukture (desno).

13. Izdelajte datoteko testnih vrednosti (fifo\_tb.tbw) in s simulacijo preverite pravilnost delovanja 4-bitnega FIFO vmesnika velikosti 8 zlogov (brisanje, omogočanje, vpis vsebine in pomikanje vsebine v FIFO vmesniku).

## Razhroščevanje vsebine FIFO strukture:

Če želite sproti izpisovati vrednost dvodimenzionalnega polja (Q), ki je organizirano kot enodimenzionalno polje elementov (std\_logic\_vector) v oknu simulatorja iSim, v datoteko (fifo.vhd) vstavite spodnji procesni stavek.

```
PROCESS(0) --process for Logging the value of FIFO
      function array of slv to string( 0 : shift reg array type ) return string is
            use Std.TextIO.all;
            variable bv: bit vector(Q(Q'left)'range) := to bitvector(Q(Q'left));
             variable lp: line;
            begin
                   for i in O'RANGE loop
                                             --scroll the array of std logic vectors
                         bv := to bitvector(Q(i)); --convert to printable value
                                          --append dynamic string
                         write(lp, bv);
                                             --insert horizontal tab
                         write(lp, HT);
                   end loop;
                   return lp.all;
                                      --return the concatenated string
             end;
      BEGIN
            report array of slv to string(Q);
                                                   --write internal FIFO contents
END PROCESS;
```

Izraz (report) bo v konzolnem oknu simulatorja iSim izpisoval vrednosti spremenljivk, vedno ko se spremeni vrednost spremenljivke (Q) v spodnji obliki:

```
at 1 us(2): Note: 0000 0000 0000 0000 0000 0100 0001 (/fifo_tb/UUT/\l1(1)\/U0/).
```

V zgornji obliki je najprej povzet absolutni čas simulacije, nato sledi vsebina spremenljivke Q, ki je izpisana s TAB ločilom. Na koncu je podana enota, ki je dani izpis sprožila - torej v datoteki **fifo\_tb**, enota **UUT**, (**for - generate**) zanka z imenom **11** v prvi iteraciji (**1**) - instanca vezja U0. Če sledite po navodilih vezja nazaj, lahko ugotovite, da izpis izvira iz enote (**U0: muxdff**).

## Rezultati simulacij:

Simulacija delovanja pomikalnega registra:



Simulacija delovanja FIFO vmesnika:

