## NAČRTOVANJE DIGITALNIH VEZIJ

## **VAJA 3: PS2 TIPKOVNICA**

3.1 Ustvarite nov projekt (Vaja3\_1) in realizirajte sinhrono D spominsko celico (Dflipflop.vhd). Celica ima vhod za ponastavitev (nRST), ki v aktivnem stanju '0' postavi izhod celice (Q) na '0'. S proženjem celice na prednji rob signala ure (CLK) izvajamo prepis vhoda (D) na izhod (Q).



Ta naloga nima svoje UCF datoteke, zato uporabite pripravljeno testno VHDL datoteko (Dflipflop\_tb.vhd) in preverite pravilnost realizacije v simulatorju.

3.2 Ustvarite nov projekt (Vaja3\_2) in realizirajte N-bitni zaporedno-vzporedni pomikalni register (serial in – paralell out) v novi datoteki (shiftReg.vhd). Register ima serijski vhod (S\_IN) in poljubno velik vzporedni izhod (P\_OUT), ki ga določimo z vrednostjo spremenljivke PAR\_BITS. (prednastavljena vrednost spremenljivke je 8, kar predstavlja 8-biten paralelni izhod). Zaporedno-vzporedni register deluje tako, da se ob vsakem prednjem signalu ure (CLK) v MSB mesto vzporednega izhoda (P\_OUT) naloži vrednost zaporednega vhoda (S\_IN).



```
library IEEE;
use IEEE.STD_LOGIC_1164.ALL;
use IEEE.STD_LOGIC_UNSIGNED.ALL;
entity shiftReg is
  generic(
      PAR_BITS : integer := 8; --število bitov izhoda N bitnega
zaporedno-vsporednega pomikalnega registra
  port(
                 : in STD_LOGIC; --system clock input
      CLK
              : in STD_LOGIC; --clock signal from PS2 keyboard
              : in STD_LOGIC_VECTOR ((PARBITS-1) downto 0)
         --data signal from PS2 keyboard
end shiftReg;
architecture arch of shiftReg is
begin
end arch;
```

Delovanje serijsko-paralelnega registra preverite na ploščici Basys2, tako da spreminjate serijski vhod (S\_IN), ki se nahaja na stikalu SWO. Vhod signala ure pomikalnega registra (CLK) je vezan na tipko BTN3, medtem ko je 8-biten vzporedni izhod (P\_OUT) vezan na LED diode LDO do LD7 ploščice Basys 2.

3.3 Ustvarite nov projekt (Vaja3\_3) in realizirajte sinhroni 16 bitni števec (module\_m\_counter.vhd) po modulu M, ki šteje od 0 do pred nastavljene vrednosti M. Števec ima interni register (COUNTER) v katerem hranimo stanje štetja, vhod za ponastavitev (nRST), ki v aktivnem stanju '0' postavi vsebino štetja na 0 (CTR\_SIG <= X"0000"). Z vhodom za proženje štetja (CLK) izvajamo štetje navzgor na prednji rob za eno mesto levo kot kaže spodnja slika.



Vezje ima UCF datoteko, v kateri je vhod signala ure števca (CLK) vezan na tipko BTN3, vhod za ponastavitev (nRST) je vezan na stikalo SW0, medtem ko je vrednost števca prikazana na LED diodah ploščice Basys 2.

3.4 Ustvarite nov projekt (Vaja3\_4), uvozite datoteko PS2\_Keyboard.vhd in realizirajte branje tipk iz tipkovnice PS/2.

PS/2 (IBM Personal System/2) je vmesnik osebnih računalnikov za tipkovnice in miške. Priključek za PS/2 naprave je 6-pinski Mini-DIN. Računalnik mora tipkovnici zagotoviti 5 V napajanje ter ozemljitev. Osnovna komunikacija poteka serijsko po dveh linijah, in sicer podatkovni liniji (ps2\_data) ter uri (ps2\_clk). Tako ura, kot podatkovna linija sta v neaktivni fazi na visokem nivoju. Tipkovnica zagotovi uro in serijski podatek. Frekvenca ure tipkovnice je med 10 kHz in 16,7 kHz (perioda med 60 do 100 μs). Podatek se prične z start bitom (nizek nivo), nadaljuje z osmimi biti podatkov, paritetnim bitom ter stop bitom (visokim nivojem). Podatek posreduje najprej manj pomembni bit (LSB), podatke pa beremo ob spremembi ure iz visokega v nizki nivo. Ko se prenos zaključi se tako podatkovna linija kot ura postavita na visoki nivo.



Podatek iz tipkovnice je drugačen za pritisk tipke (make code) ali njeno sprostitev (release code). Trije različni načini kodiranja tipkovnice obstajajo. V naši nalogi se bomo osredotočili le na pritisk tipke. Podatek s tipkovnice je običajno osem biten. Dodatnih osem bitov je namenjenih za funkcijske tipke (običajno je to x"EO" ali x"FO"). Tipki PAUSE in PRNT SCRN sta izjemi in jih v tem sklopu vaj ne bomo obravnavali.



Arhitektura PS/2 tipkovnice je prikazana na spodnji shemi. Ura (ps2\_clk) in podatkovna linija (ps2\_data) sta najprej sinhronizirani s procesorsko uro (clk). Podatke iz podatkovne linije naložimo v premikalni register (shiftReg). Za preverjanje ali je preteklo 55 μs in bi moral biti podatek iz tipkovnice že prenesen uporabimo sinhroni 16 bitni števec (module\_m\_counter). S kombinacijskim vezjem preverjamo ali je pri prenosu podatka prišlo do napake. Iz deset bitnega registra, poimenovanega PS WORD preverimo ali se paritetni bit ujema z poslanimi podatki po enačbi:

```
ERROR <= not (not PS2_WORD(0) and PS2_WORD(10) and (ps2_word(9) xor
PS2_WORD(8) xor PS2_WORD(7) xor PS2_WORD(6) xor PS2_WORD(5) xor
PS2_WORD(4) xor PS2_WORD(3) xor PS2_WORD(2) xor PS2_WORD(1));</pre>
```

Ko preverimo, da je podatek pravilen lahko izhodni pin PS2\_code\_new postavimo na '1'. V registru ostane podatek toliko časa, dokler tipkovnica ne pošlje novega podatka, s katerim izvršimo prepis registra. Hitrost sistemske ure vpliva na čas prenosa podatka v register. Spremenljivka CLK\_FREQ mora biti vezana na sistemsko uro 50 MHz.

Vezje ima UCF datoteko, v kateri sta signala tipkovnice (PS2\_CLK in PS2\_DATA) vezana na PS/2 vhod ploščice Basys 2, medtem ko se vrednost podatka tipkovnice (PS2\_code) prikazuje na LED diodah LD0 do LD7 in vrednost signala PS2\_code\_new na led diodi N13.



```
library IEEE;
use IEEE.STD_LOGIC_1164.ALL;
entity PS2_KEYBOARD is
    c1k
                   in
                        STD_LOGIC;
                                                        --sistemska ura
    PS2_CLK
                        STD_LOGIC;
                                                        --ura iz PS/2
                  : in
tipkovnice
    PS2_DATA
                  : in
                       STD_LOGIC;
                                                        --podatek iz PS/2
tipkovnice
    PS2_code_new : out STD_LOGIC;
                                                        --zastavica da je nov
podatek pripravljen na ps2_code vodilu
                 : out STD_LOGIC_VECTOR(7 downto 0)); --podatkovno vodilo
    PS2_code
end PS2_KEYBOARD;
architecture arch of PS2_KEYBOARD is
begin
end arch;
```

3.5 Ustvarite nov projekt (Vaja3\_5) v katerem realizirajte pretvorbo kod tipkovnice v binarno ASCII kodo ter jih prikažite led diodah. ASCII (American Standard Code for Information Interchange) standard za kodiranje znakov in kontrolnih ukazov s 7-bitnim številom. ASCII definira 128 posameznih kod, od tega 95 znakov ter 33 kontrolnih ukazov. Ukaze prevedemo iz tipkovnice kot neposredne pritiske na tipko ali pa kot kombinacijo pritiskov tipk. Pretvorba v binarno ASCII je že realizirana v datoteki PS2\_KEYBOARD2ASCII.vhd, ki jo dodajte v vaš projekt.

Vezje ima UCF datoteko, v kateri sta signala tipkovnice (PS2\_CLK in PS2\_DATA ) vezana na PS/2 vhod ploščice Basys 2, medtem ko se vrednost ASCII kode (ASCII\_CODE) prikazuje na LED diodah LD0 do LD7 in vrednost signala ASCII\_NEW na led diodi N13.