### Grundlage

Die Grundlage dieses Tutorial sind alle Dokumente und Beschreibungen von easier-uvm von Doulos.

https://www.doulos.com/knowhow/systemverilog/uvm/easier-uvm/

Dieses Tutorial zeigt nur die Änderungen und Erweiterungen in der in Python geschriebenen Version.

Wir gehen davon aus eine Modul- oder Entity Beschreibung vorliegen zu haben.

In dem Tutorial ist dies die VHDL Entity einer master-slave-config\_control Komponente.

```
library IEEE;
use IEEE.std_Logic_1164.all;
use IEEE.numeric_std.all;
entity ms_cfg_ctrl is
    generic (
        g_data_width : integer:= 8;
        g_conf_width : integer:= 16
        );
    port (
        clock : in std_logic;
        reset : in std_logic;
        remaster
        ma_get_data : in std_logic_vector(g_data_width-1 downto 0);
        ma_send_data : out std_logic_vector(g_data_width-1 downto 0);
        o_enable : out std_logic_vector(3 downto 0) ;
        o_enable : out std_logic_vector(g_data_width-1 downto 0);
        sl_get_data : in std_logic_vector(g_data_width-1 downto 0);
        sl_send_data : out std_logic_vector(g_data_width-1 downto 0);
        sl_send_data : out std_logic_vector(g_data_width-1 downto 0);
        sel : in std_logic_vector(g_data_width-1 downto 0);
        enable : in std_logic_vector(g_data_width-1 downto 0);
        enable : in std_logic_vector(g_data_width-1 downto 0);
        enable : in std_logic_vector(g_data_width-1 downto 0);
        reg_data : out std_logic_vector(g_conf_width-1 downto 0);
        reg_data : in std_logic_vector(g_conf_width-1 downto 0);
        reg_data : in std_logic_vector(f_downto 0)
```

## Design Beschreibung

Als erstes erstellen wir eine Datei mit dem Namen entity\_desc.txt

Am einfachsten eine Kopie der Entity und dann umformatieren.

Das Format ist eine Erweiterung der Pin Liste von easier-uvm.

Die Pinlist (pinlist.txt) wird generiert!

```
ENTITY = <entity name>

DEV = <define-name> <value>

PAR = <generic-name> <value>
!<AGENT name> [passive | active] [reset]
```

passive oder active bestimmt ob der Agent einen 'Driver' und 'Sequencer' oder nur einen 'Monitor' hat.

Werden Eingangssignale getrieben muss active gewählt werden.

Reset kann nur bei einen einzigen aktiven Agent angegeben werden der den clock und reset treibt. Wenn es sich um ein bottom-up Design handelt ist es später von Vorteil dafür einen eigenen Agent zu haben und nicht mit einem andern funktionalen Block zu vermischen.

Wird clock\_reset gewählt, wird dieser generiert!

<SV-interface-name> der Name der Variablen im virtuellen Interface. Es ist möglich innerhalb eines Agent die selben Namen wie bei einem anderen Agent zu verwenden, zB. bei gleicher Funktionalität. Bei Wiederverwendung auf Top-Level kann es aber zu Komplikationen kommen. Deshalb sind eigenständige und eindeutigen Namen zu bevorzugen.

Es ist eine der Signalrichtungen in out inout anzugeben

Der <reset value> wird bei Ausgängen bei der Reset Überprüfung und bei Eingängen im Treiber und Sequenzer verwendet.

Die Datei entity\_desc.txt zur ersten Beschreibung der Testumgebung wird später nicht mehr verwendet, kann aber für eine geänderte Neugenerierung benutzt werden.

# Template TPL Generierung

Als zweites rufen wir das script uvm\_setup.py auf oder gen\_uvm.py --setup.

Siehe im Verzeichnis example das script gen.cmd .

Das Script generiert ein Verzeichnis mit dem Namen uvm\_<entity-name>. In unserem Beispiel uvm\_ms\_cfg\_ctrl.

Innerhalb des Verzeichnisses ist nun für jeden Agent eine Template Datei <agent>.tpl und das Standard Testbench Template common.tpl vorhanden.

gen\_tb.com als Beispiel für den weitern Aufruf.

pinlist.txt für das Portmapping.

wave.do als Vorlage für die Waveforms.

Das Verzeichnis DUT beinhaltet ein SV-Package für die reset-Werte als Template

und das File files.f mit der "Design File List" ebenfals als Template.

Im Beispiel muss nun noch die VHDL Datei ms\_cfg\_ctrl.vhd nach DUT/ kopiert oder der Pfad zum Sourcecode in file.f ergänzt werden.

Im Beispiel ist die Datei common\_defines.sv mit dem Inhalt

`define d\_data\_width 8

'define d conf width 16

angelegt.

Die Datei wird später unter

`include "../dut/common\_defines.sv"

eingebunden. Der Pfad ist anzupassen und mit den Definitionen in common.tpl abzugleichen.

#### Fasier UVM

Easier UVM kann nun benutzt werden.

>perl ../easier\_uvm\_gen.pl master.tpl slave.tpl target.tpl register.tpl clock\_reset.tpl

Das Script setzt ein include-Verzeichnis voraus mit allen definierten Dateien.

Es wird die Warning ausgegeben

WARNING! SPECIFIED INCLUDE FILE ms\_cfg\_ctrl\_inc\_test.sv NOT FOUND

Continue? (y/n) [n]

Es müssen nun die erforderlichen include dateien angelegt werden.

### gen uvm (in der Entwicklung Version 0.1.0)

Das python script gen\_uvm.py legt alle Dateien an:

../../uvm\_scripts/gen\_uvm.py master.tpl slave.tpl target.tpl register.tpl clock\_reset.tpl

Die erste Abfrage nach <entity-name>\_pkg.sv ist mit y zu beantworten. Die Datei kann dann mit <entity-name>\_pkg.svh im Verzeichnis DUT verglichen bzw. zusammengeführt werden.

Nun werden alle Dateien für die Agents und dem Top Level unter include/ erstellt.

Im Unterschied zu easier\_uvm wird für jeden Agent und Toplevel ein eigenes Verzeichnis angelegt.

Sind die Dateien vorhanden wird die Generierung jeweils übersprungen.

Anschließend wird die Testbench unter <project oder enity name>\_tb/ generiert

### Individuelle Automatisation

Globale Variablen sind in der Datei header\_cfg.py hinterlegt.

Die Werte sind anzupassen:

PROJECT NAME = Name der Entity oder eines Projects

Daten die so etwas wie ein Impressum darstellen:

copyright = Firma oder Person author = Wer hat die TB erstellt

email = des Autors

tel = des Autors, der Firma

dept = Department, Abteilung, Firma

company = Firma

year = Datum von Projekt Begin version = von was auch immer

clock = Portname des Taktes - wichtig auch wenn nicht vorhanden reset = Portname des Reset - wichtig auch wenn nicht vorhanden

clock\_reset = Name des Agent Moduls für den clock-reset Treiber

json enable = 0 wenn kein Datenbank-Image geschrieben werden soll, 1 wenn doch

script\_path = "..." vollständiger oder indirekter Pfad zu den uvm-scripten.

Bei indirektem Pfad ist vom Verzeichnis des Aufrufes auszugehen.

tool = "perl" oder sys.executable wenn python verwendet wird

genscript = "easier\_uvm\_gen.pl" oder "gen\_uvm.py"

script\_path = environ.get( "GEN\_UVM\_PATH", join("..","..","uvm\_scripts") )

Die Environment Variable GEN\_UVM\_PATH sollte gesetzt sein ansonsten wird

das script in ../../uvm\_scripts/ erwartet.

compatible = 1 # 0 -> not compatible : 1 -> compatible to easier\_uvm

### Beispiel

#### cmd.exe oder Terminal starten

Es wurde das Verzeichnis uvm\_ms\_cfg\_ctrl erstellt und die JSON Datei uvm\_ms\_cfg\_ctrl.json geschrieben.

```
.../example/uvm_ms_cfg_ctrl
|- dut
|- common_defines.sv
|- files.f
|- ms_cfg_ctrl_pkg.svh
|- clock_reset.tpl
|- common.tpl
|- gen_tb.cmd
|- master.tpl
|- pinlist.txt
|- register.tpl
|- slave.tpl
|- target.tpl
|- uvm_ms_cfg_ctrl.json
|- wave.do
```

Wenn diese ersten Schritte mit Erfolg beendet wurden sollte das generierte script gen\_tb.cmd oder gen\_tb.sh vorhanden sein. Diese sind nun immer aufzurufen bzw deren Inhalt. Vorher ist aus dem Verzeichnis example die Datei ms\_cfg\_ctrl.vhd nach dut zu kopieren.

Die tpl Dateien sind nur ein Beispiel welche Dateien und Einstellungen verwendet werden könnten.

Alle Möglichkeiten sind in den Beispielen von easier\_uvm von Doulos aufgezeigt.

Eine genauere Aufstellung für gen\_uvm folgt!

Bei EasierUVM ist nun die Kodierung der definierten include-files die erste Aufgabe des Verifizierers.

## Template Generierung

gen\_uvm hat eine eingebaute template class, "class uvm\_template(object):". Diese generiert alle include-Dateien die in den TPL-Dateien definiert wurden. Der Inhalt ist:

Ist eine Datei uvm\_template.py vorhanden wird diese als Templategenerator verwendet. Mit einer Projektbezogenen Datei z.B myproject\_template.py kann die Generierung angepasst werden.

In der Konfigurationsdatei header.cfg.py ist der Eintrag dafür

```
tmplt_include_file = 'myproject_template'
```

Die Datei der template\_class kann jeden <namen>[.py] besitzen. Sie ist in der Konfiguration header\_cfg.py benannt (tmplt\_include\_file = "myproject\_template") oder in der TPL Datei common.tpl (tmplt\_include\_file = uvm\_template)

Ist das Laden der template class nicht möglich wird die interne class uvm\_template verwendet.

Es ist die Datei uvm\_template.py als Vorlage vorhanden. Bei der Erstellung einer projectbezogenen Klasse ist die Zeile 1 bis 75 zu kopieren und die eigenen Unterprogramme entwickeln.

Folgende Definitionen sind als funktionierende Module vorhanden:

```
template_prototype
driver inc inside class
driver_inc_after_class
if_inc_before_interface
if_inc_inside_interface
monitor_inc_inside_class
monitor_inc_after_class
trans_inc_before_class
trans inc inside class
trans_inc_after_class
agent_seq_inc
tb_inc_before_run_test
agent scoreboard inc inside class
agent_scoreboard_inc_after_class
common_define
agent copy config vars
top_env_scoreboard_inc_inside_class
top_env_scoreboard_inc_after_class
top_env_append_to_connect_phase
agent_cover_inc_inside_class
test_inc_inside_class
```

### QuestaSim Unterstützung

Der Simulator QuestaSim (ModelSim) wird besonders unterstützt da er in der Entwicklung benutzt wurde.

Es wird eine wave.do Datei einmalig erstellt und dann bei jedem aufruf nach .../ct>\_tb/sim kopiert. Bearbeitungen nur an dieser Datei vornehmen.

run\_batch.cmd oder run\_batch.sh starten eine Simulation im Batch-Mode.

run\_gui.cmd oder run\_gui.sh starten die Simulation in der GUI

Im Verzeichnis .../ct>\_tb/sim werden bei jedem Aufruf von gen\_uvm.py die Dateien upgedated. Dies sind:

batch.do kontrolliert die Batch-Simulation TCL proc() Sammlung für die GUI/Batch Simulation common.tcl compile.do kontrolliert nur Generation und Kompilation kompiliert das Design und die Testbench compile.tcl gui.do kontrolliert die GUI-Simulation startet GUI Simulation (WIN) vgui.cmd vgui.do von vgui.cmd bzw. vgui.sh verwendet vgui.sh startet GUI Simulation (LINUX) wave.do wave forms, kopie aus ../../

Alle Simulationsergebnisse sind ebenfalls im Verzeichnis .../
yroject> tb/sim zu finden.