

# ΠΟΛΥΤΕΧΝΕΙΟ ΚΡΗΤΗΣ ΗΡΥ 302: ΟΡΓΑΝΩΣΗ ΥΠΟΛΟΓΙΣΤΩΝ ΕΑΡΙΝΟ ΕΞΑΜΗΝΟ 2020-2021

Παρεμβάσεις: Κυπριανός Παπαδημητρίου

# Εργασία #2: Σχεδίαση επεξεργαστή πολλαπλών κύκλων και μετατροπή του σε pipeline

Χωρίζεται σε 2 φάσεις

# 4<sup>η</sup> φάση: χρόνος ολοκλήρωσης 8 ημέρες

«Σχεδίαση επεξεργαστή πολλαπλών κύκλων»

- Μελετήστε πρώτα καλά όλη την εκφώνηση -

# Σκοπός της 4<sup>ης</sup> φάσης

Μετατροπή του επεξεργαστή ενός κύκλου που σχεδιάσατε στην Εργασία#1 σε επεξεργαστή πολλαπλών κύκλων.

# Προαπαιτούμενα

Λειτουργική σχεδίαση επεξεργαστή ενός κύκλου

# Διεξαγωγή

# A) Μετατροπή του datapath του επεξεργαστή ενός κύκλου σε datapath πολλαπλών κύκλων

Μελετήστε το datapath που κατασκευάσατε στην Εργασία#1 και προσθέστε καταχωρητές μεταξύ των βαθμίδων όπου χρειάζεται, <u>ώστε να κρατάτε τις τιμές για κάποια σήματα που παράγονται από μια βαθμίδα</u> και πρέπει να χρησιμοποιηθούν σε επόμενη βαθμίδα. Μπορείτε να κάνετε όσες επιπλέον αλλαγές κρίνετε απαραίτητες, είτε εσωτερικά σε επίπεδο σχεδίασης του datapath είτε σε επίπεδο διεπαφής. Ονομάστε το αρχείο σας **DATAPATH MC.vhd**.

# B) Σχεδιασμός και υλοποίηση της μονάδας ελέγχου (control)

Σχεδιάστε τη μονάδα ελέγχου, η οποία θα είναι μια Μηχανή Πεπερασμένων Καταστάσεων (FSM) που θα ελέγχει τη ροή εκτέλεσης της κάθε εντολής γεννώντας τα απαιτούμενα σήματα ελέγχου σε κάθε κύκλο ρολογιου. Η FSM έχει σαν είσοδο την εντολή (opcode), πιθανώς flags όπως το Zero, κ.λ.π., και σαν εξόδους όλα τα σήματα ελέγχου του Datapath. Η FSM μπορεί να είναι τύπου Moore. Ονομάστε το αρχείο σας **CONTROL MC.vhd**.

# Γ) Ολοκλήρωση και έλεγχος ορθότητας

Συνδέστε το datapath με το control για να υλοποιήσετε την πλήρη λειτουργία ενός επεξεργαστή πολλαπλών κύκλων. Ονομάστε το αρχείο σας **PROCESSOR MC.vhd**. Η κύρια μνήμη θα πρέπει να

βρίσκεται εκτός αυτού του module.

Δείξτε την ορθότητα της σχεδίασης σας με τα προγράμματα αναφοράς της Εργασίας#1 και επίσης δημιουργήστε τουλάχιστον ένα ακόμη δικό σας πρόγραμμα αναφοράς το οποίο θα περιλαμβάνει όλες τις εντολές του ISA τουλάχιστον από μία φορά.



το μόνο που χρειάζεται είναι να

- 1. μειώσω τον κύκλο ρολογιού
- 2. να χωρίσω σε στάδια τα μέρη του επεξεργαστή, ώστε να εκτελείται ένα στάδιο σε κάθε κύκλο ρολογιού
- 3. να αλλάξω το datapath προσθέτοντας τους απαραίτητους καταχωρητές ώστε να σώζω σημαντικές πληροφορίες για όσο εκτελείται μία εντολή
- 4. να χρησιμοποιήσω FSM μέσα στο control ώστε να κρατάω το LdEn απενεργοποιημένο όσο εκτελείται η εντολή 🗡

| Opcode | FUNC   | ΕΝΤΟΛΗ | ПРАЕН                                                                               |
|--------|--------|--------|-------------------------------------------------------------------------------------|
| 100000 | 110000 | add    | $RF[rd] \leftarrow RF[rs] + RF[rt]$                                                 |
| 100000 | 110001 | sub    | $RF[rd] \leftarrow RF[rs] - RF[rt]$                                                 |
| 100000 | 110010 | and    | RF[rd] ← RF[rs] AND RF[rt]                                                          |
| 100000 | 110011 | or     | $RF[rd] \leftarrow RF[rs] \mid RF[rt]$                                              |
| 100000 | 110100 | not    | RF[rd] ←! RF[rs]                                                                    |
| 100000 | 110101 | nand   | RF[rd] ← RF[rs] NAND RF[rt]                                                         |
| 100000 | 110110 | nor    | RF[rd] ← RF[rs] NOR RF[rt]                                                          |
| 100000 | 111000 | sra    | RF[rd] ← RF[rs] >>1                                                                 |
| 100000 | 111001 | srl    | RF[rd] ← RF[rs] >>1 (Logical, zero fill MSB)                                        |
| 100000 | 111010 | sll    | RF[rd] ← RF[rs] <<1 (Logical, zero fill LSB)                                        |
| 100000 | 111100 | rol    | RF[rd] ← Rotate left(RF[rs])                                                        |
| 100000 | 111101 | ror    | RF[rd] ← Rotate right(RF[rs])                                                       |
| 111000 | -      | li     | RF[rd] ← SignExtend(Imm)                                                            |
| 111001 | -      | lui    | RF[rd] ← Imm << 16 (zero-fill)                                                      |
| 110000 | -      | addi   | $RF[rd] \leftarrow RF[rs] + SignExtend(Imm)$                                        |
| 110010 | -      | nandi  | RF[rd] ← RF[rs] NAND ZeroFill(Imm)                                                  |
| 110011 | -      | ori    | RE[rd] ← RE[rs]   ZeroFill(Imm)                                                     |
| 111111 | -      | b      | PC ← PC + 4 + (SignExtend(Imm) << 2)                                                |
| 000000 | -      | beq    | if (RF[rs] == RF[rd])     PC ← PC + 4 + (SignExtend(Imm) << 2) else     PC ← PC + 4 |
| 000001 | -      | bne    | if (RF[rs] != RF[rd])                                                               |
| 000011 | -      | 1b     | RF[rd] ← ZeroFill(31 downto 8) & MEM[RF[rs] + SignExtend(Imm)](7 downto 0)          |
| 000111 | -      | sb     | MEM[RF[rs] + SignExtend(Imm)] ← ZeroFill(31 downto 8) & RF[rd] (7 downto 0)         |
| 001111 | -      | lw     | RF[rd] ← MEM[RF[rs] + SignExtend(Imm)]                                              |
| 011111 | -      | sw     | $MEM[RF[rs] + \mathit{SignExtend}(Imm)] \leftarrow RF[rd]$                          |



# Σήματα που πρέπει να ελέγχονται από τα states!





MEM STAGE READ –MEM\_data\_reg\_we

# 5<sup>η</sup> φάση: χρόνος ολοκλήρωσης 12 ημέρες

«Σχεδίαση επεξεργαστή pipeline»

- Μελετήστε πρώτα καλά όλη την εκφώνηση -

# Σκοπός της 5<sup>ης</sup> φάσης

Μετατροπή του επεξεργαστή πολλαπλών κύκλων σε pipeline επεξεργαστή.

#### Προαπαιτούμενα

Λειτουργική σχεδίαση επεξεργαστή πολλαπλών κύκλων

# Διεξαγωγή

#### A) Αλλαγές στο datapath του επεξεργαστή πολλαπλών κύκλων

Προσθέστε του κατάλληλους καταχωρητές pipeline όπου κρίνετε ότι χρειάζεται ώστε για όλες τις βαθμίδες του datapath που υλοποιήσατε στην 4<sup>η</sup> φάση η έξοδος της κάθε βαθμίδας να γίνεται είσοδος στην επόμενη. Λάβετε επιπρόσθετα υπόψη ότι χρειάζεται προώθηση (forwarding) ή/και stalls για την αντιμετώπιση των κινδύνων δεδομένων (data hazards). Βάσει αυτού υλοποιήστε τις απαιτούμενες επεκτάσεις στη σχεδίαση σας. Ονομάστε το αρχείο σας **DATAPATH\_PIPELINE.vhd**.

#### **Β) Σχεδιασμός και υλοποίηση της μονάδας ελέγχου (control)**

Σχεδιάστε τη μονάδα ελέγχου ώστε να δημιουργεί τα απαιτούμενα σήματα ελέγχου για κάθε εντολή. Μπορείτε να χρησιμοποιήσετε είτε τη μονάδα ελέγχου του επεξεργαστή ενός κύκλου (Εργασία#1) είτε τη μονάδα ελέγχου του επεξεργαστή πολλαπλών κύκλων (4<sup>η</sup> φάση) ως σημείο εκκίνησης. Ανάλογα με τη σχεδίαση της μονάδας ελέγχου που θα χρησιμοποιήσετε ως σημείο εκκίνησης, θα χρειαστεί να κάνετε και τις απαιτούμενες αλλαγές. Θα πρέπει να ακολουθήσετε τη θεωρία και να σχεδιάσετε το control για τον pipeline επεξεργαστή ανάλογα με τα παραδείγματα που παρουσιάστηκαν στο μάθημα. Λάβετε υπόψη ότι υπάρχουν και data hazards μεταξύ εντολών που μπορούν να αντιμετωπιστούν με forwarding ή/και με stalls, και πιθανό να χρειαστούν επιπλέον επεκτάσεις στο control (ανάλογα με τη συνολική σχεδίαση του επεξεργαστή σας). Αγνοήστε τα control hazards. Ονομάστε το αρχείο σας **CONTROL PIPELINE.vhd**.

Προτείνεται να βασιστείτε στην μονάδα ελέγχου του επεξεργαστή ενός κύκλου ως σημείο εκκίνησης.

# Γ) Ολοκλήρωση και έλεγχος ορθότητας

Συνδέστε το datapath με το control ώστε να υλοποιήσετε την πλήρη λειτουργία ενός pipeline επεξεργαστή. Ονομάστε το αρχείο σας **PROCESSOR\_PIPELINE.vhd**.

Δείξτε την ορθότητα της σχεδίασης σας με ένα δικό σας πρόγραμμα αναφοράς τα οποίο θα περιλαμβάνει μόνο τις εντολές li, lw, sw, add πολλές φορές ώστε να φανεί η λειτουργία του pipeline και η αντιμετώπιση των κινδύνων δεδομένων.

#### Αναλυτική περιγραφή παραδοτέων Εργασίας #2

# - Ακολουθήστε τις οδηγίες όπως είναι ακριβώς -

Ο τελικός φάκελος που θα υποβάλετε θα φέρει το επίθετο και τον αριθμό μητρώου σας π.χ. christodoulou\_2019123456. Κάνετε zip τον φάκελο (συγκεκριμένα zip, και όχι rar ή 7z ή οτιδήποτε άλλο). Προσοχή: το επίθετο σας να είναι σε greeklish και επίσης παρεμβάλλετε το σύμβολο "\_" μεταξύ του επιθέτου και του ΑΜ. Εσωτερικά δημιουργείστε 3 υποφακέλους: REPORT, SOURCES, WAVEFORMS, και οι 3 με κεφαλαία γράμματα. Προσέξτε την ονομασία του φακέλου να είναι σωστή και πλήρης. Αν υπάρχει λάθος ο κώδικάς σας δεν θα βαθμολογηθεί.

#### 1. Αναφορά (μέχρι 6 σελίδες, PDF)

Βάλτε την στον υποφάκελο REPORT. . Η αναφορά δεν θα περιλαμβάνει κώδικα, εκτός αν είναι code snippet μέχρι 10 γραμμές και ακολουθείται από τον αντίστοιχο σχολιασμό. Η αναφορά πρέπει να περιλαμβάνει block diagrams που να αποτυπώνουν καλά και περιεκτικά τη δουλειά σας, π.χ. κάποια σήματα και συνδέσεις που θεωρείτε σημαντικά να δείξετε, ή, νέα modules που φτιάξατε που δεν αναφέρονται ρητά στην εκφώνηση.

#### 2. Κώδικας VHDL

Όλα τα αρχεία vhd που έχετε δημιουργήσει στον φάκελο SOURCES, οργανωμένα σε υποφακέλους όπως περιγράφεται παρακάτω.

#### Περιεχόμενα φακέλου SOURCES

- 1. Φάκελος **MC:** όλα τα αρχεία vhd για τον επεξεργαστή πολλαπλών κύκλων
- 2. Φάκελος **PIPELINE**: όλα τα αρχεία vhd για τον pipeline επεξεργαστή
- Κανένας από τους παραπάνω φακέλους δεν πρέπει να περιέχει υποφακέλους.
- Κάθε φάκελος από τους παραπάνω θα περιέχει ένα (1) μόνο testbench : το τελικό με το οποίο ελέγξατε την αντίστοιχη σχεδίαση: τον MC και τον PIPELINE
- Δεν χρειάζεται να υποβάλλετε τα .vhd αρχεία που υποβάλλατε στην Εργασία#1 εκτός αν τα έχετε τροποποιήσει. Σε αυτή την περίπτωση δημιουργήστε ένα επιπλέον φάκελο μέσα στον φάκελο SOURCES με όνομα SUBMODULES και βάλτε τα εκεί. Κάθε .vhd αρχείο στο φάκελο SUBMODULES θα πρέπει να περιέχει σε σχόλια μια σύντομη περιγραφή και αιτιολόγηση των αλλαγών που έγιναν, και επίσης σε ένα αρχείο .txt.

# 3. Κυματομορφές Προσομοίωσης και Προγράμματα Αναφοράς

Στον φάκελο WAVEFORMS βάλετε τις κυματομορφές προσομοίωσης. Θα σας βοηθήσει η χρήση του Waveform Configuration File (.wcfg) που προσφέρει η Xilinx, για ν' αποθηκεύετε τα σήματα σε αρχείο. Στον ίδιο φάκελο θα βρίσκονται και τα προγράμματα αναφοράς που δημιουργήσατε, συνοδευόμενο το καθένα από ένα text αρχείο που θα περιλαμβάνει τις assembly εντολές του προγράμματος αναφοράς. Στον φάκελο WAVEFORMS δεν θα υπάρχουν υποφάκελοι. Σημείωση: το αρχείο .wcfg το κάνετε "Load" μετά από compile, για να εμφανίζονται αυτόματα τα σήματα που θέλετε να παρακολουθείτε στην προσομοίωση.