## Двоичная трансляция

Курс «Программное моделирование вычислительных систем»

Григорий Речистов grigory.rechistov@phystech.edu

29 февраля 2016 г.



- 1 Интерпретация, компиляция, трансляция
- Шаблонная трансляция
- 3 Трансляция с IR
- 4 Трудности ДТ
- 5 Заключение



## На (поза)прошлой лекции

- Интерпретаторы медленная штука
- Рассмотренные улучшения основаны на повторном использовании уже полученных результатов
- Существуют устоявшиеся идиомы для представления моделируемого архитектурного состояния



#### Вопросы

■ Сколько бит в машинном слове?



#### Вопросы

- Сколько бит в машинном слове?
- Что лучше ММІО или РІО?



#### Вопросы

- Сколько бит в машинном слове?
- Что лучше ММІО или РІО?
- Может ли архитектура быть и не little, и не big-endian?



#### Что удалось соптимизировать в интерпретаторе

- $Fetch \leftarrow оптимизировано$
- **Decode** ← оптимизировано
- Execute
- Writeback
- Advance PC



#### Что удалось соптимизировать в интерпретаторе

- Fetch
- Decode
- **Execute**  $\rightarrow$  осталось соптимизировать
- Writeback  $\rightarrow$  осталось соптимизировать
- **Advance PC**  $\rightarrow$  осталось соптимизировать



# Интерпретация и трансляция в языках высокого уровня

- BASIC, CPython, Shell...
  - Прочитать строку распознать команды исполнить
  - Медленно работает, но больше «интерактивности»
- Fortran, C. Pascal...
  - Первый проход: распознавание команд языка и преобразование их в машинный код
  - Второй проход: исполнение машинного кода



# Двоичная трансляция

- Входной язык гостевой машинный код
- Целевой язык хозяйский машинный код
- ДТ перевод кода гостевой программы, записанной в гостевой ISA, в эквивалентный код в терминах хозяйской ISA
- Ради чего: многократное исполнение результатов трансляции



# Статическая и динамическая ДТ

- *Статическая* трансляция исполняется заранее, до исполнения первой инструкции
- Результат статической трансляции сохраняется на диске
- Динамическая трансляция происходит непосредственно во время симуляции
- Результат динамической трансляции хранится в памяти
- Динамическая трансляция чередуется с исполнением генерированного кода



# Фазы динамической ДТ





## Алгоритм 1: шаблонная трансляция





# Алгоритм 1: шаблонная трансляция

start addr — гостевой адрес начала кода

```
    start buf — хозяйский буфер

translate(start_addr, start_buf) {
    PC = start_addr; bufptr = start_buf;
    while (!enough) {
        instr = fetch(PC):
        (opcode, operands) = decode(instr);
        (template, length) = templates[opcode];
        memcpy(bufptr, template, length);
        patch_operands(bufptr, operands);
        PC += instr_length;
        bufptr += length;
    }
    memcpy(bufptr, glue_capsule, glue_length);
```



```
execute(start_buf) {
    load_simulated_state();
    goto start_buf;
}
```



```
execute(start_buf) {
    load_simulated_state();
    goto start_buf;
}
или
typedef void (*fblock)(void);
execute(start_buf) {
    load_simulated_state();
    ((fblock)start_buf)();
```



#### Капсула

Гостевой код, Intel 64 (64 бит) Хозяйский код, IA-32 (32 бит)

```
push RBX_OFF(%ebp);
                                                                   (1)
                                   push (RBX_OFF+4)(%ebp);
                                                                   (2)
                                   call v2h;
                                                                   (3)
                                   movl (%eax), %edx;
                                                                   (4)
addq (%rbx), %rax
                                                                   (5)
                                   movl 4(%eax), %ebx;
                                   addl %edx, RAX_OFF(%ebp);
                                                                   (6)
                                   addcl %ebx, 4+RAX_OFF(%ebp);
                                                                   (7)
                                                                   (8)
                                   addl $3, RIP_OFF(%ebp);
```



#### Капсула

Гостевой код, Intel 64 (64 бит) Хозяйский код, IA-32 (32 бит)



Вопрос: что из семантики ADDQ забыто в описании капсулы?



#### Подстановка аргументов в капсулу

#### Регистры:

```
c5 f4 58 c8 vaddps %ymm0,%ymm1,%ymm1
c5 f4 58 c9 vaddps %ymm1,%ymm1,%ymm1
c5 f4 58 cf vaddps %ymm7,%ymm1,%ymm1
```



#### Регистры:

```
vaddps %ymm0,%ymm1,%ymm1
c5 f4 58 c8
                vaddps %ymm1,%ymm1,%ymm1
c5 f4 58 c9
c5 f4 58 cf
                vaddps %ymm7,%ymm1,%ymm1
                vaddps %ymm8,%ymm1,%ymm1
c4 c1 74 58 c8
c4 c1 74 58 cf
                vaddps %ymm15,%ymm1,%ymm1
c5 f4 58 c8
                vaddps %ymm0,%ymm1,%ymm1
c5 ec 58 d0
                vaddps %ymm0,%ymm2,%ymm2
c5 c4 58 f8
                vaddps %ymm0,%ymm3,%ymm3
```



#### Подстановка аргументов в капсулу

```
Регистры:
```

```
c5 f4 58 c8
                vaddps %ymm0,%ymm1,%ymm1
                vaddps %ymm1,%ymm1,%ymm1
c5 f4 58 c9
c5 f4 58 cf
                vaddps %ymm7,%ymm1,%ymm1
                vaddps %ymm8,%ymm1,%ymm1
c4 c1 74 58 c8
                vaddps %ymm15,%ymm1,%ymm1
c4 c1 74 58 cf
c5 f4 58 c8
                vaddps %ymm0,%ymm1,%ymm1
c5 ec 58 d0
                vaddps %ymm0,%ymm2,%ymm2
c5 c4 58 f8
                vaddps %ymm0,%ymm3,%ymm3
c4 e1 74 58 c8
                vaddps %ymm0,%ymm1,%ymm1 # Мнемоника та же!
```



## Подстановка аргументов в капсулу

```
Регистры:
 c5 f4 58 c8
                  vaddps %ymm0,%ymm1,%ymm1
                  vaddps %ymm1,%ymm1,%ymm1
 c5 f4 58 c9
 c5 f4 58 cf
                  vaddps %ymm7,%ymm1,%ymm1
                 vaddps %ymm8,%ymm1,%ymm1
 c4 c1 74 58 c8
                  vaddps %ymm15,%ymm1,%ymm1
 c4 c1 74 58 cf
 c5 f4 58 c8
                  vaddps %ymm0,%ymm1,%ymm1
 c5 ec 58 d0
                  vaddps %ymm0,%ymm2,%ymm2
 c5 c4 58 f8
                  vaddps %ymm0,%ymm3,%ymm3
 c4 e1 74 58 c8
                  vaddps %ymm0,%ymm1,%ymm1 # Мнемоника та же!
Литералы:
 67 c7 85 00 01 00 00 dd cc bb aa movl $0xaabbccdd,0x100(%ebp)
```



# Алгоритм 2: JIT. Генерация IR





#### Алгоритм 2: JIT. Стадия симуляции



#### Оптимизации



instr1 instr2 instr3 instr4 instr5 branch

<instr1> inc PC\_OFF(%r14) <instr2> inc PC\_OFF(%r14) <instr3> inc PC\_OFF(%r14) <instr4> inc PC\_OFF(%r14) <instr5> inc PC\_OFF(%r14) <br/>dranch>

<instr1> <instr2> <instr3> <instr4> <instr5> add \$5, PC\_OFF(%r14) <branch>



## Связь между блоками трансляции





## Почему оптимизации при ДТ затруднительны

- В отличие от ЯВО, машинный код содержит меньше информации об исходном алгоритме
- Нельзя делать многие предположения, необходимые для компиляторных оптимизаций, без нарушения корректности
- В случае динамической ДТ оптимизации ограничены длительностью их работы



## Почему оптимизации при ДТ затруднительны

- В отличие от ЯВО, машинный код содержит меньше информации об исходном алгоритме
- Нельзя делать многие предположения, необходимые для компиляторных оптимизаций, без нарушения корректности
- В случае динамической ДТ оптимизации ограничены длительностью их работы
- Адреса переменных их нет
- Границы процедур их нет
- Адреса переходов известна только часть из них



# Самомодифицирующийся код (self modifying code)





# Самомодифицирующийся код (self modifying code)





# Обнаружение кода 1

- Найти границы инструкций
- Отличить код от данных





# Обнаружение кода 2



По этой причине статическое пре-декодирование не всегда возможно





Hет трансляции 0х $200 \rightarrow ?$ 



















#### Исполнение 1: интерпретация с трассированием





Исполнение N: обнаружение «горячих» участков трассы





Трансляция трассы в блоки





#### Подстановка новых блоков в трассу





#### Итоги

- Интерпретация, компиляция, трансляция
- Двоичная трансляция
- Статическая и динамическая трансляция
- Шаблон, капсула
- Промежуточное представление
- Самомодифицирующийся код
- Обнаружение кода
- Сложности оптимизации кода при ДТ



# Литература I

Jim Smith and Ravi Nair. Virtual Machines: Versatile Platforms for Systems and Processes. Morgan Kaufmann - 2005





# Литература II

- Fabrice Bellard. QEMU, a Fast and Portable Dynamic Translator http://www.usenix.org/publications/library/proceedings/usenix05/tech/freenix/full\_papers/bellard/bellard.pdf
- Anton Chernoff and Ray Hookway. DIGITAL FX!32 Running 32-Bit x86 Applications on Alpha NT http:
  //www.usenix.org/publications/library/proceedings/usenix-nt97/full\_papers/chernoff/chernoff.pdf



# Литература III



Leonid Baraz [et al.] IA-32 Execution Layer: a Two-Phase Dynamic Translator Designed to Support IA-32 Applications on Itanium®-Based Systems.

http://www.microarch.org/micro36/html/pdf/goldenberg-IA32ExecutionLayer.pdf



# На следующей лекции

Ещё быстрее! Прямое исполнение





# Спасибо за внимание!

Слайды и материалы курса доступны по адресу http://is.gd/ivuboc

Замечание: все торговые марки и логотипы, использованные в данном материале, являются собственностью их владельцев. Представленная здесь точка зрения отражает личное мнение автора, не выступающего от лица какой-либо организации.

