# Параллельная симуляция. Многопроцессорные гостевые системы Курс «Программное моделирование вычислительных систем»

Григорий Речистов grigory.rechistov@phystech.edu

10 апреля 2015 г.



- 1 Обзор
- 2 Атомарные инструкции
- 3 Модели памяти
- 4 Примеры симуляторов



## На прошлых лекциях

- Модели многопроцессорных систем
- Использовался только один хозяйский поток
- На K-ядерной системе N гостевых потоков моделировались последовательно (замедление  $\frac{1}{N}$ ), при этом K-1 ядер простаивали!



## Вопросы



## Общая схема моделируемой системы

| Хозяйский<br>поток 1 | Хозяйский поток 2 | Хозяйский<br>поток <i>N</i> |
|----------------------|-------------------|-----------------------------|
| Процессор 1          | Процессор 3       | Процессор $K-1$             |
| Процессор 2          | Процессор 4       | Процессор К                 |
|                      | ]<br>             | <br>                        |
| Устройство А         | Устройство В      | Устройство Ю                |
| Устройство Б         | Устройство Г      | Устройство Я                |
| Очередь 1            | Очередь 2         | Очередь <i>N</i>            |
|                      | Общая память      |                             |



#### Атомарные инструкции



- Read--Modify--Write для ячейки в памяти
- Средства реализации семафоров
- «Дорогие» для исполнения



#### Атомарные инструкции



- Read--Modify--Write для ячейки в памяти
- Средства реализации семафоров
- «Дорогие» для исполнения
- Вопрос: нужны ли атомарные инструкции для однопроцессорных систем?



## Симуляция инструкций

- 1 Использование хозяйских инструкций
- 2 Использование критических секций
- Использование транзакций



## Использование хозяйских инструкций

- Разные ISA для атомарных инструкций (напр. IA-32 больше 10 инструкций, ARM две)
- Не все атомарные операции одинаково сильны (consensus number) [1]
  - ∞ mem-mem, compare-and-swap, LL/SC
  - 2 test-and-set, swap, fetch-and-add
  - lacktriangle 1 атомарное чтение и запись одной ячейки
- Метод наиболее удобен в случаях совпадения архитектур хозяина и гостя



#### Использование критических секций

 Хозяйская критическая секция для моделирования одной атомарной операции



#### Использование критических секций

- Хозяйская критическая секция для моделирования одной атомарной операции ... но это не работает
- Пример [2]: взятие семафора с помощью CAS, освобождение — с помощью атомарной записи

```
Процессор 1
                                      Процессор 2
sem unlock:
                                      sem lock:
                                      try:
                      T0 = r10
                                      r10 = 1
                       T1 = *addr
                                      xchg addr, r10
   *addr = 0
                       *addr = T0
                Гонка
                                      if (r10 == 0)
                данных
                      r10 = T1
                                        goto success
                                      fail.
                                      pause
                                      if (*addr != 0)
                                        goto fail
                                      goto try
                                      success:
```



## Использование транзакций

- Не предотвращать, а детектировать гонки данных
- Повторять попытку атомарной операции в случае неуспеха
- Используются хозяйские инструкции CAS или (лучше)
   LL/SC



#### Консистентность памяти

- Между процессорами и ОЗУ может лежать несколько буферов (кэши, очереди)
- Возможны ситуации, в которых разные процессоры «видят» разные значения для одних и тех ячеек
- Правила, которые определяют допустимые порядки видимости значений для архитектуры — модель консистентности памяти



#### Консистентность памяти

- Между процессорами и ОЗУ может лежать несколько буферов (кэши, очереди)
- Возможны ситуации, в которых разные процессоры «видят» разные значения для одних и тех ячеек
- Правила, которые определяют допустимые порядки видимости значений для архитектуры — модель консистентности памяти
- Модели консистентности различаются между собой



#### Отношение строгости





## Что же делать? Барьеры памяти

- Устанавливают частичный порядок для операций
- Т.е. какие из доступов в каком направлении могут опережать соседние
- Чтение, запись, доступ к устройствам, чтение инструкций
- Примеры инструкций: sfence, lfence, mfence; mf, ld.acq, ld.rel; eioeio, sync; cpuid
- Атомарные инструкции не обязательно являются барьерами!



## Сравнение архитектур

|                                                                                                   | Loads Reordered After Loads? | Loads Reordered After Stores? | Stores Reordered After Stores? | Stores Reordered After Loads?   | Atomic Instructions Reordered With Loads? | Atomic Instructions Reordered With Stores? | Dependent Loads Reordered? | Incoherent Instruction Cache/Pipeline? |
|---------------------------------------------------------------------------------------------------|------------------------------|-------------------------------|--------------------------------|---------------------------------|-------------------------------------------|--------------------------------------------|----------------------------|----------------------------------------|
|                                                                                                   |                              |                               |                                |                                 |                                           |                                            |                            | -E                                     |
| Alpha                                                                                             | Y                            | Y                             | Y                              | Y                               | Y                                         | Y                                          | Ϋ́                         | Y                                      |
| AMD64                                                                                             | Y                            | Y                             | Y                              | Y                               | Y                                         | Y                                          |                            |                                        |
| AMD64<br>ARMv7-A/R                                                                                | Y                            | Y                             | Y                              | Y<br>Y<br>Y                     | Y                                         | Y                                          |                            |                                        |
| AMD64<br>ARMv7-A/R<br>IA64                                                                        | Y<br>Y<br>Y                  | Y<br>Y<br>Y                   | Y<br>Y<br>Y                    | Y<br>Y<br>Y                     | Y                                         | Y                                          | Y                          | Y                                      |
| AMD64<br>ARMv7-A/R<br>IA64<br>(PA-RISC)                                                           | Y                            | Y                             | Y                              | Y<br>Y<br>Y                     | Y                                         | Y                                          | Y                          |                                        |
| AMD64 ARMv7-A/R IA64 (PA-RISC) PA-RISC CPUs                                                       | Y<br>Y<br>Y                  | Y<br>Y<br>Y                   | Y<br>Y<br>Y                    | Y<br>Y<br>Y                     | Y                                         | Y                                          | Y                          |                                        |
| AMD64 ARMv7-A/R IA64 (PA-RISC) PA-RISC CPUs POWER                                                 | Y<br>Y<br>Y<br>Y             | Y<br>Y<br>Y<br>Y              | Y<br>Y<br>Y<br>Y               | Y<br>Y<br>Y<br>Y<br>Y           | Y<br>Y<br>Y                               | Y                                          | Y                          | Y                                      |
| AMD64 ARMv7-A/R IA64 (PA-RISC) PA-RISC CPUs POWER (SPARC RMO)                                     | Y<br>Y<br>Y<br>Y             | Y<br>Y<br>Y                   | Y<br>Y<br>Y<br>Y               | Y<br>Y<br>Y<br>Y<br>Y           | Y<br>Y<br>Y                               | Y<br>Y<br>Y<br>Y                           | Y                          | Y                                      |
| AMD64 ARMv7-A/R IA64 (PA-RISC) PA-RISC CPUs POWER <sup>TM</sup> (SPARC RMO) (SPARC PSO)           | Y<br>Y<br>Y<br>Y             | Y<br>Y<br>Y<br>Y              | Y<br>Y<br>Y<br>Y               | Y<br>Y<br>Y<br>Y<br>Y           | Y<br>Y<br>Y                               | Y Y Y                                      | Y                          | Y                                      |
| AMD64 ARMv7-A/R IA64 (PA-RISC) PA-RISC CPUs POWER <sup>TM</sup> (SPARC RMO) (SPARC PSO) SPARC TSO | Y<br>Y<br>Y<br>Y             | Y<br>Y<br>Y<br>Y              | Y<br>Y<br>Y<br>Y               | Y<br>Y<br>Y<br>Y<br>Y<br>Y<br>Y | Y<br>Y<br>Y                               | Y<br>Y<br>Y<br>Y                           | Y                          | Y                                      |
| AMD64 ARMv7-A/R IA64 (PA-RISC) PA-RISC CPUs POWER (SPARC RMO) (SPARC PSO) SPARC TSO x86           | Y<br>Y<br>Y<br>Y             | Y<br>Y<br>Y<br>Y              | Y<br>Y<br>Y<br>Y<br>Y          | Y<br>Y<br>Y<br>Y<br>Y<br>Y<br>Y | Y<br>Y<br>Y                               | Y<br>Y<br>Y<br>Y                           | Y                          | Y                                      |
| AMD64 ARMv7-A/R IA64 (PA-RISC) PA-RISC CPUs POWER <sup>TM</sup> (SPARC RMO) (SPARC PSO) SPARC TSO | Y<br>Y<br>Y<br>Y             | Y<br>Y<br>Y<br>Y              | Y<br>Y<br>Y<br>Y               | Y<br>Y<br>Y<br>Y<br>Y           | Y<br>Y<br>Y                               | Y<br>Y<br>Y<br>Y                           | Y                          |                                        |



## Практические параллельные симуляторы

- Simics
- Graphite
- SimOS
- Coremu
- Pqemu
- BigSim
- DynamoRIO



## Дополнительные вопросы параллельной симуляции

- Параллельная двоичная трансляция
- Распределённая общая память



## Дополнительные вопросы параллельной симуляции

- Параллельная двоичная трансляция
- Распределённая общая память
- Почему параллельная симуляция настолько сложна?



## Дополнительные вопросы параллельной симуляции

- Параллельная двоичная трансляция
- Распределённая общая память
- Почему параллельная симуляция настолько сложна? «...необходимо определить, может или нет сообщение E<sub>1</sub> быть обработано одновременно с E<sub>2</sub>. Но каким образом узнать, влияет или нет E<sub>1</sub> на E<sub>2</sub>, без его симуляции?»



## Рекомендуемая литература I

- Maurice Herlihy. Wait-Free Synchronization http:
  //cs.brown.edu/~mph/Herlihy91/p124-herlihy.pdf
- Zhaoguo Wang et al. COREMU: a Scalable and Portable Parallel Full-System Emulator http://ppi.fudan.edu.cn/\_media/publications%3Bcoremu-ppopp11.pdf,
- Kourosh Gharachorloo Memory Consistency Models for Shared-Memory Multiprocessors. http://infolab.stanford.edu/pub/cstr/reports/csl/ tr/95/685/CSL-TR-95-685.pdf
- Paul E. McKenney Memory Barriers: a Hardware View for Software Hackers http://citeseerx.ist.psu.edu/viewdoc/summary?doi=10.1.1.152.5245



## Рекомендуемая литература II

- Jiun-Hung Ding et al. PQEMU: A Parallel System Emulator Based on QEMU
  http://dx.doi.org/10.1109/ICPADS.2011.102
- Intel Corporation A Formal Specification of Intel® Itanium® Processor Family Memory Ordering



## На следующей лекции

Параллельная симуляция дискретных событий (PDES)



# Спасибо за внимание!

Слайды и материалы курса доступны по адресу http://is.gd/ivuboc

Замечание: все торговые марки и логотипы, использованные в данном материале, являются собственностью их владельцев. Представленная здесь точка зрения отражает личное мнение автора, не выступающего от лица какой-либо организации.

