# Двоичная трансляция

Курс «Программное моделирование вычислительных систем»

Григорий Речистов grigory.rechistov@phystech.edu

25 февраля 2015 г.



- 1 Компиляция и трансляция
- 2 Алгоритмы
- З Регистры, поля, банки
- 4 Прерывания
- 5 Endianness



# На (поза)прошлой лекции

- Интерпретаторы медленная шутка
- Рассмотренные улучшения основаны на повторном использовании уже полученных результатов
- Существуют устоявшиеся идиомы для представления моделируемого архитектурного состояния



#### Вопросы

■ Определите термин «декодирование»



#### Вопросы

- Определите термин «декодирование»
- Сколько бит в машинном слове?



#### Вопросы

- Определите термин «декодирование»
- Сколько бит в машинном слове?
- Что лучше ММІО или РІО?



# Что удалось соптимизировать в интерпретаторе

- Fetch TODO Напиши меняарреаrify
- Decode
- Execute
- Writeback
- Advance PC



. ізор Компиляция и трансляция — Алгоритмы — Регистры, поля, банки — Прерывания — Endianness — Литература — Конец

# Интерпретация и трансляция в языках высокого уровня

- Basic, CPython, Shell
  - Прочитать строку распознать команды исполнить
  - Медленно, но больше «интерактивности»
- Fortran, C, Pascal
  - Первый проход: распознавание команд и преобразование их в машинный код
  - Второй проход: исполнение машинного кода



. бэор Компиляция и трансляция Алгоритмы Регистры, поля, банки Прерывания Endianness Литература Конец

# Двоичная трансляция

- Входной язык гостевой машинный код
- Целевой язык хозяйский машинный код
- ДТ перевод года гостевой программы, записанной в гостевой ISA, в эквивалентный код в терминах хозяйской ISA.
- Ради чего: многократное исполнение результатов трансляции
- TODO Напиши менявопрос: что такое декомпиляция? (маш. код в ЯВО)



# Фазы ДТ





# Алгоритм 1 - шаблонная трансляция

```
TODO Напиши меняtranslate() PC = start_addr; bufptr = start_buf; while (! enough) instr = fetch(PC); opcode = decode(instr); capsule = capsules[opcode]; memcpy(capsule, bufptr); PC ++; bufptr ++; memcpy(return jmp, bufptr); ;
```



#### Капсула

```
(1)
                                   push RBX_OFF(%ebp);
                                   push (RBX_OFF+4)(%ebp);
                                                                   (2)
                                   call v2h;
                                                                   (3)
                                   movl (%eax), %edx;
                                                                   (4)
addq (%rbx), %rax
                                   movl 4(%eax), %ebx;
                                                                   (5)
                                                                   (6)
                                   addl %edx, RAX_OFF(%ebp);
                                   addcl %ebx, 4+RAX_OFF(%ebp);
                                                                   (7)
                                                                   (8)
                                   addl $3, RIP_OFF(%ebp);
```



### Ленивое выделение памяти

Для непрерывного дипазона адресов хранилище выделяется по мере необходимости кусками фиксированного размера (страницами).

```
page = addr & PAGE_MASK;
hptr = lookup_hptr(page);
if (!hptr)
    hptr = allocate_hptr(page);
assert(hptr);
haddr = hptr + (addr & PAGE_OFFSET);
```

При недостатке хозяйской памяти «старые» страницы выгружаются на диск.



Компиляция и трансляция Алгоритмы Регистры, поля, банки Прерывания Endianness Литература Конец

# Звучит знакомо?

- Это же виртуальная память!
- POSIX-системы предоставляют механизм mmap()

```
void *mmap(void *addr,
    size_t len, int prot, int flags,
    int fildes, off_t off);
```



# Два способа взаимодействия с регистрами устройств

PIO — programmable I/O, выделенные инструкции для общения с периферией

IN EAX, DX OUT DX, EAX



# Два способа взаимодействия с регистрами устройств

PIO — programmable I/O, выделенные инструкции для общения с периферией

IN EAX, DX OUT DX, EAX

MMIO — memory mapped I/O, унифицированный подход к доступу к ОЗУ и устройствам

MOV [mem], reg MOV reg, [mem]



# Операции над регистрами

- read, write, fetch, prefetch
- Регистры-хранилище и регистры с побочными эффектами
- Примеры регистров с side-effects: time stamp (RW), command (W), status (R), version (RO)
- inquiry «призрачное» обращение (без эффектов)
- reset



# Операции над регистрами

```
template <class rtype> class IRegister {
  virtual Exception Read(rtype& retval) = 0;
  virtual Exception Fetch(rtype& retval) = 0;
  virtual Exception Prefetch(rtype& retval) = 0;
  virtual Exception Write(const rtype& newval) = 0;
  virtual bool InquiryRead(rtype& retval) = 0;
  virtual bool InquiryWrite(const rtype& newval) = 0;
  virtual void Reset() = 0;
}
```



#### Битовые поля

| 31 | 19 18 17 | 7 16 | 15 13 12 | 11 8 | 7 | 0      |
|----|----------|------|----------|------|---|--------|
|    | mode     | mask | status   |      |   | vector |

APIC LVT Timer. Intel® 64 and IA-32 Architectures Software Developer's Manual

- Настоящие базовые единицы спецификаций и моделирования
- Могут иметь совершенно различные свойства внутри регистра



### Банк регистров

Группа регистров устройства, находящиеся в одной области





#### Карты памяти





# Пример: devmgmt.msc



# Прерывания



- Как моделировать отдельное прерывание очень просто: take\_interrupt(dev\_t \*dev);
- Когда моделировать вопрос сложнее, тема отдельной лекции



# Преобразование адресов

- v2p
- p2h
- v2p + p2h = v2h



# Порядок байт при доступах



■ Бит — ?



- Бит ?
- Байт



- Бит ?
- Байт минимальная адресуемая (в данной архитектуре) единица хранения информации



- Бит ?
- Байт минимальная адресуемая (в данной архитектуре)
   единица хранения информации
- Октет



- Бит ?
- Байт минимальная адресуемая (в данной архитектуре) единица хранения информации
- Октет восемь бит



- Бит ?
- Байт минимальная адресуемая (в данной архитектуре) единица хранения информации
- Октет восемь бит
- Машинное слово



- Бит ?
- Байт минимальная адресуемая (в данной архитектуре) единица хранения информации
- Октет восемь бит
- Машинное слово максимальный объём информации, который ЦПУ может обработать единовременно



- Бит ?
- Байт минимальная адресуемая (в данной архитектуре) единица хранения информации
- Октет восемь бит
- Машинное слово максимальный объём информации, который ЦПУ может обработать единовременно

Intel: word —  $16 \, \text{бит}$ , dword —  $32 \, \text{бит}$ , gword —  $64 \, \text{бит}$ .



# Литература I







# На следующей лекции

Ещё быстрее! Прямое исполнение





# Спасибо за внимание!

Слайды и материалы курса доступны по адресу http://is.gd/ivuboc

Замечание: все торговые марки и логотипы, использованные в данном материале, являются собственностью их владельцев. Представленная здесь точка зрения отражает личное мнение автора, не выступающего от лица какой-либо организации.

