### Zusammenfassung Architektur Eingebetteter System

Paul Nykiel

26. Juli 2019

This page is intentionally left blank.

## Inhaltsverzeichnis

| Ein: |         | · <b>B</b>                                        | 3                                                     |
|------|---------|---------------------------------------------------|-------------------------------------------------------|
| 1.1  | Archit  | ektur eines Eingebetteten Systems                 | ٩                                                     |
|      | 1.1.1   | Eigenschaften eines Eingebetteten Systems         | •                                                     |
|      | 1.1.2   | Zusätzliche Herausforderungen beim Entwurf        | ,                                                     |
|      | 1.1.3   | Entwurfsebenen                                    | 4                                                     |
| 1.2  | Hardw   | varespezifikationssprachen                        |                                                       |
|      | 1.2.1   | Aufbau von VHDL-Beschreibungen                    |                                                       |
|      | 1.2.2   | Beispiel: Multiplexer                             |                                                       |
| 1.3  | Config  | $\operatorname{furation}$                         |                                                       |
| 1.4  |         |                                                   |                                                       |
|      | 1.4.1   | Signale Treiben                                   |                                                       |
|      | 1.4.2   | Rückkopplungen auflösen                           |                                                       |
|      | 1.4.3   | Verzögerungen modellieren                         |                                                       |
| Pro  | cessing | z Elements                                        | 10                                                    |
|      | 1.4     | 1.3 Config<br>1.4 VHDI<br>1.4.1<br>1.4.2<br>1.4.3 | $ \begin{array}{cccccccccccccccccccccccccccccccccccc$ |

### Kapitel 1

### Einführung

Ein eingettetes System ist in einen technischen Kontext oder Prozess eingebettet.

Im wesentlichen kann ein eingebettetes System als ein Computer, der einen technischen Prozess steuert oder regelt, betrachtet werden.

Grafik

#### 1.1 Architektur eines Eingebetteten Systems

#### 1.1.1 Eigenschaften eines Eingebetteten Systems

- Enge Verzahnung zwischen Hard- und Software
- Strenge funktionale und zeitliche Randbedinungen
- Zusätzlich zum Prozessor wird I/O Hard- und Software benötigt
- Oftmals wird Anwendungsspezifische Hardware benötigt

⇒ Keine "General-Purpose" Lösung möglich Zusätzliche Probleme:

- Wenig Platz
- Nur beschränkte Energiekapazität
- System darf nicht warm werden
- Kostengünstig

#### 1.1.2 Zusätzliche Herausforderungen beim Entwurf

Die Entwicklung eines eingebetteten Systems ist kein reines Software-Problem, zusätzlich muss beachtet werden:

• Auswahl eines Prozessors, Signalprozessors, Microcontrollers

- $\bullet \ \, \text{Ein-/Ausgabe Konzept\&Komponenten}$ 
  - Sensoren und Aktoren
  - $\ \ Kommunikationsschnittstellen$
- Speichertechnologien und Anbindung
- Systempartitionierung: Aufteilen der Funktionen der Komponente
- Logik- und Schaltungsentwurf
- Auswahl geeigneter Halbleitertechnologien
- Entwicklung von Treibersoftware
- Wahl eines Laufzeits-/Betriebssystems
- Die eigentliche Softwareentwicklung
- $\Rightarrow$  Aufteilung des Entwurfs auf mehrer Entwurfsebene

#### 1.1.3 Entwurfsebenen

| Verhalten                           | Syntheseschritt                 | Entscheidungen              | Test                        |
|-------------------------------------|---------------------------------|-----------------------------|-----------------------------|
| System Specification                | Systemsynthese                  | $\mathrm{HW/SW/OS}$         | Modelsimulator /<br>Checker |
| Behavioural Speci-<br>fication      | Verhalten / Architektursynthese | Verarbeitungs-<br>einheiten | HW/SW-<br>Simulation        |
| Register-Transfer-<br>Specification | RT-Synthese                     | Register, Addierer,<br>Mux  | HDL-Simulation              |
| Logic-Specification                 | Logiksynthese                   | Gatter                      | Gate-Simulation             |

Tabelle 1.1: Entwurfsebenen

Grafik

#### 1.2 Hardwarespezifikationssprachen

- Verilog
- VHDL (Very High Speed Integrated Circuit Description Language)



Abbildung 1.1: Aufbau einer Design-Entity

Process-Block Sequentiell abgearbeitete Logik:

Dataflow-Block Konkurrent abgearbeitete Logik:

```
begin ...
```

Structure-Block Zusammenschalten weiterer Design-Entitys:



Abbildung 1.2: Structure-Block

#### 1.2.1 Aufbau von VHDL-Beschreibungen

• use: Import von Bibliotheken

- entity: Schnittstellenbeschreibung
- architecture: Implementierung der Entity
- configuration: architecture zu entity auswählen

#### 1.2.2 Beispiel: Multiplexer

```
Entity-Deklaration:
```

```
entity MUX is
    port(a,b,sel: in Bit;
        f: out Bit);
end MUX;
```

#### Als Process-Block

```
architecture BEHAVIOUR_MUX of MUX is
begin
    process(a,b,sel)
    begin
        if sel = '1' then f <= a;
        else f <= b;
    end process;
end BEHAVIOUR_MUX;</pre>
```

#### Als Dataflow-Block

```
architecture DATAFLOW_MUX of MUX is
begin
    f <= a when sel = '1' else b;
end DATAFLOW_MUX;</pre>
```

alternativ geht auch:

```
architecture DATAFLOW_MUX of MUX is
begin
    f <= (a and sel) or (b and (not sel));
end DATAFLOW_MUX;</pre>
```

eine weitere Option:

```
architecture DATAFLOW_MUX of MUX is
signal nsel, f1, f2 : Bit;
begin
   nsel <= not sel;
   f1 <= a and sel;
   f2 <= b and nsel;
   f <= f1 or f2;
end DATAFLOW_MUX;</pre>
```

Alternativ: Mit Variablen

Als Structure-Block

```
Laut Skript
geht das so
nicht, sollte
aber eigent-
lich schon?
```

```
architecture STRUCTURE of MUX is
    component NOT
        port(i: in Bit; o: out Bit);
    end component;
    component AND
        port(i1, i2: in Bit; o: out Bit);
    end component;
    component OR
        port(i1, i2: in Bit; o: out Bit);
    end component;
    signal nsel, f1, f2: Bit;
begin
    g1: AND port map(a, sel, f1);
    g2: AND port map(b, nsel, f2);
    g3: OR port map(f1, f2, f);
    g4: NOT port map(sel, nsel);
end STRUCTURE;
```

#### 1.3 Configuration

Rekursive die Architektur für jede Entity auswählen:

Dann muss die oben genutze Entity und Architektur natürlich noch definiert werden:

Was genau passiert da jetzt?

```
entity MYAND is
    port(i1, i2: in Bit;
        o: out Bit);
end MYAND;

architecture BEHAVIOUR_MYAND is
    o <= i1 and i2;
end BEHAVIOUR_MYAND;</pre>
```

#### 1.4 VHDL-Simulationssemantik

Aufgaben des Simulators:

- Signal treiben/propagieren
- Rückkopplungen auflösen
- Verzögerungen modellieren

#### 1.4.1 Signale Treiben

Signale werden durch eine Event-Queue repräsentiert, das heißt nicht die Signale selber, sondern nur Änderungen der Signale (z.b. Flanken) werden gespeichert. Die Event-Queue besteht aus "Transaktionen" jede Transaktion ist ein Tuple aus der Zeit zu der die Änderung auftritt, und der Änderung selber. Zum Beispiel:

```
y <= '0' after Ons, '1' after 10ns, '0' after 20n;
```

Wird als Event-Queue so dargestellt:

$$\{<0,'0'>,<10,'1'>,<20,'0'>\}$$

#### 1.4.2 Rückkopplungen auflösen

Transaktionen können echt parallel stattfinden (Ereignisse treten asynchron und ggf. gleichzeitig auf).  $\Rightarrow$  Es kann zu Konflikten kommen ("Henne-Ei-Problem"), z.B. bei einem zero-delay RS-Latch:

Lösung: Tagged-Event-Queue bzw. Delta-Delay: Jeder Zeitpunkt wird um eine "zweiten Dimension" ergänzt, Events die direkt nacheinander (z.B. als direkte Folge) auftreten (mit einem Delta-Delay) werden entlang dieser zweiten Dimension geordnet.

| t             | lset     | X          | у            | reset | Zeile |
|---------------|----------|------------|--------------|-------|-------|
| 0             | ↓        | 0          | 1            | 1     | 1     |
| $0 + \Delta$  | 0        | $\uparrow$ | 1            | 1     | 2     |
| $0+2\Delta$   | 0        | 1          | $\downarrow$ | 1     | 1     |
| $0+3\Delta$   | 0        | 1          | 0            | 1     | ✓     |
| 10            | <b>†</b> | 1          | 0            | 1     | 1     |
| $10 + \Delta$ | 1        | 1          | 0            | 1     | ✓     |

Tabelle 1.2: Tagged-Event-Queue für den zero-delay RS-Latch

#### 1.4.3 Verzögerungen modellieren

Durch Schaltzeiten, Kapazitäten, Laufzeiten etc. kommt es in echten Systemen zu Verzögerungen der Signale. Diese müssen daher auch in VHDL modelliert werden können. Dafür wird zwischen zwei Arten unterschieden:

- Langsames Ansprechverhalten, das heißt kurze Pulse werden nicht durchgelassen
- Verzögerung der Signale

Beispiel (Inverter):

```
out <= reject 10 ns inertial not in after 30ns;</pre>
```

Die Verzögerungen werden in VHDL durch reject für langsames Ansprechverhalten (hier muss der Puls mindestens 10ns dauern) und after für Verzögerungen (hier 30ns) modelliert.

Für reine Laufzeitverzögerungen kann in VHDL auch transport genutzt werden, folgende Befehle sind äquivalent:

```
out <= transport in after 30ns;
out <= reject 0ns inertial in after 30ns;</pre>
```

 $\begin{array}{c} \text{wait}\_\text{until} \\ \text{und generic} \end{array}$ 

## Kapitel 2

# **Processing Elements**