## 実施報告書

作成者:Pyii Phyo Maung Student ID: 1029322149

 $\mathrm{June}\ 9,\ 2023$ 

## 1 中間の計画

| 名前     | 今後の計画                            |  |  |
|--------|----------------------------------|--|--|
| 加藤利梓   | 5ステージのパイプライン処理と、それに必要な各種処理の設     |  |  |
|        | 計と実装に取り組んでいます。                   |  |  |
| 神事倫紀   | パイプライン処理に必要なフォワーディングユニット、ハザー     |  |  |
|        | ド検出などの設計と実装に取り組んでいます。Displayの拡張、 |  |  |
|        | レジスタの値を出力すること、メモリーの値を出力することも     |  |  |
|        | 取り組んでおります。                       |  |  |
| オースティン | バブルソート以外のソーティングアルゴリズムの実装に必要な     |  |  |
|        | 命令セットの拡張と、ソーティングアルゴリズムの実装に取り     |  |  |
|        | 組んでいます。 Radixソート、クリックソートどちらかを使お  |  |  |
|        | うと思っております。                       |  |  |
| 全員     | 各モジュールのデバッグと編集に取り組んでいます。         |  |  |

Table 1: 中間の計画

## 2 目標、計画と達成

| 名前     | 目標、計画と達成                              |  |  |
|--------|---------------------------------------|--|--|
| 加藤利梓   | 5ステージのパイプライン処理、新しいcontrolモジュールの作      |  |  |
|        | 成、ALUとShifterの書き直しとタイミング誓約の確認が全部で     |  |  |
|        | きて100MHzまで動くようになった。不成立分岐予測と成立分        |  |  |
|        | 岐予測も動くようにして、クリックソートのアルゴリズムも           |  |  |
|        | 作った。                                  |  |  |
| 神事倫紀   | パイプライン処理に必要なフォワーディングユニット、ハ            |  |  |
|        | ザード検出、controlモジュールの書き直し、Displayの拡張、   |  |  |
|        | ハーバードアーキテクチャなどを達成した。sorted,r-sorted検知 |  |  |
|        | とRadixソートの4ビットソートができた。                |  |  |
| オースティン | Radixソートを1ビットずつソートするアルゴリズム            |  |  |
|        | が1つ、1ビットずつソートをコピーなしのが1つ、1ビットず         |  |  |
|        | つを ()と1の数を数える必要がないのが1つ、と8ビットずつを       |  |  |
|        | 度数ソートと挿入ソートの良い点を使った基数ソートのアルゴ          |  |  |
|        | リズムを作った。                              |  |  |

Table 2: 達成

## 3 分担状況

| 名前     | 担当の部分                            | 推進状況              |
|--------|----------------------------------|-------------------|
| 加藤利梓   | phasecounter, ALU, shifter, pll, | デバッグまで終わった        |
|        | pipeline, 全体                     |                   |
| 神事倫紀   | RegisterFile, register, Branch,  | デバッグまで終わった        |
|        | ctl, removechattering, display   |                   |
| オースティン | pc, ram, sorting algorithm, new  | デバッグまで終わった        |
|        | instructions, assembler          |                   |
| 全員     | 各モジュール、アルゴリズムの                   | 1msより速く動くSIMPLEを作 |
|        | デバッグと編集                          | 成する目的ができた。5段パイ    |
|        |                                  | プライン化ができ、100MHzで  |
|        |                                  | 動くSIMPLEプロセッサができ  |
|        |                                  | た。                |

Table 3: 分担状況