



تمرین سری دوم

### تحویل تا ساعت ۲۳:۵۵ روز جمعه مورخ ۱۴۰۰/۰۲/۰۳ از طریق سامانهی دروس

### نکاتی در رابطه با نوع تمرین

#### هر سری از تمرینها، از چهار بخش تشکیل شده است:

- مرور و تثبیت مفاهیم: پرسشهای این بخش جهت مرور و یادآوری مفاهیم درسی آورده شده است و با مطالعه مفاهیم درسی گفته شده در کلاس درس و اسلایدهای درس خواهید توانست به آنها پاسخ دهید. پاسخ آنها مورد ارزیابی قرار نخواهد گرفت، لذا نیازی به ارسال پاسخ آنها نیست.
- تحلیل و طراحی مدار: پرسشهای این بخش جهت درک عمیق مفاهیم درسی و افزایش قدرت تحلیل و طراحی سیستمهای دیجیتال آورده شده است. پاسخ به آنها الزامی بوده و مورد ارزیابی قرار خواهد گرفت.
- توصیف و پیاده سازی: پرسشهای این بخش جهت افزایش مهارت شما در پیاده سازی مدارهای دیجیتال، بررسی درستی عملکرد آن و استفاده از ابزارهای طراحی آورده شده است. پاسخ به آنها الزامی بوده و مورد ارزیابی قرار خواهد گرفت.
- طراحی و پیاده سازی سامانه پیشرفته: پرسشهای این بخش ممکن است کمی پیچیده تر و دشوارتر از سایر بخشها باشد.
   الزامی یا اختیاری بودن آنها در صورت پرسش ذکر شده است.

### نکاتی در رابطه با نحوهی ارسال تمرین

- ارسال تمرینات به صورت الکترونیکی و از طریق سامانه دروس خواهد بود. فایل ارسالی شما فایل zip با نام sid\_hs.zip است که sid شماره دانشجویی و hs شماره سری تمرین است. یک قالب آماده در سامانه دروس قرار داده شده است تا پاسخ تمرین را در قالب تعیین شده بنویسید. پرسشهایی که پاسخ آنها ماهیت تشریحی و تحلیلی دارد را به صورت تایب شده یا دستی نوشته و به صورت یک فایل PDF ذخیره نمایید.
- زمان تحویل هر سری از تمرینات مشخص بوده و پاسخ تمرین پس از موعد مقررشده در سامانه دروس قرار داده خواهد شد لذا امکان تغییر آن وجود ندارد. در حل تمرینات، میتوانید بهصورت دوتایی یا چندتایی با یکدیگر همفکری و بحث نمایند ولی هر شخص میبایست درنهایت پاسخ و استدلال خود را بهصورت انفرادی بنویسد و در صورت شباهت پاسخ، تمامی افراد نمره تمرین را از دست خواهند داد.
- بازای هر روز ارسال زودهنگام تمرینها ۵ درصد نمره اضافی تا سقف ۲۰ درصد (در صورتی که نمره خام تمرین بالاتر از
   ۷۵ درصد شود) در نظر گرفته خواهد شد. بازای هر روز دیرکرد در ارسال تمرین ۱۵ درصد جریمه اعمال خواهد شد. ارسال دیرهنگام فقط تا ۲روز پس از زمان مقررشده امکانپذیر است و پس از آن نمره تمرین صفر در نظر گرفته خواهد شد.

چنانچه ابهامی در زمینه تمرینات دارید، می توانید اشکالات خود را از طریق پست الکترونیکی زیر با موضوع PDS.2021 رفع نمایید.

ali[dot]mohammadpour[at]aut[dot]ac[dot]ir

محمديور

موفق و پیروز باشید!





### تمرین سری دوم

### تحویل تا ساعت ۲۳:۵۵ روز جمعه مورخ ۱۴۰۰/۰۲/۰۳ از طریق سامانهی دروس

### پرسشهای مرور و تثبیت مفاهیم (نیازی به ارسال پاسخ این بخش نیست.)

الف) جاهای خالی زیر را پر کنید.

- - خروجی مرحلهی سنتز .....است. است.

ب)توصیف سختافزاری در سطح انتقال ثبات چه تفاوتی با توصیف در سطح گیت دارد؟

پ) با استفاده از زبان توصیف سختافزار VHDL، مدار مربوط به توابع جبری زیر را در سطح گیت توصیف کنید.

- $f(b1, b0, a1, a0) = \overline{a1} \cdot (\overline{a0} + b0) + b1 \cdot (\overline{a1} + \overline{a0} + b0)$
- $f(a,b,c,d) = \sum m(1,4,5,7,11,13,15) + d(2,10)$

ت) درستی یا نادرستی هر یک از عبارات زیر را در زبان توصیف سختافزار VHDL مشخص کنید.

- نوع داده ی ورودی و خروجی buffer و inout هیچ تفاوتی با یکدیگر ندارند.
- سیگنال تنها نوع دادهای است که میتوان هم در بخش همروند و هم در بخش ترتیبی قابل اعلان، استفاده و انتساب کرد.





تمرین سری دوم

# تحویل تا ساعت ۲۳:۵۵ روز جمعه مورخ ۱۴۰۰/۰۲/۰۳ از طریق سامانهی دروس

# پرسشهای مرور و تثبیت مفاهیم (ارسال پاسخ این بخش الزامی است.)

#### يرسش ٢-١

شکاف بهرهوری  $^{\prime}$  را توضیح دهید. دلیل اصلی به وجود آمدن آن چیست  $^{\circ}$  تأثیر آن را در طراحی یک سیستم دیجیتال شرح دهید. در طراحی یک تلفن همراه هوشمند جدید آن را شرح دهید. به نظر شما شرکتهای سازنده برای حل مشکلات چه تدابیری اندیشیدهاند  $^{\circ}$ 

### پرسش ۲-۲

با استفاده از زبان توصیف سختافزار VHDL، یک واحد افزاینده کم چهار بیتی با استفاده از مشخصات زیر بهصورت ساختاری توصیف نمایید.

- جهت طراحی مدار، از واحدهای نیم جمع کننده (Half Adder) استفاده نمایید.
  - نمایش اعداد به صورت مکمل ۲ است.
  - خروجی Zero هنگامی برابر ۱ میشود که خروجی Qutp برابر با صفر شود.
    - خروجی Overflow وقتی برابر ۱ میشود که سرریز رخ دهد.
- خروجی Parity هنگامی برابر ۱ میشود که تعداد یکها در خروجی Parity عددی فرد باشد.
  - شکل ۲ نحوه ی طراحی آن با استفاده از نیم جمع کننده را نشان می دهد.





<sup>&</sup>lt;sup>1</sup> Productivity Gap

<sup>2</sup> Increment Unit





تمرین سری دوم

### تحویل تا ساعت ۲۳:۵۵ روز جمعه مورخ ۱۴۰۰/۰۲/۰۳ از طریق سامانهی دروس

#### پرسش ۲-۳

شکل ۳ مداری است که چهار عدد مختلف دو بیتی را دریافت کرده و کوچکترین عدد بین آنها مشخص می کند.

الف) بخش معماری مدار Minimum دو بیتی (دو ورودی که هر کدام دو بیتی هستند) را به صورت SOP توصیف نموده و نام آن را MAX\_SOP قرار دهید.

**ب**) توصیف بخش معماری مدار Minimum دو بیتی را به صورت مدار POS توصیف نموده و نام آن را POS MAX\_POS قرار دهید.

ج) مدار شکل ۳ را بدون درنظر گرفتن معماری مدار Minimum توصیف نمایید. سپس یک فایل تعریف پیکربندی ٔ برای آن بنویسید تا بخش معماری همانند شکل ۳ پیادهسازی شود.



شکل ۳: مدار Maximum دو بیتی چهار ورودی

#### پرسش ۲-۴

اگر سیگنالهای S1 الی S4 به صورت زیر تعریف شده باشند:

```
signal S1, S1, S2, S3: std_logic_vector (15 downto 0);
```

یس از اجرای دستورهای انتساب زیر، در هر یک از سیگنالها چه مقداری قرار خواهد داشت؟

```
S1 <= (3|10|12 => '0', others => '1');

S2 <= (3|10|12 => '0', 0|1|5 => '1');

S3 <= (others => '0');

S4 <= (3|10|12=> '0', 1 =>'1', 2 => 'X', 0|5|9=> 'Z', others => 'U');
```

#### پرسش ۲-۵

مداری که دنبالهای از دادههای دودویی را به صورت متوالی دریافت و آن را به صورت موازی خارج می کند، مبدل متوالی به موازی نامیده می شود. با استفاده از هشت فلیپفلاپ، یک مبدل متوالی به موازی هشت بیتی طراحی کنید و مدار شماتیک و توصیف ساختاری آن را ارائه دهید. سپس با کمک پارامتر، توصیف این مبدل را برای تعداد بیت کلی تعمیم دهید.

<sup>4</sup> Configuration Declaration File

<sup>&</sup>lt;sup>3</sup> Architecture Section