



تمرین سری سوم

## تحویل تا ساعت ۲۳:۵۵ روز جمعه مورخ ۱۴۰۰/۰۲/۱۷ از طریق سامانهی دروس

## نکاتی در رابطه با نوع تمرین

#### هر سری از تمرینها، از چهار بخش تشکیل شده است:

- مرور و تثبیت مفاهیم: پرسشهای این بخش جهت مرور و یادآوری مفاهیم درسی آورده شده است و با مطالعه مفاهیم درسی گفته شده در کلاس درس و اسلایدهای درس خواهید توانست به آنها پاسخ دهید. پاسخ آنها مورد ارزیابی قرار نخواهد گرفت، لذا نیازی به ارسال پاسخ آنها نیست.
- تحلیل و طراحی مدار: پرسشهای این بخش جهت درک عمیق مفاهیم درسی و افزایش قدرت تحلیل و طراحی سیستمهای دیجیتال آورده شده است. پاسخ به آنها الزامی بوده و مورد ارزیابی قرار خواهد گرفت.
- توصیف و پیاده سازی: پرسشهای این بخش جهت افزایش مهارت شما در پیاده سازی مدارهای دیجیتال، بررسی درستی عملکرد آن و استفاده از ابزارهای طراحی آورده شده است. پاسخ به آنها الزامی بوده و مورد ارزیابی قرار خواهد گرفت.
- طراحی و پیاده سازی سامانه پیشرفته: پرسشهای این بخش ممکن است کمی پیچیده تر و دشوارتر از سایر بخشها باشد.
   الزامی یا اختیاری بودن آنها در صورت پرسش ذکر شده است.

## نکاتی در رابطه با نحوهی ارسال تمرین

- ارسال تمرینات به صورت الکترونیکی و از طریق سامانه دروس خواهد بود. فایل ارسالی شما فایل zip با نام sid\_hs.zip است که sid شماره دانشجویی و hs شماره سری تمرین است. یک قالب آماده در سامانه دروس قرار داده شده است تا پاسخ تمرین را در قالب تعیین شده بنویسید. پرسشهایی که پاسخ آنها ماهیت تشریحی و تحلیلی دارد را به صورت تایب شده یا دستی نوشته و به صورت یک فایل PDF ذخیره نمایید.
- زمان تحویل هر سری از تمرینات مشخص بوده و پاسخ تمرین پس از موعد مقررشده در سامانه دروس قرار داده خواهد شد لذا امکان تغییر آن وجود ندارد. در حل تمرینات، میتوانید بهصورت دوتایی یا چندتایی با یکدیگر همفکری و بحث نمایند ولی هر شخص میبایست درنهایت پاسخ و استدلال خود را بهصورت انفرادی بنویسد و در صورت شباهت پاسخ، تمامی افراد نمره تمرین را از دست خواهند داد.
- بازای هر روز ارسال زودهنگام تمرینها ۵ درصد نمره اضافی تا سقف ۲۰ درصد (در صورتی که نمره خام تمرین بالاتر از
   ۷۵ درصد شود) در نظر گرفته خواهد شد. بازای هر روز دیرکرد در ارسال تمرین ۱۵ درصد جریمه اعمال خواهد شد. ارسال دیرهنگام فقط تا ۲روز پس از زمان مقررشده امکانپذیر است و پس از آن نمره تمرین صفر در نظر گرفته خواهد شد.

چنانچه ابهامی در زمینه تمرینات دارید، می توانید اشکالات خود را از طریق پست الکترونیکی زیر با موضوع PDS.2021 رفع نمایید.

ali[dot]mohammadpour[at]aut[dot]ac[dot]ir

محمدپور

موفق و پیروز باشید!





تمرین سری سوم

# تحویل تا ساعت ۲۳:۵۵ روز جمعه مورخ ۱۴۰۰/۰۲/۱۷ از طریق سامانهی دروس

# پرسشهای مرور و تثبیت مفاهیم (نیازی به ارسال پاسخ این بخش نیست.)

الف) با استفاده از دستور Record برای اعداد مختلط یک دادهساختار طراحی نمایید.

 $Complex \ Number \left\{ \begin{matrix} Real \ Part \\ Imaginary \ Part \end{matrix} \right\}$ 

**ب**) در زبان VHDL تفاوت Buffer و Inout را در نظر بگیرید. آیا <u>همواره</u> می توان از Inout به جای Buffer استفاده کرد؟ چرا؟

پ) شکل ۲ یک Barrel-Shifter است که با استفاده از مالتی پلکسر طراحی شده است و عمل شیفت دورانی انجام می دهد. با ایجاد تغییرات در ساختار Barrel-Shifter مداری طراحی کنید که عملیات شیفت پرسش ۳ را انجام دهد. سپس یک توصیف ساختاری به زبان VHDL برای این مدار بنویسید.



شکل ۲: Barrel-Shifter

 $\mathbf{r}$ ) شکل  $\mathbf{r}$  ساختار یک نمایشگر هفت قسمتی از نشان می دهد. در هفت قسمتی آند مشترک، قسمتهایی روشن می شوند که ورودی متناظر آن برابر یک باشد. به عنوان مثال کد "0000111" برای نشان دادن عدد هفت به کار می رود. (قسمتها در این رشته از راست به چپ به ترتیب متناظر با حروف  $\mathbf{c}$  ، $\mathbf{b}$  ، $\mathbf{a}$  و  $\mathbf{c}$  ، $\mathbf{c}$  قرار گفته است).

1) با استفاده از دستور with-select-when مدار مبدل عدد چهار بیتی بدون علامت به کد هفت قسمتی آند مشترک را توصیف نمایید.

۲) برای تبدیل هفت قسمتی آند مشترک به هفت قسمتی کاتد مشترک (قسمت مربوط به صفرها روشن می شود) چه راهکاری پیشنهاد می کنید؟ آیا می توان با ترکیب هفت قسمتی آند مشترک با یک واحد ترکیبی آن را به نوع کاتد مشترک تبدیل کرد؟ چگونه؟



\_

<sup>&</sup>lt;sup>1</sup> Seven Segment Display





### تمرین سری سوم

## تحویل تا ساعت ۲۳:۵۵ روز جمعه مورخ ۱۴۰۰/۰۲/۱۷ از طریق سامانهی دروس

# پرسشهای تحلیل و طراحی مدار (ارسال پاسخ این بخش الزامی است.)

#### يرسش ٣-١

پاسخ هر یک از پرسشهای زیر را به طور مختصر بیان کنید.

الف) تفاوت اصلی دستور when-else با دستور if-then-else در چیست؟ آیا از نظر سختافزاری یکسان هستند؟

ب) تفاوت signal و constant در چیست؟ چگونه می توان از سیگنال برای تعریف ثابت استفاده کرد؟

- ج) تفاوت اصلى سيگنال (signal) با متغير (variable) چيست؟
- د) در چه صورتی یک سیگنال خروجی میتواند بیش از یک درایور داشته باشد؟
  - ه) تفاوت نوع دادهی bit و std logic را بیان کنید.

### پرسش ۳-۱

در زبان توصیف سختافزار VHDL، بردار دو بعدی (ماتریس دو بعدی) را میتوان به دو روش تعریف کرد:

```
type row is array (3 downto 0) of std_logic;
type col is array (0 to 7) of row;

signal matrix : col;

type row_col is array (3 downto 0, 7 downto 0) of std_logic;

signal matrix : row col;
```

- ۱) شباهتها و تفاوتهای دو روش «الف» و «ب» را از مقدار دهی اولیه، انتساب و دستر سی به یک درایه را بیان کنید.
  - ۲) یک مثال مقدار دهی اولیه، انتساب و دسترسی برای هر روش ارائه دهید.
- ۳) از نظر دسترسی به درایه کدام روش برای توصیف کننده (طراح سختافزار) راحتتر است؟ برای دسترسی به سطر یا ستون ( و یا بخشی از آن) چطور؟ آیا در هر دو امکان پذیر است؟
- ۴) یک مثال برای انتخاب زیرماتریس ۲ در ۲ از ماتریس در هر دو روش ارائه دهید. آیا در هر دو این امکان وجود دارد؟

#### پرسش ۳-۳

شکل موج مربوط به هر یک از سیگنالها را تا زمان ۵۰ نانو ثانیه رسم کنید. دلیل مقدار را در هر بخش مشخص کنید.





تمرین سری سوم

# تحویل تا ساعت ۲۳:۵۵ روز جمعه مورخ ۱۴۰۰/۰۲/۱۷ از طریق سامانهی دروس

# پرسشهای توصیف و پیادهسازی (ارسال پاسخ این بخش الزامی است.)

#### يرسش ٣-٣

شکل ۴ یک شمارنده ی پیمانه ای را نشان می دهد. در شمارنده ی پیمانه ای در هر چرخه ی ساعت<sup>۲</sup>، خروجی به تعداد مشخص (پیمانه) افزایش یا کاهش می یابد.

الف) یک شمارندهی پیمانهای دارای سیگنال reset ناهمگام در سطح انتقال ثبات (RTL) توصیف نمایید که:

- ورودی *cmode* پیمانهی شمارنده است که یک عدد بدون علامت ۴ بیتی است.
- $\bullet$  ورودی updown افزایشی یا کاهشی بودن شمارنده را نشان میدهد. اگر یک باشد شمارش افزایشی است.
- خروجی interrupt هنگامی یک میشود که سرزیر<sup>۳</sup> یا زیرریز<sup>†</sup> رخ دهد. در شمارنده ی کاهشی هنگامی فعال میشود که مقدار خروجی کمتر از صفر شود و در شمارنده ی افزایشی زمانی که از خروجی بیشترین مقدار نمایش بزرگتر شود، فعال می شود.
- خروجی یک عدد بدون علامت n بیتی است که مقدار شمارش در چرخه ساعت جاری را نشان می دهد. (n را به صورت generic با مقدار پیش فرض  $\Lambda$  در نظر بگیرید.)



شکل ۴: شمارندهی پیمانهای

**ب**) یک فایل محیط آزمون طراحی نمایید که درستی مدار قسمت «الف» را در حالتهای زیر بررسی کند.

- شمارنده ی افزایشی با پیمانه ی ۷ و خروجی  $\Lambda$  بیتی (ریست شدن شمارنده پس از  $\Delta$  کلاک)
- شمارندهی افزایشی با پیمانهی ۱۳ و خروجی ۱۲ بیتی (ریست شدن شمارنده پس از ۸ کلاک)
  - شمارندهی نزولی با پیمانهی ۹ و خروجی ۱۲ بیتی (ریست شدن شمارنده پس از ۱۰ کلاک)
- شمارنده با پیمانهی ۳ و خروجی ۴ بیتی (۱۰ کلاک افزایشی و سپس کاهشی، ریست در شروع شبیهسازی)

#### یرسش ۳–۵

در شکل ۵، انواع دستورالعملهای پایه معماری RISC-V نشان داده شده است. هر دستورالعمل ۳۲ بیتی است.

الف) با استفاده از دستورات subtype ،type و ... انواع جدیدی برای پوشش بخشهای مختلف دستورالعملهای این معماری تعریف کنید. (تعریف را در داخل یکیج riscv\_types\_pkg.vhd بنویسید.)

**ب**) با استفاده از انواع دادهی قسمت «الف» و دستور record، یک دادهساختار برای هر یک از دستورالعملهای معماری RISC-V طراحی کنید.

<sup>&</sup>lt;sup>2</sup> Clock Cycle

<sup>&</sup>lt;sup>3</sup> overflow

<sup>4</sup> underflow



# طراحى سيستمهاى ديجيتال برنامهپذير نیمسال دوم ۱۴۰۰–۱۳۹۹



#### تمرین سری سوم

## تحویل تا ساعت ۲۳:۵۵ روز جمعه مورخ ۱۴۰۰/۰۲/۱۷ از طریق سامانهی دروس

| 31                     | 25 24    | 4 2 | 0 19 | 15 | 14 12  | 11           | 7 | 6 (    | )      |
|------------------------|----------|-----|------|----|--------|--------------|---|--------|--------|
| funct7                 |          | rs2 | rs   | 1  | funct3 | rd           |   | opcode | R-type |
|                        |          |     |      |    |        |              |   |        |        |
| imn                    | า [11:0] |     | rs   | 1  | funct3 | rd           |   | opcode | I-type |
|                        |          |     |      |    |        |              |   |        |        |
| imm [11:5]             |          | rs2 | rs   | 1  | funct3 | imm [4:0]    |   | opcode | S-type |
|                        |          |     | _    |    |        |              |   |        |        |
| imm [12] imm           | [10:5]   | rs2 | rs   | 1  | funct3 | imm [4:1 11] |   | opcode | B-type |
|                        |          |     |      |    |        |              |   |        |        |
| imm [31:12]            |          |     |      |    |        | rd           |   | opcode | U-type |
|                        |          |     |      |    |        |              |   |        |        |
| imm [20 10:1 11 19:12] |          |     |      |    |        | rd           |   | opcode | J-type |

شكل ۵: مجموعه دستورالعملهای پایه معماری RISC-V

### پرسش ۳-۶

در یک فیلتر میانگیر<sup>۵</sup>، ورودی به صورت سریالی است و خروجی میانگین وزنی ورودی با یک یا چند دادهی ورودی قبلی است. هر فیلتر میانگیر با عمق فیلتر، وزنها و عرض بیتی ورودی و خروجی مشخص می شود. شکل ۶ نمونهای از آن را نشان میدهد.



شكل ۶: فيلتر ميانگير

الف) یک فیلتر میانگیر در سطح انتقال ثبات توصیف نمایید که ورودی ۱۶ بیتی، وزنها ۳ بیتی و خروجی ۱۶ بیتی  $coef_7$  باشد. مقدار وزنها در جدول ۱ آمده است. ضریب ورودی جاری برابر  $coef_0$  و ضریب ورودی در هفت کلاک قبل است. ضرایب بدون علامت هستند.

جدول ۱: ضرایب فیلتر میانگیر

| coef <sub>7</sub> | $coef_6$ | $coef_5$ | $coef_4$ | $coef_3$ | $coef_2$ | $coef_1$ | $coef_0$ |
|-------------------|----------|----------|----------|----------|----------|----------|----------|
| ٢                 | ٣        | ۵        | ۶        | ۶        | ۵        | ٣        | ٢        |

**ب**) برای مدار قسمت «الف»، فایل محیط آزمون را نوشته و آن را در حالتهای زیر شبیهسازی نمایید.

- ورودی در همهی چرخههای ساعت برابر ۱۰ باشد. شکل موج خروجی را ارائه دهید.
- ورودی به صورت (۱۰، ۵، ۱۵ و سپس ۲۰) به طور مرتب تکرار شود. شکل موج خروجی را ارائه دهید.
  - ج) مدار را در ابزار ویوادو $^{9}$  سنتز و پیادهسازی نمایید. تعداد LUT و DSP استفاده شده را ارائه دهید.

<sup>&</sup>lt;sup>5</sup> Mean filter

<sup>&</sup>lt;sup>6</sup> Vivado





تمرین سری سوم

## تحویل تا ساعت ۲۳:۵۵ روز جمعه مورخ ۱۴۰۰/۰۲/۱۷ از طریق سامانهی دروس

یرسش ۳-۷ (اختیاری: نمره اضافی دارد.)

PicoBlaze یک پردازنده ی ۸ بیتی است که توسط شرکت زایلینکس ارائه شده است. جهت آشنایی بیشتر میتوانید به لینک زیر مراجعه نمایید.

https://en.wikipedia.org/wiki/PicoBlaze

به لینک زیر مراجعه کرده و کد VHDL پردازنده را دانلود نمایید.

https://github.com/binaryhardware/PicoBlazeMCU

الف) ابتدا در محیط Vivado یک پروژه ایجاد کنید. سپس فایل توصیفشده را به آن اضافه کرده و طرح را سنتز و پیادهسازی<sup>۷</sup> نمایید. با توجه به گزارشهای پس از سنتز و پیادهسازی، جدول ۲ را کامل کنید.

جدول ۲: تعداد منابع گزارش شده در ابزار

| نزده شده        | •.io eai   |              |
|-----------------|------------|--------------|
| پس از پیادهسازی | پس از سنتز | نوع منبع     |
|                 |            | Lookup Table |
|                 |            | LUTRAM       |
|                 |            | Flip-Flop    |
|                 |            | BRAM         |
|                 |            | DSP          |
|                 |            | Ю            |
|                 |            | BUFF-Gates   |

**ب**) به نظر شما کد مربوط به پردازنده در چه سطح تجریدی توصیف شده است؟ دلیل این کار چیست؟ ذکر مثال توضیح دهید.

\_

<sup>&</sup>lt;sup>7</sup> Implementation