



تمرین سری چهارم

## تحویل تا ساعت ۲۳:۵۵ روز جمعه مورخ ۱۴۰۰/۰۲/۳۱ از طریق سامانهی دروس

#### نکاتی در رابطه با نوع تمرین

#### هر سری از تمرینها، از چهار بخش تشکیل شده است:

- مرور و تثبیت مفاهیم: پرسشهای این بخش جهت مرور و یادآوری مفاهیم درسی آورده شده است و با مطالعه مفاهیم درسی گفته شده در کلاس درس و اسلایدهای درس خواهید توانست به آنها پاسخ دهید. پاسخ آنها مورد ارزیابی قرار نخواهد گرفت، لذا نیازی به ارسال پاسخ آنها نیست.
- تحلیل و طراحی مدار: پرسشهای این بخش جهت درک عمیق مفاهیم درسی و افزایش قدرت تحلیل و طراحی سیستمهای دیجیتال آورده شده است. پاسخ به آنها الزامی بوده و مورد ارزیابی قرار خواهد گرفت.
- توصیف و پیاده سازی: پرسشهای این بخش جهت افزایش مهارت شما در پیاده سازی مدارهای دیجیتال، بررسی درستی عملکرد آن و استفاده از ابزارهای طراحی آورده شده است. پاسخ به آنها الزامی بوده و مورد ارزیابی قرار خواهد گرفت.
- طراحی و پیاده سازی سامانه پیشرفته: پرسشهای این بخش ممکن است کمی پیچیده تر و دشوارتر از سایر بخشها باشد.
   الزامی یا اختیاری بودن آنها در صورت پرسش ذکر شده است.

#### نکاتی در رابطه با نحوهی ارسال تمرین

- ارسال تمرینات به صورت الکترونیکی و از طریق سامانه دروس خواهد بود. فایل ارسالی شما فایل zip با نام sid\_hs.zip است که sid شماره دانشجویی و hs شماره سری تمرین است. یک قالب آماده در سامانه دروس قرار داده شده است تا پاسخ تمرین را در قالب تعیین شده بنویسید. پرسش هایی که پاسخ آنها ماهیت تشریحی و تحلیلی دارد را به صورت تایب شده یا دستی نوشته و به صورت یک فایل PDF ذخیره نمایید.
- زمان تحویل هر سری از تمرینات مشخص بوده و پاسخ تمرین پس از موعد مقررشده در سامانه دروس قرار داده خواهد شد لذا امکان تغییر آن وجود ندارد. در حل تمرینات، میتوانید بهصورت دوتایی یا چندتایی با یکدیگر همفکری و بحث نمایند ولی هر شخص میبایست درنهایت پاسخ و استدلال خود را بهصورت انفرادی بنویسد و در صورت شباهت پاسخ، تمامی افراد نمره تمرین را از دست خواهند داد.
- بازای هر روز ارسال زودهنگام تمرینها ۵ درصد نمره اضافی تا سقف ۲۰ درصد (در صورتی که نمره خام تمرین بالاتر از
   ۷۵ درصد شود) در نظر گرفته خواهد شد. بازای هر روز دیرکرد در ارسال تمرین ۱۵ درصد جریمه اعمال خواهد شد. ارسال دیرهنگام فقط تا ۲روز پس از زمان مقررشده امکانپذیر است و پس از آن نمره تمرین صفر در نظر گرفته خواهد شد.

چنانچه ابهامی در زمینه تمرینات دارید، می توانید اشکالات خود را از طریق پست الکترونیکی زیر با موضوع PDS.2021 رفع نمایید.

ali[dot]mohammadpour[at]aut[dot]ac[dot]ir

محمدپور

موفق و پیروز باشید!





تمرین سری چهارم

## تحویل تا ساعت ۲۳:۵۵ روز جمعه مورخ ۱۴۰۰/۰۲/۳۱ از طریق سامانهی دروس

## پرسشهای مرور و تثبیت مفاهیم (نیازی به ارسال پاسخ این بخش نیست.)

الف) به پرسشهای زیر پاسخ دهید.

- مزیت تعریف و انتساب ثابتها ۱ در بدنه ی یکیج ۲ چیست؟
- تفاوت اصلی روال و تابع در زبان توصیف سخت افزار VHDL چیست؟
- چرا در طراحی سیستمهای دیجیتال از اصطلاح **چرخهی** طراحی استفاده میشود؟
- دو ساختار رایج بستهبندی تراشه یعنی BGA و QFP را مقایسه کرده و مزایا و معایب هر یک را بیان کنید.
- با توجه به اینکه فقط بخشی از زبان توصیف سخت افزار سنتزپذیر است، آیا در طراحی سیستمهای دیجیتال به ساختارهایی که قابلیت سنتز ندارند نیاز است؟
- در جریان طراحی سیستمهای دیجیتال، انتساب پایههای تراشه قبل از چه مرحلهای باید تعیین شود؟ چرا؟ چه دلایلی باعث می شود تا انتساب پایهها پس از انتساب اولیه تغییر کند؟
- ب) یک روال در زبان VHDL بنویسید که یک بردار از نوع STD\_LOGIC\_VECTOR با طول نامشخص را بگیرد و طول بردار (تعداد بیتها) را به صورت یک عدد از نوع Integer برگرداند.

پ) قطعه کدهای زیر چه مداری را توصیف میکند؟ آن را رسم کنید.

```
process (a, b, c, x, y)
Process (a, b, p, q)
begin
                                               begin
    y \le x \text{ when } p='1' \text{ else (not } x);
                                                    if (a='1') then
    x \le (a \text{ and } b) \text{ when } p='1' \text{ else}
                                                         z \le x;
                                                    elsif (b='1') then
           (a or b);
     z \le y when q='1' else 'z';
                                                         z \le x \circ y;
end process;
                                                    elsif (c='1') then
                                                         z \le x  and y;
                                                         z \le not y;
                                                    end if;
                                               end process;
```

 $\mathbf{v}$ ) نوع داده ی زیر را در نظر بگیرید. این نوع داده برای مدل سازی زمان مورد استفاده قرار می گیرد. عملگر + و  $\mathbf{v}$  رای این نوع داده ، گرانبار کنید. به عنوان مثال اگر زمان ۱:۲۳:۴۵ و ۱:۲۳:۴۱ باهم جمع شوند حاصل ۷:۷:۰۷ خواهد بود. در نظر داشته باشید که زمان منفی وجود ندارد ، لذا در صورتی که حاصل عددی منفی شود ، مقدار حاصل از این عملگر صفر خواهد بود.

| 16   | 15 | 14 | 13     | 12 | 11 | 10 | 9 | 8      | 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
|------|----|----|--------|----|----|----|---|--------|---|---|---|---|---|---|---|---|
| Hour |    |    | Minute |    |    |    |   | Second |   |   |   |   |   |   |   |   |

<sup>&</sup>lt;sup>1</sup> Constant

<sup>2</sup> Package Body

<sup>&</sup>lt;sup>3</sup> Procedure

<sup>&</sup>lt;sup>4</sup> Function





تمرین سری چهارم

## تحویل تا ساعت ۲۳:۵۵ روز جمعه مورخ ۱۴۰۰/۰۲/۳۱ از طریق سامانهی دروس

# پرسشهای تحلیل و طراحی مدار، توصیف و پیادهسازی (ارسال پاسخ این بخش الزامی است.)

#### يرسش ۴-١

هدف از این تمرین گرانبار کردن که عملیات جمع و تفریق و ضرب برای اعداد ممیز ثابت است که قابلیت سنتز داشته باشد. از نوع داده ی real برای بررسی درستی عملیات استفاده می کنیم.

- حتما از قطعه کدهای قرار داده شده در صفحهی گیتهاب درس استفاده نمایید.
- یک پیکج با نام xpoint\_pkg.vhd تعریف شده است. نوع دادهی xfixed یک بردار با طول متغیر است.

type xfixed is array (integer range <>) of std logic;

• شکل ۱ ساختار اعداد ممیز ثابت ۱۶ بیتی با ۸ بیت در بخش اعشار و ۷ بیت در بخش صحیح و یک بیت علامت را نشان می دهد.



• کد زیر نحوهی تعریف نوع دادهی ممیز ثابت شکل ۱ را نشان میدهد.

signal sig\_xfixed: xfixed (7 downto -8);

• رابطه ی زیر نحوه محاسبه مقدار در این نوع نمایش اعداد را برای Q1.n.m نشان می دهد که دارای یک بیت علامت، n بیت صحیح و m بیت اعشار است.

signal sig xfixed: xfixed (n downto -m);

$$-S \times 2^n + \sum_{i=0}^{n-1} 2^i + \sum_{j=0}^m 2^{-j}$$

- هنگام جمع و تقریق دو عدد ممیز ثابت ابتدا باید محل ممیز را یکسان کرد. این کار با شیفت به چپ یا راست و با افزودن تعدادی صفر به بخش کمارزش قابل انجام است. هنگام ضرب نیز باید توجه کرد که محل ممیز هنگام ضرب باید به درستی انتخاب شود. راهنمایی: لینک زیر نحوه ی جمع، تفریق و ضرب این نوع اعداد را توضیح داده است. https://en.wikipedia.org/wiki/Q\_(number\_format)
  - یک فایل با نام xdsp.vhd قرار داده شده است که در واقع یک واحد محاسبات ممیز ثابت ۱۶ بیتی است.
- یک فایل محیط آزمون با نام tb\_xdsp.vhd برای بررسی درستی یکیج و واحد محاسبات ممیز ثابت استفاده می شود.

<sup>&</sup>lt;sup>5</sup> Overloading





تمرین سری چهارم

#### تحویل تا ساعت ۲۳:۵۵ روز جمعه مورخ ۱۴۰۰/۰۲/۳۱ از طریق سامانهی دروس

الف) مطابق با موارد توضیح داده شده، عملگر + (جمع) را برای نوع دادهی xfixed گرانبار کنید. جهت سادگی مسأله عرض بیتی نوع خروجی را مطابق با عملوند سمت چپ علامت + در نظر بگیرید.

- ب) مطابق با موارد توضیح داده شده، عملگر (تفریق) را برای نوع داده ی xfixed گرانبار کنید. جهت سادگی مسأله عرض بیتی نوع خروجی را مطابق با عملوند سمت چپ علامت در نظر بگیرید.
- ج) مطابق با موارد توضیح داده شده، عملگر \* (ضرب) را برای نوع دادهی xfixed گرانبار کنید. خروجی دارای یک بیت علامت است و تعداد بیتهای بخش صحیح آن برابر با مجموع تعداد بیتهای بخش صحیح در دو عملوند و تعداد بیتهای بخش اعشار آن برابر با بیشینهی تعداد بیتهای بخش اعشار دو عملوند است.
- د) روالی طراحی نمایید که یک عدد ممیز ثابت را بگیرد و تعداد بیتهای اعشار و تعداد بیتهای صحیح را به شکل integer برگرداند.
  - ه) تابعی طراحی نمایید که یک عدد ممیز ثابت را بگیرد و آن را به نوع دادهی real تبدیل کند.
- و) واحد محاسبات ممیز ثابت (xdsp.vhd) دارای دو ورودی ۱۶ بیتی ممیز ثابت (به شکل Q1.7.8) و یک ورودی سه بیتی opr است. خروجی آن یک عدد ممیز ثابت ۲۴ بیتی (به شکل Q1.15.8) است. با توجه به جدول ۱ آن را توصیف نمایید.

جدول ۱: واحد محاسبه مميز ثابت ۱۶ بيتي

| حالت      | عمليات                             |
|-----------|------------------------------------|
| opr = 000 | $outp \leftarrow inpX$             |
| opr = 001 | $outp \leftarrow inpX + inpY$      |
| opr = 010 | $outp \leftarrow inpX - inpY$      |
| opr = 011 | $outp \leftarrow inpX \times inpY$ |
| opr = 100 | $outp \leftarrow (-1) \times inpX$ |
| opr = 101 | $outp \leftarrow 16 \times inpX$   |
| opr = 110 | $outp \leftarrow inpX/16$          |
| opr = 111 | $outp \leftarrow inpY + 8.125$     |

(1) یک فایل محیط آزمون طراحی نمایید و درستی همه ی حالتهای ممکن opr در واحد محاسبات ممیز ثابت را برای دو بردار آزمون زیر بررسی کنید.

جدول ۲: بردار آزمون

| inpY     | inpX    | شماره بردار |  |  |
|----------|---------|-------------|--|--|
| -٣٢/•    | 741.    | ١           |  |  |
| -18/2872 | 18/2872 | ۲           |  |  |

**ح)** یک فایل محیط آزمون طراحی نمایید که مطابق قالب زیر، نتیجهی هر یک از ۱۶ حالت را در فایلی با نام test.txt بنویسد.

(inpX, inpY, opr, outp) ::: (inpX\_real, inpY\_real, outp\_real) برای تبدیل اعداد به نوع داده ی real از تابعی که در بخش (هـ) طراحی کرده اید استفاده نمایید.





تمرین سری چهارم

## تحویل تا ساعت ۲۳:۵۵ روز جمعه مورخ ۱۴۰۰/۰۲/۳۱ از طریق سامانهی دروس

#### برسش ۴-۲

تابع غیرخطی سیگموئید در شبکههای عصبی مورد قرار می گیرد.

$$tanh(x) = (\frac{e^{x} - e^{-x}}{e^{x} + e^{-x}})$$

- $\bullet$  ورودی مدار ( $\chi$ ) یک بردار ممیز ثابت ۶ بیتی به صورت ( $\chi$ ) است.
  - خروجی مدار یک بردار ۱۶ بیتی در قالب ممیزشناور است.
    - شكل ۲ قالب نوع داده ي مميز شناور را نشان مي دهد.



شکل ۲: ممیز ثابت ۱۶ بیتی

## $result = (-1)^S \times (1.Fraction) \times 2^{Exponent}$

الف) ماژول مربوط به تابع tanh را با استفاده از حافظه طراحی نمایید. معماری را arch\_lut نام گذاری کنید.

ب) ماژول مربوط به تابع tanh را میتوان با استفاده از رابطهی زیر پیادهسازی کرد. معماری را arch\_hard نام گذاری کنید.

$$sigmoid(x) = \begin{cases} 1 & x < 1 \\ x & -1 \le x \le 1 \\ -1 & x < -1 \end{cases}$$

ج) یک فایل محیط آزمون طراحی نمایید که بازای همهی حالات ورودی خروجی ماژول tanh را با ساختار زیر در فایل nonlinear.txt

Arch\_lutx: [Input as Vector], [Input as real], [Output as Vector], [Output as Real]
Arch\_hard: [Input as Vector], [Input as real], [Output as Vector], [Output as Real]

**د)** هر دو طرح را سنتز و پیادهسازی و جدول زیر را کامل کنید.

جدول ٣: گزارش منابع مصرفی

| روش HARD        | گزارش منابع در | در روش LUT      | •.:. 6.4   |                   |  |
|-----------------|----------------|-----------------|------------|-------------------|--|
| پس از پیادهسازی | پس از سنتز     | پس از پیادهسازی | پس از سنتز | نوع منبع          |  |
|                 |                |                 |            | Lookup Table      |  |
|                 |                |                 |            | Flip-Flop         |  |
|                 |                |                 |            | BRAM              |  |
|                 |                |                 |            | DSP               |  |
|                 |                |                 |            | Ю                 |  |
|                 |                |                 |            | <b>BUFF-Gates</b> |  |

ه) دو روش پیادهسازی را تحلیل و مزایا و معایب هر یک را بیان کنید.