# **EFREI Paris**



# Concéption de circuit numérique 2

# Rapport Projet

Microcontrôleur en VHDL

# **Table des matières**

| I introduction              |
|-----------------------------|
| 2 Plan d'attaque            |
| 2.1 Avant-gout              |
| 2.2 Outils auxiliaires      |
| 2.3 Les composants          |
| 3 L'implémentation          |
| 3.1 Arborescence du projet. |
| 3.2 nbuffer                 |
| 3.3 alu                     |
| 3.4 dbus                    |
| 3.5 instructions            |
| 3.6 microcontroler          |
| 4 Les résultats             |
| 4.1 alu                     |
| 4.2 dbus                    |
| 4.3 instructions            |
| 4.4 nbuffer                 |
| 4.5 LE RÉSULTAT FINAL       |
| 5 Conclusion                |

Les images de simulation sont parfois assez petite et un zoom peut être nécessaire pour les comprendre.

#### 1 — Introduction

Ce projet a pour but de nous introduire au monde des cartes programmables FPGA. Pour ce faire nous avons programmé, en VHDL, une architecture simple de microcontrôleur. Ici, nous allons détailler les aspects techniques de toutes les composantes.

L'implémentation des composants est traité dans ce rapport mais, le code étant assez explicite, nous ne nous attarderons pas plus que ça sur le code.

J'ai décidé de donner des noms très verboses aux signaux pour mieux comprendre et identifier les problèmes. C'est pourquoi ils diffèrent de ceux donné dans le sujet.

# 2 — Plan d'attaque.

## 2.1 - Avant-gout.

Nous devons diviser le problème pour qu'il convienne au modèle entité de VHDL.

L'énoncé est exhaustif quant à la manière de faire et les éléments à prendre en compte pour construire le système.

Dans le sujet, un schéma nous est donné. J'ai décidé d'en diverger un peu<sup>a</sup>. En effet, certaines connexions semblaient redondantes p. ex. connexion de l'horloge à l'interconnexion. De plus, d'autres étaient implicites p. ex. les *enable* des *buffer*.

<sup>a</sup>Le schéma simplifié, montrant les nouvelles connexions, peut être trouvé dans le fichier **project-schema.pdf**. Le schéma n'est pas légendé, mais les entrées, sorties, dimensions des ports, nom des ports sont identifiables. Même s'il n'est pas à jour, il permet de visualiser l'agencement du projet. Il est fait pour être lu en tandem avec le sujet original.

#### 2.2 - Outils auxiliaires.

Pour ce projet, j'ai décidé d'utiliser des outils auxiliaires pour faciliter le flux de travail.

**GNU Make** Un outil d'automatisation de construction de projet. Toutes les commandes d'élaboration et des tests unitaires sont déléguées à ce système.

**cocotb** Un outil aidant l'écriture de tests unitaires<sup>a</sup> avec des scripts python.

<sup>a</sup>J'ai originalement rédigé des tests en vhdl, mais j'ai ultimement décidé de les refaire en python. Les originales sont encore là.

# 2.3 - Les composants.

Voici la liste des composants, traduis par des entités en VHDL, de notre système.

- Le buffer
- L'unité arithmétique logique
- Le bloque d'instruction
- L'interconnexion

Nous élaborerons sur l'implémentation technique dans la partie qui suit.

# 3 — L'implémentation.

#### 3.1 - Arborescence du projet.

Les composants sont nommés en anglais, parfois mal, comme avec le **dbus**, représentant l'interconnexion. Mais par soucis de complexité de tout changer, j'ai laissé les noms donnés au début du projet.

Tous les composants nommés au-dessus sont stockés dans des dossiers éponymes<sup>a</sup>.

Dans les dossiers, on peut retrouver, en général :

- Un fichier VHDL principal contenant l'entité en question et son architecture.
- Un fichier VHDL générant le signal visualisable.
- Un fichier VHDL contenant les tests unitaires pour l'entité.
- Un fichier python contenant également des tests unitaires pour l'entité.
- Un dossier contenant les signaux visualisables, nommé waves/.
- Et enfin un makefile, utilisé pour lancer les tests et générer les signaux pour l'entité.

Dans la racine du répertoire, un *makefile* lance tous les tests de tous les composants du système et synthétise le composant nommé **microcontroler**, la synthèse de toutes les entités.

## 3.2 - nbuffer

Le buffer est l'élément le plus utilisé du projet. En effet, c'est l'entité derrière :

- out sel buf
- fn sel buf
- carries buf
- a\_buf
- b\_buf
- cache1\_buf
- cache2\_buf

C'est un buffer assez simple. Le composant renvoie l'entrée sur front montant d'horloge. Il possède aussi deux signaux de contrôle.

Le signal **enable**, qui permet une mémoire, la sortie ne change que si le signal est actif. Le signal **reset**, qui remet la sortie à zéro asynchroniquement.

Les signaux originalement nommés **SR\_IN\_L** et **SR\_IN\_R**, sont devenus un seul buffer nommé **carries buf**.

De plus, les signaux nommés **SR\_OUT\_L** et **SR\_OUT\_R**, sont juste un vecteur de taille 2 en sortie du microcontrôleur.

<sup>&</sup>lt;sup>a</sup>en anglais

# 3.3 - alu

L'alu agit asynchroniquement. Il est responsable de la partie logique, il est contrôlé par **fn sel buf**.

Étant donné que l'on jongle avec des entrées à 4bit et une sortie à 8bit, on a défini des variables représentant les entrées sur 8bit. Cela est fait principalement pour conserver la cohérence du signe dans les opérations arithmétiques.

# 3.4 - dbus

Le dbus représente l'interconnexion. Il agit un peu comme un bus de données, il lie tout le monde entre eux et permet aux données d'être transmissent où on veut<sup>a</sup>.

Il est dirigé par **out\_sel\_buf** et **route\_selection**<sup>b</sup>.

Il agit asynchroniquement.

#### 3.5 - instructions

Le bloc d'instruction est un bloc synchrone qui émet ses signaux de sorties sur front descendant d'horloge.

Il stocke les trois programmes demandés dans le sujet en mémoire. Les programmes sont des matrices de taille 128 de *std logic vector*.

Le choix du programme est fait par un signal en entrée.

On a créé un signal interne qui définit le pointeur vers l'instruction actuelle. Il est mit à zéro quand le programme change. Et incrémenté de un chaque front montant.

## 3.6 - microcontroler

Ce composant est la synthèse de tous les autres composants avec des port map.

<sup>&</sup>lt;sup>a</sup>J'essaye de justifier mes mauvais choix de nommage, je sais.

<sup>&</sup>lt;sup>b</sup>Une sortie du bloc d'instruction.

# 4 — Les résultats

lci, nous allons visualiser et analyser les résultats.

Pour lancer les tests, il suffit d'être dans le répertoire racine du projet et lancer **Make** avec la commande make.

Par defaut les tests seront ceux que j'ai écrit en vhdl. Pour lancer les tests python, il faut installer la librairie **cocotb**<sup>a</sup> et lancer la commande VHDL\_PYTEST=1 make.

```
<sup>a</sup> pip install cocotb
```

#### 4.1 - alu

Pour l'ALU j'ai dû être exhaustif quant au couvrage des tests.

C'est ici que la polyvalence de python brille. En effet, rédiger les tests unitaires est bien plus simple en python.

```
1 @cocotb.test()
2 async def a_left_shift_with_carry(dut):
    dut.function_selection.value = LogicArray("0010")
4    dut.carries_received.value = LogicArray("11")
5
6    for test_value in range(2**4):
        dut.a.value = LogicArray(test_value, Range(3, 'downto', 0))
        await wait(dut) # lns
        expected_value = ((test_value << 1) & 0b00001111) | 0b0001
        expected_carry = (test_value & 0b1000) >> 2
11
12    assert LogicArray(dut.alu_output.value) == LogicArray(expected_value, Range(7,'downto',0))\
13    and LogicArray(dut.carries_emitted.value)==LogicArray(expected_carry, Range(1,'downto',0))\
14    and LogicArray(dut.carries_emitted.value)==LogicArray(expected_carry, Range(1,'downto',0))\
15    and LogicArray(dut.carries_emitted.value)==LogicArray(expected_carry, Range(1,'downto',0))\
16    async def a_left_shift_with_carry(dut.alu_output.value, Range(3, 'downto', 0))\
17    and LogicArray(dut.carries_emitted.value)==LogicArray(expected_carry, Range(1,'downto', 0))\
18    async def a_left_shift_with_carry(dut.alu_output.value, Range(3, 'downto', 0))\
19    async def a_left_shift_with_carry(dut.alu_output.value, Range(3, 'downto', 0))\
19    async def a_left_shift_with_carry(dut.alu_output.value, Range(3, 'downto', 0))\
19    async def a_left_shift_with_carry(dut.alu_output.value, Range(3, 'downto', 0))\
10    async def a_left_shift_with_carry(dut.alu_output.value, Range(3, 'downto', 0))\
10    async def a_left_shift_with_carry(dut.alu_output.value, Range(1, 'downto', 0))\
10    async def a_left_shift_with_carry(dut.alu_output.value, Range(1, 'downto', 0))\
10    async def a_left_shift_with_carry(dut.alu_output.value, Range(1, 'downto', 0))\
11    and LogicArray(dut.carries_emitted.value, Range(1, 'downto', 0))\
12    async def a_left_shift_with_carry(dut.alu_output.value, Range(1, 'downto', 0))\
12    async def a_left_shift_with_carry(dut.alu_output.value, Range(1, 'downto', 0))\
12    async def a_left_shift_with_carry(dut.alu_output.value, Range(1, 'downto', 0))\
13    async def a_left_s
```

Listing 1: Partie du fichier alu/alu test.py concernant le décalage gauche avec retenu de a.

On voit qu'on a une boucle dont l'indice va prendre toutes<sup>a</sup> les valeurs possibles de a, puis on assigne à l'entrée **a** du composant la valeur de l'indice.

On va ensuite, faire la transformation que l'on attent sur la valeur de l'indice. Ici, un décalage à gauche (  $(test\_value << 1)$  ), puis on force la sortie sur 4 bit ( & 0b00001111) ) et on ajoute la retenue attendue ( | 0b0001).

Ensuite on fait la même chose pour la retenue attendue. Ici, on isole le bit sortant (test\_value & 0b1000), puis on le décale pour qu'il corresponde avec le modèle de la sortie de retenu(un std logic vector(1 downto 0)).

Finalement, on fait un test d'assertion pour savoir si les sorties de l'**ALU** correspond avec nos valeurs attendues.

```
***************************

** alu_test.a_right_shift_no_carry

** alu_test.a_left_shift_with_carry

** alu_test.a_left_shift_with_carry

** alu_test.b_right_shift_with_carry

** alu_test.b_right_shift_no_carry

** alu_test.b_left_shift_no_carry

** alu_test.b_left_shift_with_carry

** alu_test.b_left_shift_with_carry

** alu_test.b_left_shift_with_carry

** alu_test.o_identity

** alu_test.no_identity

** alu_test.not_a

** alu_test.not_b

** alu_test.a_and_b
                                                                                                                                                                         0.00
0.00
0.00
                                                                                                                                   1.00
16.00
                                                                                                                                                                                                   1086.61
17216.23
                                                                                                                                                                                                   20997.77
                                                                                                                                                                         0.00
0.00
0.00
0.00
                                                                                                PASS
PASS
PASS
                                                                                                                                   16.00
16.00
                                                                                                                                   16.00
                                                                                                                                   16.00
16.00
16.00
                                                                                                                                                                         0.00
0.00
0.00
                                                                                                                                   16.00
16.00
                                                                                                                                                                          0.00
     alu_test.not_b
alu_test.a_and_b
alu_test.a_or_b
alu_test.a_yor_b
alu_test.a_plus_b_with_carry
alu_test.a_plus_b_no_carry
alu_test.a_minus_b
alu_test.a_times_b
                                                                                                                                                                         0.02
0.02
0.02
                                                                                                                                256.00
256.00
                                                                                                                                                                         0.02
                                                                                                                                                                                                   14820.66
14339.69
                                                                                                                                                                          0.02
                                                                                                                                 256.00
*****
                                                                                                                                                                          0.02
*****
                                                                                                                                                                                                   11367.40 **
       TESTS=20 PASS=20 FAIL=0 SKIP=0 1985.00 0.75 2659.24 **
```

Figure 1: Confirmation du logiciel que tous les tests sont passés.

<sup>&</sup>lt;sup>a</sup>4bit  $\implies$  2<sup>4</sup> valeurs ([0; 2<sup>4</sup>[)



Figure 2: Résultats visuels du dbus pour la partie de sélection de sortie.

On a défini un signal auxiliaire pour une meilleure lisibilité. Il indique de quel composant la sortie va hériter. On voit que la sortie de l'interconnexion est bien contrôlée asynchroniquement par le signal **outputting selection**.



Figure 3: Résultats visuels du dbus pour la partie de sélection de route des données.

On voit (assez peu précisément) que l'interconnexion contrôle bien la route des données. Par exemple les enable sont bien mise à un quand on a envie de modifier le buffer en question. Pour être plus exhaustif, je me remets aux tests unitaires. Ceux-ci sont rédigés comme suit. On a fixé les valeurs des entrées (a\_in, b\_in, cache\_1\_received, cache\_2\_received, alu\_output).

Puis on observe les sorties (**b\_buffer**, **a\_buffer\_enable**, **b\_buffer\_enable**, **cache\_1\_enable**, **cache\_2\_enable**) pour détecter si le comportement est celui que l'on attend.

Figure 4: Confirmation du logiciel que tous les tests sont passés.

# 4.3 - instructions



Figure 5: Sortie visuelle du bloc d'instruction des programmes res\_out\_1 et res\_out\_1 à  $1200\mu$ s.

Listing 2: Instructions pour res\_out\_1, pour comparer.

On voit bien que le bloc d'instruction envoie bien les commandes sur front descendant d'horloge. De plus, le pointeur d'instruction est bien remise à zéro quand on change de programme.

## 4.4 - nbuffer



Figure 6: Résultats visuels du buffer sur 2bit.

On voit que tout fonctionne comme entendu.

Le signal **reset** force l'entrée à zéro.

La sortie est bien sur front montant.

Le signal **enable** permet la garde en mémoire, l'entrée précédente.

# 4.5 - LE RÉSULTAT FINAL

On arrive enfin à la pièce maitresse du projet, le microcontrôleur.

Dans le sujet, il nous est demandé de réaliser trois programmes pour le microcontrôleur. Comme indiqué précédemment, ils sont stockés dans le bloc d'instructions.

J'ai suivi le même processus que pour l'ALU, et j'ai rédigé trois tests<sup>a</sup> exhaustifs avec un couvrage maximal.

```
dut.program_choice.value = LogicArray("00")
for a in range(-8, 8):
    for b in range(-8, 8):
        reset(dut)
        dut.a_in.value = LogicArray(a, Range(3, 'downto', 0))
        dut.b_in.value = LogicArray(b, Range(3, 'downto', 0))

        await n_cycles(dut, 10)

        assert LogicArray(dut.final_output.value) == LogicArray(a * b, Range(7, 'downto', 0))

        dut.program_choice.value = LogicArray("01")
        await n_cycles(dut, 1)
        dut.program_choice.value = LogicArray("00")
```

Listing 3: Test pour le programme res out 1.

Les trois ont la même forme.

On va d'abord choisir le programme.

Puis, on définit deux boucles qui vont être les valeurs des entrées du microcontrôleur.

Ensuite, on les assigne et on attend le temps de calcul du résultat.

Par la suite, nous appliquons le test d'assertion avec la valeur attendue calculée avec python.

Enfin, on change de programme pour remettre à zéro le pointeur d'instruction.

On remarque que les bornes sont signées, car le programme res\_out\_1 consiste en la multiplication, une instruction arithmétique.

Pour le test du deuxième programme, on remarque que les bornes sont maintenant non signées, car le programme res\_out\_2 consiste en des transformations logiques.

Nous avons la même chose pour le troisième programme, à l'exception que celui si à des bornes allant de 0 à 3 inclus pour les entrées. En effet, le programme ne concerne que les 2 premiers bit de chaque entrée.

```
********************************
                           STATUS SIM TIME (ns) REAL TIME (s) RATIO (ns/s) **
**************************
** microcontroler_test.program_1
                                     56320.00
                                                    0.19
                                                            301971.44 **
** microcontroler_test.program_2
** microcontroler_test.program_3
                                                     0.30
                                     81920.00
                                                            270201.05
                                     19520.00
                                                     0.09
                                                            222645.64
                                                                     **
* TESTS=3 PASS=3 FAIL=0 SKIP=0
                                    157760.00
                                                            141038.65 *
                                                    1.12
```

Figure 7: Confirmation du logiciel que tous les tests du microcontrôleur sont passés.



Figure 8: Rendu visuel montrant le programme 1 avec 6 et 7 en entrées.

On peut voir que le résultat reste sur la sortie jusqu'au bout.

<sup>&</sup>lt;sup>a</sup>Les plus durs à mettre en place.

## 5 — Conclusion

Je peux avec confiance, affirmé que le projet fonctionne.

De plus, nous avons eu l'opportunité d'expérimenter avec une carte FPGA<sup>a</sup>. J'y ai testé l'ALU du projet, qui fonctionnait.

Tous les tests sont reproduisibles. Il suffit, comme indiqué en introduction, d'utiliser *make*. Je conseillerais d'utiliser les tests pythons qui sont beaucoup plus exhaustifs et ayant un couvrage de toutes les possibilités.

Vous trouverez tous les résultats de rendu et des tests dans les dossiers respectif de tous les composants. Les fichiers d'extension .gtkw sont déjà formatés par simplicité, il suffit de les ouvrir pour voir les signaux déjà organisés pour la visualisation.

J'ai pu explorer en approfondissant mes nouvelles connaissances en VHDL et en programmation de FPGA.

<sup>&</sup>lt;sup>a</sup>Xilinx Arty 35T