

# DSP 应用技术实验

# DSP 数据采集实验报告

| 作 |   | 者 | : | 许晓明   | 学           | 号    | :  | 9161040G0734 |
|---|---|---|---|-------|-------------|------|----|--------------|
| 同 | 组 | 人 | : | 李玥    | 学           | 号    | :  | 9161040G0703 |
| 同 | 组 | 人 | : | 陈锦涛   | 学           | 号    | :  | 9161040G0614 |
| 学 |   | 院 | : | 电子工   | 程与          | 光电   | 技  | 术学院          |
| 专 |   | 业 | : | þ     | 包子信         | 言息工  | _禾 | e<br>E       |
| 班 |   | 级 | : |       | 电信          | 言3 班 | E  |              |
| 组 |   | 号 | : |       | 第二          | 上组 B | 4  |              |
| 题 |   | 目 | : | DSF   | 应用          | ]技术  | 与  | 验            |
|   |   |   | - | DSP 娄 | <b>发据</b> 采 | 集实   | 、彩 | 2报告          |
| 指 | 导 | 者 | : |       | 李           | 彧晟   |    |              |
|   |   |   |   |       |             |      |    |              |

2019 年 11 月

# 目录

| 1 | 实验目的              | 1 |
|---|-------------------|---|
|   |                   |   |
| 2 | 实验仪器              | 1 |
|   | 2.1 实验仪器清单        | 1 |
|   | 2.2 硬件连接示意图       |   |
|   |                   |   |
| 3 | 实验步骤及现象           | 2 |
|   | 3.1 程序流程图         | 2 |
|   | 3.2 检查设备并启动开发环境   |   |
|   | 3.3 编写数据存储代码      |   |
|   | 3.3.1 数据存储的原理     | 2 |
|   | 3.3.2 数据存储代码      | 2 |
|   | 3.4 建立工程并运行、调试程序  | 3 |
|   | 3.5 修改采样频率并验证     | 3 |
| 1 | 实验结果及思考题回答        | 2 |
| 4 |                   |   |
|   | 4.1 外设初始化信息       |   |
|   | 4.2 ADC 采样频率计算公式  |   |
|   | 4.3 信号波形存储地址及作图   |   |
|   | 4.4 观察不同频率的输出情况   |   |
|   | 4.5 ADC 采样频率的软件验证 |   |
|   | 4.5.1 修改前的采样频率的验证 |   |
|   | 4.5.2 修改后的采样频率的验证 |   |
|   | 4.6 ADC 采样频率的硬件验证 |   |
|   | 4.6.1 修改前的采样频率的验证 |   |
|   | 4.6.2 修改后的采样频率的验证 | 8 |
| 5 | 实验总结              | 9 |
|   |                   |   |
|   | 5.1 实验中遇到的问题及解决方法 |   |
|   | 5.2 实验心得体会        | 9 |

# 1 实验目的

- 1. 熟悉 DSP 硬件开发平台;
- 2. 掌握 F28335 的 ADC 外设的控制;
- 3. 掌握 F28335 中断的设置;
- 4. 熟悉 DSP 代码调试基本方法。

# 2 实验仪器

## 2.1 实验仪器清单

- 1. DSP 仿真平台(仿真器、DSP 实验箱、计算机) 一套
- 2. 示波器 一台
- 3. 信号发生器 一台

## 2.2 硬件连接示意图

实验硬件连接大致如图 2.1 所示, F28335 的 ADC 原理如图 2.2 所示。



图 2.1 硬件连接示意图



图 2. 2 F28335 的 ADC 原理

## 3 实验步骤及现象

#### 3.1 程序流程图

结合实验要求,程序流程大致为: 依赖于 ADC、DSP 以及 DAC 三大基本部件,由 ADC 将采集的数据送到 DSP,通过中断的方式,在中断服务程序中,将采集到的数据存储在内存中,并输出到 DAC。于是,程序流程图如图 3.1 所示。



图 3.1 DSP 数据采集程序流程图

#### 3.2 检查设备并启动开发环境

检查仿真器、 F28335 DSP 教学实验箱、计算机之间的连接是否正确。确认 无误后开启电源,并在计算机上启动开发环境。

# 3.3 编写数据存储代码

#### 3.3.1 数据存储的原理

中断服务程序触发的条件是 ADC 采样信号到来,原本的范例程序中直接将这个信号输送给 DA,实现数据实时输入输出。

将这个采集到的信号同时存入 SampleTable1 数据空间,可以实现数据保存。但每次中断到来,只能保存一个数据。因此需要设定一个数据存放位置指示变量 ConvCount,每次存放数据后,位置加一。当指示变量超过 SampleTable1 数据空间的长度(1024 个值)后,将 ConvCount 归零,以实现 SampleTable1 数据空间中数据的不断更新。

#### 3.3.2 数据存储代码

综合以上内容,线性调频信号查找表的产生代码如下:

```
347
      interrupt void epwml timer adc isr(void) //中断函数
348
     □{
     //DA
349
350
          xn= (AdcReqs.ADCRESULT1 & 0xFFF0);
351
          if (ConvCount<1024)
352
353
               SampleTable1[ConvCount]=xn;
354
               ConvCount++;
355
          }
356
          else
357
           {
               ConvCount=0;
359
360
          *Da out= xn ;
```

## 3.4 建立工程并运行、调试程序

连接信号发生器至教学实验箱 SMA 输入端口 J2、教学实验箱 SMA 输出端口 J5 至示波器,编译链接工程并进入调试调试界面,运行程序后,查看存储空间中时域波形。

# 3.5 修改采样频率并验证

阅读程序,发现主程序中的如下代码:

```
295
     // Set Period for EPWM1
296
        EPwm1Regs.TBPRD = 208;
                               //设定时间基准器计数器的周期
                                                              208-fs 20kHz,139-f
297
        EPwm1Regs.TBCTL.bit.CTRMODE = TB_COUNT_UPDOWN; //增减计数模式
     // Setup Compare A = 2 TBCLK counts
299
        EPwm1Reqs.CMPA.half.CMPA = 2;
                                    //计数比较寄存器A CMPA
                                                          当前工作的CMPA的值不断
     // Phase is 0 for Synchronization Event
                                            //TBCTR不装载相位寄存器TBPHS的值
        EPwm1Regs.TBPHS.half.TBPHS = 0 \times 00000;
      // Clear TB counter
        EPwmlRegs.TBCTR = 0x0000; //事件基准计数寄存器TBCTR 读取写到其中的TBCTR的值
303
```

可知修改 TBPRD 的值可以实现修改采样频率,修改值为 139,则理论采样频率变为 30kHz,通过软件和硬件的方法分别验证采样频率是否正确。

# 4 实验结果及思考题回答

# 4.1 外设初始化信息

#### 根据范例,写出各外设初始化的寄存器、数值及其含义。

查看主程序中的注释信息,如图 4.1 所示,系统初始化了 PIE 中断设置相关的寄存器、XINTF 中 zone7 相关的寄存器、ePWM 相关的寄存器和 ADC 相关的寄存器。

```
47
    void main (void)
48 □{
       InitSysCtrl();
50
       InitMcbspaGpio();
                        //禁止 CPU中断,禁止全局中断
       DINT:
                         //初始化PIE控制寄存器
       InitPieCtrl();
       IER=0x0000;
                        //禁用所有CPU中断并清除CPU中断标志位
54
       IFR=0x0000;
                                         里面包含了
                        //初始化PIE向量表
       InitPieVectTable();
                                                    PieCtrlRegs.PIECTRL.bit.ENPIE=1
56
58
       PieVectTable.SEQ1INT =&epwm1_timer_adc_isr; //第一组第三中断
       EDTS:
60
61
       InitAdcParameters();
62
       InitEPwm1Parameters();
63
       64
66
67
68
               //使能全局中断,允许中断响应
69
                     //初始化地址空间zone7
       init zone7();
       init_mcbsp_spi();
init_AD9747();
74
85 void init zone7 (void)
87
         EALLOW;
         // Make sure the XINTF clock is enabled
         SysCtrlRegs.PCLKCR3.bit.XINTFENCLK = 1;
90
         EDIS:
91
         // Configure the GPIO for XINTF with a 16-bit data bus
92
         // This function is in DSP2833x Xintf.c
93
         InitXintf16Gpio();
94
95
         // All Zones-----
96
         // Timing for all zones based on XTIMCLK = SYSCLKOUT
97
         EALLOW;
98
         XintfReqs.XINTCNF2.bit.XTIMCLK = 0; // XTIMCLK=SYSCLKOUT/1
99
         // Buffer up to 3 writes
         XintfRegs.XINTCNF2.bit.WRBUFF = 3; // 写缓冲模式配置
         // XCLKOUT is enabled
         XintfRegs.XINTCNF2.bit.CLKOFF = 0; // XCLKOUT使能
103
         // XCLKOUT = XTIMCLK
104
         XintfReqs.XINTCNF2.bit.CLKMODE = 0; // XCLKOUT=XTIMCLK
105
         // zone7 配置-----
         // When using ready, ACTIVE must be 1 or greater
         // Lead must always be 1 or greater
109
         // Zone write timing
         XintfRegs.XTIMING7.bit.XWRLEAD = 2; //写周期各阶段时序配置 8个时钟周期XintfRegs.XTIMING7.bit.XWRACTIVE = 4;
         XintfReqs.XTIMING7.bit.XWRTRAIL = 2;
112
113
         // Zone read timing
114
         XintfRegs.XTIMING7.bit.XRDLEAD = 1;
                                           //读周期各阶段时序配置 7个时钟周期
         XintfRegs.XTIMING7.bit.XRDACTIVE = 5;
115
         XintfReqs.XTIMING7.bit.XRDTRAIL = 1;
116
117
118
         // don't double all Zone read/write lead/active/trail timing
119
         XintfRegs.XTIMING7.bit.X2TIMING = 0;
```

```
120
121
                   // Zone will not sample XREADY signal
                                                                                          //不采样XREADY信号
122
                   XintfReqs.XTIMING7.bit.USEREADY = 0;
123
                   XintfReqs.XTIMING7.bit.READYMODE = 0;
124
125
                   // 1,1 = x16 data bus
126
                   // 0,1 = x32 data bus
127
                   // other values are reserved
128
                  XintfRegs.XTIMING7.bit.XSIZE = 3; //使用16位数据线
129
                   //Force a pipeline flush to ensure that the write to
130
131
                  //the last register configured occurs before returning.
                   asm(" RPT #7 | NOP");
132
133
182 void init AD9747 (void)
183 ⊟{
184
                     *SPI Reset = 1 ;
186
                     DELAY US (100);
                     *SPI Reset = 0;
188
                    mcbsp_write(0x0020);
DELAY_US(10);
189
190
                     mcbsp_write(0x0000);
191
192
                     DELAY US (10);
193
                     194
                     mcbsp write (0x02C0);
195
                     DELAY US (10);
                     196
                     mcbsp_write(0x0300);
197
198
                     DELAY_US(10);
199
                     mcbsp_write(0x0A00);
200
                     DELAY US (10);
                     mcbsp_write(0x0B3D);
DELAY_US(10);
201
202
                     mcbsp_write(0x0C00);
204
                     DELAY_US(10);
205
                     mcbsp_write(0x0D00);
206
                     DELAY US (10);
207
                     mcbsp write(0x0E00);
                     DELAY_US(10);
mcbsp_write(0x0F3D);
208
209
                     DELAY_US(10);
210
211
                     mcbsp_write(0x1000);
       void InitEPwmlParameters (void)
     284
285
286
287
288
      // Disable TBCLK within the ePWM
          SysCtrlRegs.PCLKCRO.bit.TBCLKSYNC = 0; //停止epwm模块内部的时间基准时钟EDIS;
      // High Speed Time-base Clock Prescale Bits, These bits determine part of the time-base clock prescale // TBCLK = SYSCLKOUT / (HSPCLKDIV*CLKDIV)=150/(6*1)=25 EPwmlRegs.TBCTL.bit.HSPCLKDIV =0x03; //高速时间基准时钟预分频位 两倍 EPwmlRegs.TBCTL.bit.CLKDIV = 0x00; //时间基准时钟预分频位 等于0即1分频
292
293
294
295
296
297
298
      // Set Period for EPWM1
EPWmlRegs.TBPRD = 200; //设定时间基准器计数器的周期 208-fs 20kHz,139-fs 30kHz 149--27.9kHz T(EPWmlRegs.TBCTL.bit.CTRMODE = TB_COUNT_UPDOWN; //增减计数模式

// Setup Compare A = 2 TBCLK counts
EPwmlRegs.CMPA.half.CMPA = 2; //计数比较寄存器A CMPA 当前工作的CMPA的值不断和时间基准计数器TBCTR比较
EPWmlRegs.TBPHS.half.TBPHS = 0x0000; //TBCTR不装载相位寄存器TBPHS的值
       // Clear TB counter
EPwmlRegs.TBCTR = 0x0000; //事件基准计数寄存器TBCTR 读取写到其中的TBCTR的值 清除
      // Phase loading disabled
EPwmlRegs.TBCTL.bit.PHSEN = TB_DISABLE;//禁止TBCTR对TBPHS的装载
       // Enable the TBCTL Shadow
EPwmlRegs.TBCTL.bit.PRDLD = TB SHADOW;//TBCTR装载其映射寄存器的值
      // Disable EPWMXSYNCO signal
EPwmlRegs.TBCTL.bit.SYNCOSEL = TB_SYNC_DISABLE; //禁用EPWMXSYNCO signal
309
310
311
312
313
314
      EPwmlRegs.TBCTL.bit.SYNCOSEL = TB_SYNC_DISABLE; //采用EFWMMXSYNCO signal
// CMPA Register operating mode, 0 means operates as a double buffer, all writes via the CUP access the sha
EPwmlRegs.CMPCTL.bit.SHDWAMODE = CC_SHADOW;//映射模式,双缓冲模式,所有CPU写操作将访问映射寄存器
// Active CMPA Load From Shadow Select Mode when CTR=0
EPwmlRegs.CMPCTL.bit.LOADAMODE = CC_CTR_ZERO; // load on CTR = Zero
```

图 4.1 主程序中的相关代码

## 4.2 ADC 采样频率计算公式

#### 根据范例程序,给出ADC 的采样频率计算公式。

通过阅读例程,并查阅资料,由于范例程序中,TB 计数模式为增减计数、 且每三次事件产生一次采样中断,可得此程序中 ADC 采样频率公式如下:

$$T_{PWM1} = \frac{TBCLK}{TBPRD * 2 * 3} = \frac{25}{208 * 2 * 3} = 0.02MHz$$

而其中,高速时间基准时钟预分频位为 010b,即 6 分频;时间基准时钟预分频位为 000b,即 1 分频,于是有:

$$TBCLK = \frac{SYSCLKOUT}{HSPCLKDIV * CLKDIV} = \frac{150}{6*1} = 25MHz$$

# 4.3 信号波形存储地址及作图

指出信号波形的存储地址,并作图显示。

如图 4. 2 所示,可得到波形存储地址为 0x0000C040,利用 graph 工具绘图 得到图 4. 3。

| Expression      | Туре               | Value           | Address         |  |
|-----------------|--------------------|-----------------|-----------------|--|
|                 | unsigned int *     | 0x00200400      | 0x0000C004@Data |  |
| ■ SampleTable1  | unsigned int[1024] | 0x0000C040@Data | 0x0000C040@Data |  |
| <b>⊿</b> [0 99] |                    |                 |                 |  |
| (×)= [O]        | unsigned int       | 18592           | 0x0000C040@Data |  |
| (×)= [1]        | unsigned int       | 4352            | 0x0000C041@Data |  |
| (×)= [2]        | unsigned int       | 4464            | 0x0000C042@Data |  |
| (×)= [3]        | unsigned int       | 20448           | 0x0000C043@Data |  |
| (x)= [4]        | unsigned int       | 10592           | 0x0000C044@Data |  |

图 4.2 波形存储地址



图 4.3 采样频率为 20kHz 时的波形

#### 4.4 观察不同频率的输出情况

改变信号源的频率,观察示波器上输出。

修改信号源频率,示波器输出结果如图4.4到图4.7所示。



图 4.4 信号源频率 1kHz

图 4.5 信号源频率 2kHz



图 4.6 信号源频率 5kHz



图 4.7 信号源频率 10kHz

# 4.5 ADC 采样频率的软件验证

#### 4.5.1 修改前的采样频率的验证

在 graph 绘制的波形图中,统计一个周期内的点数,与信号源输入频率相乘,即可得到大致的 ADC 采样频率。

修改 ADC 采样频率前的波形图如图 4.3 所示,此时记录两个最高点所在位置为 537、578,输入频率为 500Hz(如图 4.8 所示),则计算所得的采样频率为 (578-537)\*500=20500Hz,与 20kHz 的理论值接近。



图 4.8 信号源输入频率

#### 4.5.2 修改后的采样频率的验证

验证方法与修改前一致,此时存储空间内的波形如图 4.9 所示,记录两个最高点的所在位置为 560、619,输入频率同样为 500Hz,则计算所得的采样频率为 (619-560)\*500=29500Hz,与理论值 30kHz 接近。



图 4.9 采样频率为 30kHz 时的波形

# 4.6 ADC 采样频率的硬件验证

#### 4.6.1 修改前的采样频率的验证

在每次进入中断时,使 DA 高电平、下次输出低电平,如此往复,对应的代码如下:

```
346 unsigned int property=10000;
347
     interrupt void epwml timer adc isr(void) //中断函数
348
    □ {
    //DA
349
          /* xn= (AdcRegs.ADCRESULT1 & 0xFFF0);
350
351
          if (ConvCount<1024)
352
353
              SampleTable1[ConvCount]=xn;
354
              ConvCount++;
355
          }
356
          else
357
358
              ConvCount=0;
359
360
          *Da out= xn ;
361
362
           *Da out=property;
363
           property=10000-property;
```

此时,可在示波器上观察到方波如图 4. 10 所示,方波的频率是采样频率的一半,即硬件验证的采样频率为 10.00\*2=20kHz,与理论值一致。



图 4.10 硬件验证 20kHz 采样频率时的示波器波形

#### 4.6.2 修改后的采样频率的验证

验证方法与修改前一致,此时示波器波形如图 4.11 所示,则硬件验证的采样频率为 15.37\*2=30.74kHz,与理论值接近。



图 4.11 硬件验证 30kHz 采样频率时的示波器波形

## 5 实验总结

#### 5.1 实验中遇到的问题及解决方法

#### 1.存储空间中的数值没有变化

在第一次编写代码时,运行后发现 SampleTable1 对应的存储空间中的数值没有发生实时的变化。查看赋值语句的修改代码后发现,是没有处理好位置指示变量 ConvCount。重新编写代码,当 ConvCount 大于 1023 后对其赋 0,重新编译链接,运行后数据可以实现实时变化。

#### 2. 软件、硬件验证得到的采样频率与理论值误差极大

在第三次实验开始验证采样频率时,发现无论用硬件、还是软件验证,得到的采样频率均为 50kHz 左右,与理论值误差极大。后来,在第四次实验课开始,老师提示程序代码有误,修改 AdcRegs.ADCTRL1.bit.CONT\_RUN=1;语句的值为 0 后,验证的采样频率与理论值较符合。

#### 3.graph 图形工具绘制的波形不正确

在使用 graph 工具绘图时,绘制的波形如图 5.1 所示,反复修改参数后仍无法解决。后来在老师的提示下,我意识到是由于 graph 观察的位置不对,即在实时处理的过程中观察了波形,而此时可能存在后采样的数据覆盖前采样得到的数据而产生波形重叠的现象。在位置指示变量 ConvCount 赋 0 语句处设置断点,运行后可以绘制比较美观的波形。



图 5.1 错误的绘图结果

# 5.2 实验心得体会

这次实验中,由于范例程序中的代码差异使我们花费的时间略久,但操作上却也越发熟练了。

这次的实验,需要对 DSP 实验箱中 AD 的部分进行配置,修改其采样频率。程序范例中有相关的注释,通过查阅课件,了解修改采样频率的原理后,在实践上加以验证。

在这次实验中,我们采用的硬件验证方案是在每次中断进行过程中,交替的对 DA 赋高低电平,则示波器上测得的方波频率为采样频率的一半。事实上,在硬件验证采样频率时,还有另一种方案,在进入中断程序的一开始给 DA 高电平,中断中的程序照常执行、但不赋值给 DA,中断程序的最后一条语句给 DA 低电平。在这种方案下,产生的方波周期就是采样频率的周期。同时,还可以用这种方法验证程序的实时性(高电平的持续时间是否足够短)。

这些方法,相信都能为最后一个实验, FIR 滤波器的设计打好基础。