## **AAHLS-LabB Report**

### F08943009 張承洋

### Briefly introduction to the algorithm or overall system

這次實驗的目的是實現 Matrix Multiplication (both matrix sizes = 8x8),baseline 方法是利用三個 for loop 實現,順序為 row, col, and product Loop,並且在每一次 product Loop 前須將一個變數 ABij 初始化為 0,經過 product Loop 的 M (= matrix size) 個 iteration 後再 store 回 AB array。

#### Explain what you observed and learned

- 1. 從 Lab 1 @ Case: Pipelining Col Loop and reshaping input arrays (solution 4)觀察,ARRAY\_RESHAPE 提升 matrix A,B 提供的 memory bandwidth,但 HLS 自動 捨棄 BRAM 本身提供的 dual-port 功能,只使用一個 port 並將 bit-width 提升 32x (from 32-bit to 1024-bit),而非利用 dual-port 的特性將 bit-width 提升 16x。
- 2. 從 Lab 1 @ Case: Pipelining Row Loop and reshaping input arrays (solution 5) 觀察,對 Col Loop 做 Unrolling 只提升對 B matrix 輸入的 bandwidth 要求,而不影響對 A matrix 的 bandwidth 要求,因此此作法的瓶頸為 matrix B 的 bandwidth。
- 3. 從 Lab 2 觀察到外積運算(outer product)能用 constant-bandwidth 讓 IP 維持 運作,適合與 streaming dataflow 搭配使用,能在硬體資源需求差不多的條件下,比起 Lab 1 單純使用 pipeline 的做法大幅降低 latency (700x)。
- 4. 從 Lab 2 當中的各個 solution 觀察到,streaming dataflow 與不同的 unrolling factor 搭配,能在運算延遲以及硬體資源之間達到 trade-off。
- 5. 從 Lab 2 @ Analyzing BLOCK\_SIZE and MATRIX\_SIZE 觀察,Streaming dataflow 能達到 scalable 的特性,然而須針對 BLOCK\_SIZE and unrolling factor 進行嚴謹的 co-exploration 才能在確保 IP 維持良好的 scalability。

# Lab 1 (Direct Implementation)

### @ Case: No Directive (solution 1)



Latency 計算方式: 最內層 Product Loop 的 iteration latency=4 並且 Trip Count =32,因此可計算出 Col Loop 當中的每一次 iteration 需要 4\*32=128 cycles,並加上 loop in/loop out 的判斷,可計算出 Row Loop 當中的每一次 iteration 需要 (128+2)\*32=4160 cycles,同樣道理,加上 loop in/loop out 的判斷,可計算出 Top function 需要(4160+2)\*3=133184 cycles。

### @ Case: Pipelining Product Loop (solution 2)



Pipeline 最內層 Loop 後,HLS 會自動對其外圈 Loop 做 Flattening (導致 row-colproduct Loop),Latency 計算方式與前 case 不同,最內層 row-col-product Loop 的 iteration latency=5,但 II=1(Trip Count =32768),因此**前 5 個 cycle 之後每 cycle 都** 可以輸出運算結果,可計算出 Top function 需要 5+32768=32773 cycles。雖然 latency 下降,但使用 pipeline 提升了對 FF (2.46x) and LUT (2.21x)的需求(pipeline register)。

### @ Case: Pipelining Col Loop (solution 3)



Pipeline Col Loop 後,HLS 會自動對其外圈 Loop 做 Flattening 並對內圈 Product Loop 做 Unrolling,最內層 row-col Loop 的 iteration latency=20,但 II=16(Trip Count =1024),因此前 20 個 cycle 之後每 16 cycles 輸出運算結果,可計算出 Top function 需要 20+16\*1024=16404 cycles。雖然 latency 下降,但 Loop Unrolling 大幅提升了對硬體資源的需求(DSP 2x, FF 3.52x, LUT 6.39x),除了 pipeline register 外,還需要 Loop Unrolling 平行化的運算力(DSP)需求。



無法做到 II=1 的原因是 matrix A,B 所提供的 memory bandwidth 不足,由於 HLS 對 Product Loop 做 Unrolling,可以理解成平行度提升為 32 倍(= matrix size),然而 dual-port BRAM 能提供的 bandwidth 僅有 2,解釋了為何 II 只有 2 倍的下降量 (32->16),以及 DSP 的需求為何僅提升 2 倍。

### @ Case: Pipelining Col Loop and reshaping input arrays (solution 4)



根據**@** Case: Pipelining Col Loop (solution 3) 的結果,**再透過 ARRAY\_RESHAPE 提 升 matrix A,B 所提供的 memory bandwidth**,從 II 的下降量( $\frac{1}{16}$ x)以及 DSP 的使用量(16x)看出,目前 input arrays 提供資料的速度已經可以跟上 Product Loop 平行化的程度。



根據上圖也可以發現,matrix A,B 的 input port bit-width 大幅提升,此為 ARRAY\_RESHAPE (Complete) 的效果。這裡還觀察到一個問題: HLS 自動捨棄了 BRAM 本身提供的 dual-port 功能,只使用一個 port 並將 bit-width 提升 32x (from 32-bit to 1024-bit),而非利用 dual-port 的特性將 bit-width 提升 16x。

### @ Case: Pipelining Row Loop and reshaping input arrays (solution 5)



Pipeline Row Loop 後,HLS 會自動對 Product and Col Loop 做 Unrolling,然而 row Loop 的 II 與前一個 case 的 II 相比大幅提升 (16x),即使 Trip Count 下降了 32 倍,但整體 Top function 的 latency 僅有 2 倍下降量,還需要考慮 Loop Unrolling 所帶來的硬體資源需求(DSP 4.87x, FF 3.58x, LUT 6.66x),因此這個 case 並不是一個好的 design option。



此設計的瓶頸與前一個 case 類似,<mark>皆是因為 matrix 所提供的 memory bandwidth 不足</mark>,然而與前一個 case 不同的點是,**對 Col Loop 做 Unrolling 只會提升對 B matrix 輸入資料的 bandwidth 要求**,而不影響對 A matrix 輸入資料的 bandwidth 要求。因此從上圖可以看出此作法的瓶頸為 matrix B,而 matrix B提供的 bandwidth 只比前一個 case 提升了 2 倍(利用 BRAM dual-port 的特點),解釋了為何 II 只有 2 倍的下降量 (32->16)。

# Lab 2 (Block-based Implementation)





上圖為整個 IP 的資料流。首先利用 cache A 接收由 Arows 輸入的 streaming data,接著在每個 iteration 當中取出 cache A 當中的一個 column,並從 Bcols 接收 streaming data (tempB),<mark>將兩者進行外積運算(outer product)</mark>,外積的好處是能夠 基於 constant-bandwidth 讓 IP 維持運作 [1],適合這次 lab 所使用的 streaming dataflow。外積運算過程中的 partial result 會暫存在 cache AB 中,運算結束後再將 cache AB 當中的資料由 ABpartial 進行 streaming output。

[1] Kung, H. T., Vikas Natesh, and Andrew Sabot. "Cake: matrix multiplication using constant-bandwidth blocks." Proceedings of the International Conference for High Performance Computing, Networking, Storage and Analysis. 2021.

### @ Case: Stream Dataflow (solution 1)



由上圖當中的實驗結果可以看出,stream dataflow 能大幅降低硬體資源的需求, DSP 的使用量與 Lab 1 @ Case: No Directive (solution 1)相同,顯示 streaming dataflow 在運算能力上並沒有特別要求,但為了實現 cache 暫存資料,在 FF and LUT 的需求方面有比較大幅度的提升。

### Cosimulation Report for 'blockmatmul'

| Result  |        |     |        |     |          |     |     |  |  |  |
|---------|--------|-----|--------|-----|----------|-----|-----|--|--|--|
|         |        | l   | _atenc | у   | Interval |     |     |  |  |  |
| RTL     | Status | min | avg    | max | min      | avg | max |  |  |  |
| VHDL    | NA     | NA  | NA     | NA  | NA       | NA  | NA  |  |  |  |
| Verilog | Pass   | 201 | 209    | 218 | 191      | 202 | 208 |  |  |  |

Export the report(.html) using the Export Wizard

### Co-sim 結果正確。

| Ferformance Profile E Resource Profile |           |         |                   |                     |            |  |  |  |  |  |
|----------------------------------------|-----------|---------|-------------------|---------------------|------------|--|--|--|--|--|
|                                        | Pipelined | Latency | Iteration Latency | Initiation Interval | Trip count |  |  |  |  |  |
| √ ■ Loop_memset_AB_proc8               | -         | 190~207 | -                 | 190 ~ 207           | -          |  |  |  |  |  |
| <ul><li>memset_AB</li></ul>            | no        | 19      | 5                 | -                   | 4          |  |  |  |  |  |
| <ul><li>loadA</li></ul>                | yes       | 16      | 3                 | 2                   | 8          |  |  |  |  |  |
| > • partialsum                         | no        | 168     | 21                | -                   | 8          |  |  |  |  |  |

| Operation\Control Step     | 0    | 1 2         | 3 .    | 1 5         | 6    | 7    | 8          | 9        | 10     |
|----------------------------|------|-------------|--------|-------------|------|------|------------|----------|--------|
| it_read(read)              | i !i | - 11 - 11   | - 11   | H           | 11 1 | i II | H          | - IÌ     | - 11   |
| → memset_AB                |      | - memset_AB | il.    | 11          | 11 1 |      | i          | - 11     | - 11   |
| phi_ln7(phi_mux)           |      | 11 11       | - 11   | 11          | 11 1 |      | - 11       | - 11     |        |
| add_ln7(+)                 |      | - 11 - 11   | - 11   | 11          | 11 1 |      | - 1        | - 11     | - 11   |
| > memset_AB                | l ic | - memset    | - 11   | i           | 11 1 |      | il         | 11       | - 11   |
| icmp_ln7_1(icmp)           |      |             | - 11   | - 11        | 11 1 |      | il.        | 11       | - 11   |
| √ loadA                    |      |             | - load | A ii=R      |      |      | - 1        | - 11     | - 11   |
| i_0(phi_mux)               |      | - 11 11     | 11     | i i         | TI I |      | - !        | 11       | - 11   |
| icmp_ln13(icmp)            |      | - 11 16     | . !!   | 11          | 11 1 |      |            |          | - 11   |
| i(+)                       |      | - 11 16     | i II   | - 11        | 11 1 |      | H          | 11       | - 11   |
| empty_39(read)             |      | - 11 - 11   |        | 11          | 11 1 |      | - 1        | 11       |        |
| xor_ln17(^)                |      | - 11 - 11   |        | 11          | 11 1 |      | il         | - 11     | - 11   |
| A_addr_write_In17(write)   |      | il il       | 11     | <b>=</b> !  | 11 1 |      | il         | 11       | - 11   |
| A_addr_1_write_ln17(write) |      | - 11 11     | 11 1   | <b>■</b> !! | 11 1 |      | H          | 11       | - 11   |
| A_addr_2_write_ln17(write) |      | - !  :      | - 11 - |             | 11 1 |      | - 1        | 11       |        |
| A_addr_3_write_ln17(write) |      | il il       | - 11   |             | 11 1 |      | il         | 11       | - 11   |
| → partialsum               |      | - 11 - 11   |        | 11          | 11 1 |      | partialsum |          |        |
| k_0(phi_mux)               |      | - 11 11     | - 11   | - 11        | 11 1 |      | - 11       | 11       | - 11   |
| icmp_ln22(icmp)            |      | - 11 - 11   | - 11   | 11          | 11 1 |      |            |          | - 11   |
| k(+)                       |      | - 11 - 11   | - 11   | - 11        | 11 1 |      | - !        | - 11     | - 11   |
| empty_43(read)             |      | - 11 - 11   | - 11   | 11          | - 1  |      | -          | - 11     | - 11   |
| › ps_i_ps_j                |      | - !  :      | - 11   | 11          | - 1  |      |            | - ps_i_p | : ::-1 |

由上圖可以總結出 Top function 當中 latency 的主要來源還是外積運算 (partialsum)的累加,這部分可以透過後面提到的 Loop unrolling 用較多的運算資源換取低運算延遲。



由 resource viewer 也可以看出,I/O port 當中的 Arows 與 Bcols 能夠在一個 cycle 當中提供 4 筆資料(= BLOCK\_SIZE)給 IP 進行運算。但由於這個 case 只針對最內層 ps\_j Loop 進行 pipeline,沒有要求 partialsum 以平行化的方式完成運算,因此對於 cache AB 的 memory port 的需求僅有一次讀寫。

### @ Case: Stream Dataflow and Pipelining ps\_i Loop (solution 2)



由上圖可以看出,光是針對 ps\_i 進行pipeline (ps\_j應進行 Loop Unrolling),並不足以提升整體運算速度,原因是 cache AB 所提供的memory bandwidth不足

### @ Case: Stream Dataflow and Pipelining ps\_i Loop with RESHAPE (solution 3)



由於 ps\_j 進行 Loop Unrolling,因此我選擇針對 cache AB 的 dimension 2 進行 ARRAY\_RESHAPE (complete),提供足夠的bandwidth使運算延遲下降約50%,而同時硬體資源的需求也提升(DSP 4x, FF 1.63x, LUT 3.07x), DSP 需求的上升量推測與 BLOCK\_SIZE (=4) 有關。



由resource viewer看出,針對 ps\_j 進行 Loop Unrolling 後,要求partialsum以平 行化的方式完成運算,因此對於cache AB的memory port的需求提升為兩次讀寫。

#### @ Case: Stream Dataflow and Pipelining partialsum with RESHAPE (solution 4)



由於 ps\_i and ps\_j 皆進行 Loop Unrolling,因此我選擇針對 cache AB 的 dimension 1 and 2 進行 ARRAY\_RESHAPE (complete),提供足夠的bandwidth使運算延遲下降約16x,然而硬體資源的需求也大幅提升(DSP 16x, FF 5.61x, LUT 9.08x),而 DSP 需求的上升量推測與BLOCK\_SIZE^2 (=16)有關。

### **Analyzing BLOCK\_SIZE and MATRIX\_SIZE:**

### @ Case: Fixing BLOCK\_SIZE=8 (using solution 1)



由上圖可以觀察出,固定BLOCK\_SIZE = 8,Latency與MATRIX\_SIZE大約呈現<mark>線性增長</mark>的關係 (橫軸為log scale),然而實際上Naïve matrix multiplication的運算複雜度是 $O(MATRIX\_SIZE^3)$ ,顯示 <u>Streaming dataflow</u> 能達到 scalable 的特性。

### @ Case: Fixing MATRIX\_SIZE=64 (using solution 1)





由上圖可以觀察出,固定MATRIX\_SIZE = 64,Latency與BLOCK\_SIZE大約呈現平方增長的關係 (橫軸為log scale),主要原因推測是在 Lab 2 @ Case: Stream Dataflow

(solution 1)當中,<u>運算資源(DSP)並不隨著BLOCK\_SIZE增長</u>,然而<u>控制電路的複雜度以及 bit-width requirement 都隨著BLOCK\_SIZE增長</u>,導致大的BLOCK\_SIZE無法帶來良好的scalability。

### @ Case: Fixing MATRIX\_SIZE=64 (using solution 3)



由上圖可以觀察出, Latency與BLOCK\_SIZE大約呈現<mark>線性增長的關係</mark> (橫軸為log scale),主要原因推測是在 Lab 2 @ Case: Stream Dataflow and Pipelining ps\_i Loop with RESHAPE (solution 3) 當中,<u>運算資源 (DSP)隨著BLOCK\_SIZE 線性增長</u>,一定程度上改善 scalability。

### @ Case: Fixing MATRIX\_SIZE=64 (using solution 4)





由上圖可以觀察出,Latency與BLOCK\_SIZE<mark>沒有明顯關係</mark>,主要原因推測是在 Lab **2 @ Case: Stream Dataflow and Pipelining partialsum with RESHAPE (solution 4)**, <u>運算資源 (DSP)隨著 BLOCK\_SIZE 呈平方增長</u>,大幅改善 scalability,可見在設計 Block-based Matrix Multiplication IP 時須針對 BLOCK\_SIZE and unrolling factor 進行嚴謹的 co-exploration 才能在確保 IP 維持良好的 scalability。

# GitHub link:

https://github.com/b04901056/AAHLS LabB