# تمرین ۵ درس طراحی کامپیوتری سیستم های دیجیتال

بابک حسینی محتشم ۸۱۰۱۰۱۴۰۸

## کیارش خراسانی ۸۱۰۱۰۱۴۱۳

در این تمرین هدف، پیاده سازی کامل کردن قسمت محاسباتی ماژول eyeris بود. در این تمرین، به ماژول این تمرین به ماژول تمرین قبل، سه حالت مختلف اضافه کردیم و کارکرد آن را تا حدودی تغییر دادیم به طوری که، با هر بار گرفتن کانولوشن رو یک پنجره، نتیجه در scratchpad جدیدی ذخیره می شود و در نهایت پس از اتمام تمام محاسبات، نتایج ذخیره شده با input\_psum که به عنوان ورودی داده می شود جمع شده و به خروجی می رود. ابتدا طرح کلی را که طراحی کردیم مشاهده میکنیم.

### طرح نهایی مسیر داده تمرین قبلی:



### طرح نهایی هر یک از ماژول ها در تمرین قبلی:



### طرح اولیه این تمرین:



### طرح نهایی کنترلرهای این تمرین:



#### طرح نهایی مسیرداده این تمرین:



CS Scanned with CamScanner

تغییرات ایجاد شده در این تمرین نسبت به تمرین قبلی:

## ماژول كنترل كننده اصلى:

در تمرین پیش، این کنترلر استیتی به نام RUN داشت که مدیریت کل ماژول در این استیت رخ می داد. در این تمرین ما به جای یک استیت RUN1,RUN2\_1,RUN3 چهار استیت RUN1,RUN2\_1,RUN3 داریم. از استیت READ\_NEW\_DATA که برای خواندن داده جدید استفاده می شود، با توجه به مقدار mode ورودی، به یکی از این استیتهای اجرا می رویم. کارکرد کلی این استیتها مشابه است.

RUN3: در این استیت مانند تمرین قبل، سیگنالهای کنترلی به ماژولهای مختلف فرستاده می شوند. برخی از این سیگنالها عبارتند از: run\_pipe برای اجرای پایپلاین، done\_data به معنای اتمام محاسبات و نوشتن در خروجی، read\_data/read\_filter برای فرستادن داده بعدی به پایپلاین و....

در این استیت مود سوم اجرا میشود و اگر نیاز به خواندن داده باشد به استیت read\_new\_state میرویم و اگر محاسبات سطر فعلی تمام شود به WAIT\_WR میرویم.

RUN1: سیگنالهای کنترلی تقریبا یکسانی با RUN3 دارد ولی وقتی که یک سطر حساب شد، به RUN3 می ود و سیگنال خواندن سطر بعدی را میفرستد.

RUN2\_1/RUN2\_2 کنترلر در صورتی که مود ۲ باشد، مدام بین این دو استیت جابهجا میشود و در read\_data استیتی RUN2\_2 نیازی به خواندن داده نیست چون با داده قبلی کار داریم پس سیگنال RUN2\_2 غیرفعال است و همچنین second\_filter فعال است که مشخص کنیم در حال انجام محاسبه برای فیلتر دوم هستیم.

دو استیت WAIT\_WR و WRITE در این تمرین به کنترلر اصلی اضافه شده اند که در تمرین قبلی وجود نداشتند:

WAIT\_WR: تا وقتی دستور نوشتن در خروجی از بیرون نیاید در این استیت میمانیم.

WRITE: در این استیت نتایج ذخیره شده را با ورودی input\_psum جمع، و به بافر Psum میفرستیم.

### تغييرات Buffer Write Controller:

تنها نیاز بود، که این سیگنال با input\_psum نیز handshake کند تا داده های ورودی را دریافت کند. پس یک سیگنا خروجی ren به این کنترلر اضافه کردیم و همچنین سیگنال ready بافر را نیز به این کنترلر میدهیم.

### تغييرات Buffer Read Controller Filter:

چون برخلاف پروژه قبل پس از هر بار اجرا باید فیلتر جدید خوانده شود پس تغییراتی اندک در این کنترلر لازم بود. به طوری که با دریافت سیگنال r\_next\_Filter این کنترلر از استیت IDLE میرود و فیلتر جدید را میخواند.

### تغييرات Buffer Read Controller IFMap:

برخلاف تمرین قبل، در این تمرین قصد نداریم تا حد امکان داده بخوانیم و باید هر داده را در زمان مناسب بخوانیم پس برخی استیتهای این کنترلر را حذف و تغییر دادیم، حال استیتهای این کنترلر بدین صورت است:

IDLE: منتظر سیگنال r\_next\_IF میمانیم تا سطر بعدی را ورودی بگیریم و با فعال شدن این سیگنال به READ میرویم.

READ: در این استیت ابتدا یک داده دریافت و به استیت READ\_S میرویم. همچنین آدرس داده دریافت شده را نیز ذخیره میکنیم که نشان دهنده شروع داده هاست.

READ\_S: تا رسیدن به داده با end\_row، داده دریافت میکنیم و درنهایت به استیت WAIT میرویم.

WAIT: در این استیت هم مانند IDLE کار خاصی انجام نمیدهیم و تنها سیگنال های معتبر بودن داده ها را برخلاف استیت IDLE میرویم. با آمدن سیگنال r\_next\_IF دوباره به IDLE میرویم.

### تغييرات Read Address Generator:

در این تمرین برای مود دوم، ما این گونه پیاده سازی کردیم، که داده IFMap فعلی را با دو خانه فعلی دو فیلتر و داده فیلتر حساب کرده و سپس به داده بعدی برویم پس شمارنده ای که در تمرین قبلی نشان دهنده فیلتر و داده ام بود را به دو شمارنده جدا برای filter و IF تبدیل کردیم که اگر مود دو بود، پس از هر دو محاسبه، شمارنده IF یکی افزایش میابد در صورتی که Filter با هر محاسبه افزایش میابد.

### تغييرات پايپ لاين:

#### تغییرات مسیرداده:

به مسیرداده Psum Scratchpad را برای ذخیره Psum Scratchpad های محاسبه شده اضافه کردیم. همچنین از دو شمارنده برای شمارش آدرس خواندن و نوشتن برای این حافظه استفاده کردیم. برای مود دوم، نیاز بود که یکی در میان از دو خانه مجاور حافظه بخوانیم که با گذاشتن یک مولتی پلکسر، در صورتی که مود دو باشد، مقدار آدرس فعلی یا آدرس پیشین را انتخاب میکنیم. همچنین سیگنال، is\_zero را نیز برای بخش امتیازی اضافه کردیم که با سیگنال read\_data که از کنترلر میاید and شده و به ورودی boad رجیستر جلوی آدرسی که داده ورودی صفر بود، به رجیستر وارد نشود. همچنین این سیگنال پس از گذشتن از پایپ لاین، با wen\_Psum نیز and میشود و به wen حافظه شود. این داده داخل حافظه نوشته نشود.

در نهایت ماژول را با اجرای تست کیسهای داده شده و تست کیس خودمان تست میکنیم. برای مثال مقادیر psum scratchpad برای تست کیس آخر مود سوم:

