# 模型机设计报告

班级 \_ 计科 1808 班 \_ 姓名 \_ 张继伟 \_ 学号 201808010829

#### 一、设计目的

完整、连贯地运用《数字逻辑》所学到的知识, 熟练掌握 EDA 工具基本使用方法, 为学习好后续《计算机原理》课程做铺垫。

# 二、设计内容 任务

- ① 按照给定的数据通路、数据格式和指令系统,使用 EDA 工具设计一台用硬连线逻辑控制的简易计算机:
- ② 要求灵活运用各方面知识,使得所设计的计算机具有较佳的性能;
- ③ 对所设计计算机的性能指标进行分析,整理出设计报告

### 数据格式与指令系统

本设计的主要目的是希望学生巩固在《数字逻辑》课程中学到的理论知识,并加以灵活

运用。因此,要设计的计算机非常简单。这台机器具有寄存器直接寻址和寄存器间接寻址两种寻址方式,除跳转指令为双字节指令外,其它指令均为单字节指令,字长为 8 位。

### 1、数据格式

数据字采用 8 位二进制定点补码表示,其中最高位(第 7 位)为符号位,小数点可视为最左或最右,其数值表示范围分别为:-1≤X<+1 或-128≤X<+127。

### 2、寻址方式

指令的高 4 位为操作码, 低 4 位分别用 2 位表示目的寄存器和源寄存器的编号,或表示寻址方式。共有 2 种寻址方式。

(1) 寄存器直接寻址

当 R1 和 R2 均不是"11"时,R1 和 R2 分别表示两个操作数所在寄存器的地址(寄存器编号),其中 R1 为目标寄存器地址,R2 为源寄存器地址。R1 或 R2 的值 指定的寄存器 00 A 寄存器 01 B 寄存器 10 C 寄存器

(2) 寄存器间接寻址

当 R1 或 R2 中有一个为"11"时,表示相应操作数的地址在 C 寄存器中。

3、指令系统

指令系统有 16 条指令,具体格式见指令系统表。应该指出的是,各

条指令的编码形式可以多种多样。为了叙述方便,下面采用汇编符号对指令进行描述,其中 R1 和 R2 分别表示"目标"和"源"寄存器, M 表示地址在寄存器 C 中的存贮单元。

| 汇编符号       | 功能                              | 编码                  |  |  |
|------------|---------------------------------|---------------------|--|--|
| MOV R1, R2 | (R2) → R1                       | 1111 R1 R2          |  |  |
| MOV M, R2  | $(R2) \rightarrow (C)$          | 1111 11 R2          |  |  |
| MOV R1, M  | $((C)) \rightarrow R1$          | 1111 R1 11          |  |  |
| ADD R1, R2 | $(R1) + (R2) \rightarrow R1$    | 1001 R1 R2          |  |  |
| SUB R1, R2 | $(R1) - (R2) \rightarrow R1$    | 0110 R1 R2          |  |  |
| OR R1, R2  | $(R1) \lor (R2) \rightarrow R1$ | 1011 R1 R2          |  |  |
| NOT R1     | $/ (R1) \rightarrow R1$         | 0101 R1 XX          |  |  |
| RSR R1     | (R1)循环右移一位→ R1                  | 1010 R1 00          |  |  |
| RSL R1     | (R1)循环左移一位→ R1                  | 1010 R1 11          |  |  |
| JMP add    | add → PC                        | 0001 00 00, address |  |  |
| JZ add     | 结果为 0 时 add → PC                | 0001 00 01, address |  |  |
| JC add     | 结果有进位时 add → PC                 | 0001 00 10, address |  |  |
| IN R1      | (开关 7-0) → R1                   | 0010 R1 XX          |  |  |
| OUT R1     | (R1) → 发光二极管 7-0                | 0100 R1 XX          |  |  |
| NOP        | $(PC) +1 \rightarrow PC$        | 0111 00 00          |  |  |
| HALT       | 停机                              | 1000 00 00          |  |  |

表1 指令系统表

# 数据通路及其说明

计算机的工作过程可以看作是许多不同的数据流和控制流在机器各部分之间的流数据流所经过的路径称作机器的数据通路。数据通路不同,指令执行所经过的操作过程就不同,机器的结构也就不一样。如何设计一个好的数据通路已经超出了本课程的范围,在此我们不予讨论。我们假设所设计的计算机的数据通路如图所示。



第 2 页 共 24 页

# 数据传送类指令的执行过程 寄存器之间的传送

MOV R1, R2

要求完成的操作为(R2)→R1,执行过程为:

由 R2 的编码通过 RAA1、RAA0 从通用寄存器组 A 口读出 R2 的内容,在 S3~S0 和 M 的控制下,经 ALU 送入总线 BUS;由/WE 控制和 R1 的编码选择 RWBA1、RWBA0,将 BUS 上的数据写入通用寄存器R1。

### 寄存器到内存的传送

MOV M, R2

要求完成的操作为(R2) $\rightarrow$ (C), 执行过程为:

由 M 的编码 11 通过 RWBA1、RWBA0 从通用寄存器 B 口读出 C 寄存器中的地址,在 MADD=2 的控制下,地址通过选择器到达存储器 RAM 的地址输入端;由 R2 的编码通过 RAA1、RAA0 从通用寄存器组 A 口读出 R2 的内容,在 S3~S0 和 M 的控制下,经 ALU 送入总线 BUS,并在/CS 和 XL 控制下将 BUS 上的数据写入存储器 RAM。

### 内存到寄存器的传送

MOV R1, M

要求完成的操作为((C))→R1,执行过程为:

由 M 的编码 11 通过 RAA1、RAA0 从通用寄存器 A 口读出 C 寄存器中的地址,在 MADD=1 的控制下,地址通过选择器到达存储器 RAM的地址输入端,/CS 和 DL 使数据出现在 BUS 上;由/WE 控制和 R1的编码选择 RWBA1、RWBA0、将 BUS 上的数据写入通用寄存器 R1。

# 2、 算术逻辑运算类指令的执行过程

ADD R1, R2

SUB R1, R2

OR R1. R2

这类指令的执行过程为:

由 R2 的编码通过 RAA1、RAA0 从通用寄存器组 A 口读出 R2 的内容,由 R1 的编码通过 RWBA1、RWBA0 从通用寄存器组 B 口读出 R1 的内容,在 S3~S0 和 M 的控制下,经 ALU 送入总线 BUS;由WE 控制和 R1 的编码选择 RWBA1、RWBA0,将 BUS 上的数据写入通用寄存器 R1。其中 ADD 和 SUB 指令影响状态位 Cf和 Zf。

### 3、移位指令的执行过程

RSR R1

RSL R1

这类指令的执行过程为:

由 R1 的编码通过 RWBA1、RWBA0 从通用寄存器组 B 口读出 R1 的内容,在 S3~S0和 M 的控制下通过 ALU,经移位逻辑循环右移或循环左移后送入总线 BUS;再由WE 控制和 R1 的编码选择 RWBA1、RWBA0,将 BUS 上的数据写入通用寄存器 R1。但是,标准的 ALU 模块没有移位功能,需要在该模块出口与总线接口处增加一部分电路以实现相应的移位功能(此问题请同学们自行解决)。

### 4、 转移类指令的执行过程

JMP add

JZ add

JC add

这类指令为双字节指令,第一字节为指令码,第二字节为转移目标地址。这类指令的执行过程为: 在 MADD=0 的控制下,程序计数器 PC 中的地址通过选择器到达存储器 RAM 的地址输入端,在/CS 和 DL 控制下转移地址从 RAM 中读出并送入 BUS;如果条件满足(IN PC=0)则在 LD PC 允许下将 BUS 上的地址打 PC,否则 PC 加 1 计数。当数据通路设计好之后,就要进行详细电路设计,这时需要考虑其它各种因素,比如进行触发器 Cf 和 Zf 的设置。

### 控制器设计

有了指令系统和数据通路之后,就可以进入控制器设计阶段。控制器设计有两种方法,一种是组合逻辑实现方法,另一种是微程序实现方法。我们采用第一种方法。

## 1、微控制信号

指令寄存器 IR 接收到一条机器指令后,这条指令就被译码执行。指令通过译码产生出的各种控制信号在时钟信号的配合下控制着指令执行的全过程。为此,需要将执行每条指令所需的全部基本微操作的控制信号罗列出来,进行综合分析、化简,并落实到不同的周期、节拍之中,然后用各种逻辑门电路实现。以下是所用基本控制信号列表。

| 信号             | 功能                                                                           |  |  |  |  |
|----------------|------------------------------------------------------------------------------|--|--|--|--|
| IN PC          | 与 LD PC 配合使用,为 1 时 PC 加 1 计数,为 0 时加载 BUS 上的数据。                               |  |  |  |  |
| LD PC          | 当 IN PC=1 允许对 PC 加 1 计数,否则允许把 BUS 上的数据打入 PC。                                 |  |  |  |  |
| LD IR          | 允许把 BUS 上的数据打入指令寄存器 IR。                                                      |  |  |  |  |
| /WE            | 允许把 BUS 上的数据打入通用寄存器组,低电平有效。                                                  |  |  |  |  |
| F→BUS          | ALU 的运算结果通过移位逻辑直接送到总线 BUS 的对应位。                                              |  |  |  |  |
| FRL→BUS        | ALU 的运算结果通过移位逻辑循环左移一位送到总线 BUS,且 F7 送 $C_{f^o}$                               |  |  |  |  |
| FRR→BUS        | ALU 的运算结果通过移位逻辑循环右移一位送到总线 BUS,且 $F0$ 送 $C_{f^o}$                             |  |  |  |  |
| /CS            | 允许访问存储器,低电平有效。                                                               |  |  |  |  |
| MADD           | 存储器 RAM 地址来源。0: 指令计数器,1: 通用寄存器 A 口,2: B 口。                                   |  |  |  |  |
| DL             | 读存储器 RAM。                                                                    |  |  |  |  |
| XL             | 写存储器 RAM。                                                                    |  |  |  |  |
| M              | M=1,表示 ALU 进行逻辑运算操作,否则进行算术操作。                                                |  |  |  |  |
| $S_3 \sim S_0$ | 使 ALU 执行各种运算的控制位。                                                            |  |  |  |  |
| HALT           | 此位为"1"时停机,下次输入人工操作。                                                          |  |  |  |  |
|                | IN PC  LD PC  LD IR  /WE  F→BUS  FRL→BUS  /CS  MADD  DL  XL  M $S_3\sim S_0$ |  |  |  |  |

表 2 基本控制信号及功能表

### 2、指令周期与工作脉冲设置

指令同期与数据通路结构、指令执行方式有关。指令可以串行执行, 也可以并行执行。

本设计采用串行工作方式,即"读取—执行—再读取—再执行……"。串行工作方式虽然工作速度和主机效率都要差一些,但它的控制简单。因此,本机指令周期可以确定为:

取一条指执行一条指令一个指令周期读取指令的时间随所使用的 RAM 的性能而异。执行一条指令所需工作脉冲的个数与宽度要依据控制流和数据流所经过的路径与各级门的最大延迟而定。例如,本机中写入 RAM 和寄存器组的操作显然不能发生在"执行阶段"的任意时刻,它必须是在运算结果已经产生,并被传送到总线的适当时刻才能"写",这就需要工作脉冲来控制时序

#### 控制台与控制指令设计

有了数据通路和控制器,还要有输入/输出部分,我们才能将编好的程序送入系统,看到运算结果。为简单起见,我们仅考虑最简单的 I/O 部分。虽然是最简单的,但仍必须有以下几个功能:

- ① 能够启动系统运行;
- ② 能够输入地址和程序;
- ③ 能够检查内存的内容;
- ④ 能够终止系统的运行;
- ⑤ 能够对系统进行初始化;
- ⑥ 能够提供某些出错信息,如溢出等。

### 1、 命令键设置及实现

为了实现控制台的功能,我们可以设置以下几个命令键:

- (1) START 键: 启动系统运行, 起始地址由 PC 当前内容确定;
- (2) STOP 键: 终止系统运行;
- (3) INA 键:输入地址,将开关上设置的数作为地址送入 PC 中;
- (4) INP 键:输入程序,将开关上设置的数作为机器指令代码送入当前 PC 所指定的内存单元中;
- (5) CHP 键: 检查程序,将当前 PC 所指定的内存单元的内容送显示器显示;
- (6) RESTART 键:系统总复位命令。

还可以设置一些其它命令键。在上面 6 个键中, INA、INP、CHP 不仅要启动系统运行, 还需要在命令执行完后停机。要注意, 这样的命令没有自己的指令格式, 需要另外设计编码电路对这些命令进行编码, 并将其送入指令寄存器 IR。

### 2、输入输出部件

输入输出可以采用二进制、十进制或 ASCII 码。设备有多种多样, 如 LCD 显示器及键

盘、打印机等。为简单起见,本机采用最简单的二进制开关作为输入部件,发光二极管作为

输出部件。发光二极管所显示的内容要由寄存器保存

### 三、详细设计

### 3.1 设计的整体架构



# 上图便是我设计的 cpu 的 bdf

### cpu 工程中各个文件



### cpu 工程中的文件



# cpu 设计中每个元件的文件夹



#### 3.2 各模块的具体实现

(此部分必须有模块的接口设计,功能实现,功能的仿真验证等内容。)

#### 1. PC 计数器

#### Vhd1

```
1
      library ieee;
 2
      use ieee.std logic 1164.all;
      use ieee.std logic unsigned.all;
    entity zjw PC is
 4
 5
    port (
          LDPC, INPC, clk, reset:in std logic;
 6
 7
          BUScin:in std logic vector (7 downto 0);
 8
          PCout:out std logic vector (7 downto 0)
 9
      );
      end zjw PC;
10
11
    architecture pfive of zjw PC is
      signal Q:std logic vector (7 downto 0);
12
13
    begin
14
          process(clk, reset)
          begin
15
16
               if (reset='0') then
               Q<="000000000";
17
18
               elsif(clk'event and clk='l')then
19
                   if (LDPC='1') then
20
                   Q<=BUScin;
21
                   elsif(INPC='1')then
22
                   Q <= Q+1;
23
                   end if:
24
               end if;
25
          end process;
          PCout <= Q;
26
27
      end pfive;
```

Pc 计数器一共有五个输入端口,一个输出端口,其中输入端口有一个为时钟信号,剩下 2 个为控制信号,一个复位信号,最后一个为总线的输入,

功能为当 reset 复位信号为 0 时, PC 内的数据清 0, 当 inpc 为 1 时 PC=PC+1; 当 ldpc 为 1 时 PC=cin

# 功能仿真结果



### 结果分析

当 reset 为 0 时,输出为 00000000

当 reset 为 1 时, 1dpc 为 1 时, 输出为输入即 00001000

当 reset 为 1 时 , inpc 为 1 时 , 输出并不为输入, 而是 pc+1 即为 00001001

#### 2. 选择器

### Vhd1

```
library ieee;
 2
      use ieee.std logic 1164.all;
 3
    mentity zjw xuanzeqi is
 4
    port (
          MADD: in std logic vector(1 downto 0);
 5
          A,B,C:in std logic_vector(7 downto 0);
 6
 7
          OUT1:out std_logic_vector(7 downto 0)
 8
      );
 9
      end zjw xuanzeqi;
    architecture psix of zjw xuanzeqi is
10
11
    begin
12
          process (MADD)
          begin
13
14
               if (MADD="00") then
15
              OUT1<=A;
               elsif (MADD="01") then
16
              OUT1<=B;
17
               elsif (MADD="10") then
18
19
              OUT1<=C;
               end if;
20
21
          end process;
22
      end psix;
```

选择器一共五个端口,三个输入端口,一个控制信号端口,一个输出端口

当控制信号 madd 分别为 00 01 10 选择器分别输出 a b c 三个输入

# 功能仿真



### 结果分析

当 madd 为 00 时,输出与 a 口一致,

01 与 b 口一致

10与 C 口一致

#### 3. RAM

bsf



为基础的 LPM\_RAM\_IO 元件能够实现读写功能

# Ram 对应的 mif 文件



#### 4. IR 寄存器

#### Vhd1

```
1
      library ieee;
      use ieee.std logic 1164.all;
    mentity zjw IR is
 3
    mport (
 4
          BUScin: in std logic vector (7 downto 0);
 5
          LDIR, clk, reset: in std logic;
 6
 7
          S:out std logic vector(3 downto 0);
 8
          RWBA1, RWBA0, RAA1, RAA0: out std logic
 9
      );
10
      end zjw IR;
11
    architecture peight of zjw IR is
      signal Q:std logic vector (7 downto 0);
12
13
    begin
14
          process (LDIR, clk, reset)
15
          begin
16
               if (reset='0') then
                   Q<="000000000";
17
18
               elsif(clk'event and clk='l')then
                   if (LDIR='1') then
19
20
                        Q<=BUScin;
21
                   end if:
22
               end if;
23
          end process;
          S<=Q(7 downto 4);
24
25
          RWBA1<=Q(3);
26
          RWBA0<=Q(2);
27
          RAA1<=Q(1);
28
          RAA0 <= Q(0);
29
      end peight;
```

一共有 9 个端口其中一个数据输入端口,一个复位信号端口,两个控制信号端口,5 个输出端口

功能为 Reset 为 0 时, IR 寄存器中储存的值归 0; Reset 为 1 时, 当 LDIR 为 1 时, 输出

# 功能仿真



当 reset 为 0 时无论 LDIR 所有的输出都为 0 当 reset 为 1, LDIR 为 1 时,在适中的上升沿,输出与输入相符

#### 5. 指令译码器

#### Vhd1

```
library ieee;
     use ieee.std logic 1164.all:
    mentity zjw_zhilingyimaqi is
    mport (
          SM, RWBA1, RWBA0, RAA1, RAA0: in std logic;
          IR1:in std logic vector(3 downto 0);
 6
          MOVA, MOVB, MOVC, ADD, SUB, OR1, NOT1, RSR, RSL, JMP, JZ, JC, IN1, OUT1, NOP, HALT: out std logic
 8
      end entity zjw_zhilingyimaqi;
10
11
    ■architecture pp of zjw_zhilingyimaqi is
12
     signal R1:std_logic_vector(1 downto 0);
13
      signal R2:std_logic_vector(1 downto 0);
14
    ■begin
          R1<=RWBA1&RWBA0:
15
          R2<=RAA1&RAA0;
16
    =
          process (SM, IR1, R1, R2)
17
18
          begin
              MOVA<='0';
19
20
              MOVB<='0';
              MOVC<='0';
21
              ADD<='0';
22
23
              SUB<='0';
24
              OR1<='0';
25
              NOT1<='0';
26
              RSR<='0';
27
              RSL<='0';
28
              JMP<='0';
29
              JZ<='0';
              JC<='0'.
30
              IN1<='0':
31
              OUT1<='0':
32
              NOP<='0';
33
              HALT<='0';
34
              if(SM='1') then
35
    if(IR1="1111") then
36
    if(R1="11") then
37
    38
                          MOVB<='1';
39
                      elsif (R2="11") then
40
                         MOVC<='1';
41
    42
                         MOVA<='1';
43
                      end if;
                  elsif(IR1="1001") then
44
    45
                      ADD<='1';
46
    elsif(IR1="0110") then
                  elsif(IR1="0110") then
46
     47
                       SUB<='1';
48
     elsif(IR1="1011") then
49
                      OR1<='1';
50
     elsif(IR1="0101") then
51
                      NOT1<='1';
52
                   elsif(IR1="1010") then
                      if (R2="00") then
53
    54
                           RSR<='1';
                       elsif(R2="11")then
55
     RSL<='1';
56
57
                       end if:
                   elsif(IR1="0001" and R1="00") then
58
     if(R2="00") then
59
     JMP<='1';
60
                          JMP<='1':
60
                      elsif(R2="01") then
61
    JZ<='1';
62
                      elsif(R2="10") then
63
    =
                          JC<='1';
64
                      end if;
65
66
    elsif(IR1="0010") then
67
                      IN1<='1';
                  elsif(IR1="0100") then
68
    OUT1<='1';
69
                  elsif(IR1="0111") then
70
71
    NOP<='1';
                  elsif(IR1="1000") then
72
    73
                     HALT<='1';
74
75
              end if;
76
          end process;
77
     end architecture pp;
```

一共有22个端口,其中一个类时钟信号输入端口,5个指令输入端口,16个输出端口

功能:在 Sm (类时钟信号)的执行周期,根据输入的 ir 以及剩下的四位输入合成的 8 位向量,输出对应的 16 个操作的执行与否

# 功能仿真



当输入满足要求的指令后在 sm 的执行周期,将会有对应的操作端口输出为 1

#### 6. 控制器

#### Vhd1

```
library ieee;

use ieee.std logic_l164.al;

= port(mova,movb,movc,add,sub,orl,notl,rsr,rsl,jmp,jz,jc,inl,outl,nop,halt,c,z,sm:in std_logic;

LDIR,DL,CS,XL,DEC,INPC,FBUS,FLBUS,FRBUS,M,WE,IFIN,IFOUT:out std_logic;

MADD: out std_logic_vector(l downto 0)

);

end zjw_kongzhiqi;

end zjw_kongzhiqi;

begin

LUTR <= 'l' when (sm='0') else '0';

LUTR <= 'l' when (sm='0') else '0';

XL <= 'l' when (sm='0') else '0';

to s <= '0' when (sm='0') else '0';

LDEC <= 'l' when (sm='0' or movo='l' or jmp='l' or (jz='l' and z='l')) or (jc='l' and c='l')) else '0';

LDEC <= 'l' when (sm='0' or jo='l' and c='l') or (jc='l' and z='l')) else '0';

BFUS <= 'l' when (mova='l' or movb='l' or sub='l' or orl='l' or notl='l' or rsl='l') else '0';

FRBUS<='l' when (mova='l') or add='l' or sub='l' or orl='l' or notl='l' or rsl='l') else '0';

FRBUS<='l' when (sm='0' or jo='l' and c='l') or sub='l' or halt='l' or jmp='l' or jz='l' o
```

一共有16个操作输入端口,2个判断信号输入端口,1个类时钟sm输入端口,14个控制信号输出端口

功能,根据输入的操作的执行与否以及 CZ 标志,在 Sm 的执行周期与控制周期发出其余元件的控制信号

### 功能仿真



所有信号与输入的关系皆与实验要求相符

#### 7. 寄存器组

### Vhd1

```
library ieee;
     use ieee.std logic 1164.all;
   ■entity zjw_jicunqizu is
 3
    mport (
 5
          RAA1, RAA0, RWBA1, RWBA0, WE, clk, resect:in std logic;
          BUSC: in std logic vector (7 downto 0);
 6
 7
          BUSA, BUSB: out std logic vector (7 downto 0);
          A_out,B_out,C_out : out std_logic_vector(7 downto 0));
8
9
     end zjw jicunqizu;
    architecture pseven of zjw_jicunqizu is
10
    signal A,B,C,OUTA,OUTB:std_logic_vector(7 downto 0);
11
12
     signal S1, S2:std logic vector (1 downto 0);
13
    begin
         S1<=RWBA1&RWBA0;
14
15
         S2<=RAA1&RAA0;
16
        process(clk, resect, A, B, C, BUSC)
17
18
             if (resect='0') then
                  A<="000000000";
19
20
                  B<="00000000";
21
                  C<="000000000";
22
              elsif(clk'event and clk='l')then
                  if (WE='0') then
23
                      if(S1="00")then
24
    A<=BUSC:
25
                      elsif(S1="01")then
26
27
                          B<=BUSC;
28
    elsif(S1="10")then
29
                          C<=BUSC;
                      end if;
30
31
                  end if;
32
              end if;
33
         end process;
          BUSA<=A when S2="00" else
34
                  B when S2="01" else
35
                  C when S2="10" or S2="11";
36
         BUSB<=A when S1="00" else
38
                  B when S1="01" else
                  C when S1="10" or S1="11";
39
          A out<=A;
40
          B_out<=B;
41
          C out<=C;
42
43
      end pseven;
```

一共有一个总线数据输入端口,5个控制信号输入端口,一个复位信号输入端口,1个时钟输入端口,以及五个输出端口功能:可以实现对寄存器组中 abc 三个寄存器的读与写,并且将 abc 三个寄存器内容输出

# 功能仿真



当 reset 为 0 时, abc 三个寄存器内容皆为 00000000

当 reset 为 1, we 为 0, rwba1, rwba0 分别为 00 01 10 时, 在时钟的上升沿, abc 三个寄存器的值分别等于输入

We 为 1 后 rwba1.rwba0, raa1, raa0 分别为 0000 0101 1010 AB 两个接口分别输出的为 abc 三个寄存器此前储存的值

# 8. ALU Vhdl

```
library ieee;
      use ieee.std_logic_l164.all;
 2
 3
     use ieee.std logic unsigned.all;
 4
     use ieee.std logic arith.all;
 5
    mentity zjw ALU yiweiluoji is
 6
    port (
 7
          R1, R2:in std logic vector (7 downto 0);
          S:in std logic vector(3 downto 0);
 8
 9
          M, FBUS, FLBUS, FRBUS: in std logic;
10
          Q:out std logic vector (7 downto 0);
11
          C, Z:out std logic
12
      );
13
      end entity zjw_ALU_yiweiluoji;
14
    architecture pten of zjw ALU yiweiluoji is
     signal ZZ:std logic vector (8 downto 0);
15
16
    begin
17
         process (S, R1, R2, FBUS)
18
         begin
19
              if (M='1') then
                   if(S="1011") then--OR
20
21
                       ZZ<='0'&(R1 or R2);
                   elsif(S="0101") then--NOT
22
23
                       ZZ<='0'&not(R1);
24
                   end if:
                   if(S="1001") then--ADD
25
26
                       ZZ<=('0'&R1)+('0'&R2);
27
                   elsif(S="0110") then--SUB
28
                       ZZ<=('0'&R1)-('0'&R2);
29
                   end if:
30
              elsif(FBUS='1')then
31
    if (FRBUS='1') then--RSR
                       ZZ<=R1(0)&'0'&R1(7 downto 1);
32
33
                   elsif (FLBUS='1') then--RSL
34
                       ZZ<=R1&'0';
35
                  end if:
                   if (S="1111") then--MOV
36
37
                       ZZ<='0'&R2;
38
                   end if:
             elsif(FBUS='0')then
39
40
                   ZZ<="0ZZZZZZZZZ;
41
              end if;
42
              if(zz(7 downto 0)="000000000")then
              end if;
41
42
              if(zz(7 downto 0)="000000000")then
43
                   Z<='1';
44
              else
45
                   Z<='0';
              end if:
46
47
          end process;
48
          Q<=ZZ(7 downto 0);
49
          C<=ZZ(8);
50
     end architecture pten;
```

一共有两个数据输入端口,5个控制信号输入端口,一个结果输出端口,两个标志位输出端口

功能:根据控制信号,对进入alu的两个数据执行加减或非循环左右 移操作

## 功能仿真



当 FBUS=0 时 q 没有输出

当 FBUS=1 时

当 FLBUS、FRBUS 分别为 1 0 时 q 为 r1 循环左移的结果 为 01 时 q 为 r1 循环右移结果

当 s 为 1111 时 q 为 r2 为 1001 时 q 为 r1+r2 为 0110 时 q 为 r1-r2 为 0101 q 为 -r1 为 1011 时 q 为 r1 or r2

#### 9. CZ 暂存器

### Vhd1

```
1
      library ieee;
 2
      use ieee std logic 1164 all;
 3
     mentity zjw DCZ is
 4
     mport (
 5
           C, Z, JZ, JC, SM, clk: in std logic;
 6
          CQ, ZQ:out std logic);
 7
      end zjw DCZ;
    architecture pnine of zjw DCZ is
 8
      signal X, Y:std logic;
 9
10
    begin
11
          process (JZ, JC, C, Z)
12
          begin
               if(clk'event and clk='l')then
13
14
                   if (SM='1') then
15
                        X<=C;
16
                        Y<=Z;
17
                   end if:
18
               end if:
19
           end process;
20
           CQ <= X;
21
          ZQ<=Y;
22
      end pnine;
```

一共有2个标志输入信号,2个控制信号,2个时钟信号,2个标志输出信号

功能: 在执行周期时钟上升沿将 cz 放出(方便整个 cpu 的时钟分配的调节)

# 功能仿真



当 Sm 为 1 时时钟上升沿 CZ 被放出

#### 10. (模拟) 二极管

### Vhd1

```
library ieee;
 2
     use ieee.std_logic_ll64.all;
 3
 4
    mentity zjw erjiguan is
    port(cin : in std logic vector(7 downto 0);
 5
           IFOUT : in std logic;
 6
 7
            eout : out std logic vector(7 downto 0));
     end zjw_erjiguan;
 8
 9
    architecture peleven of zjw_erjiguan is
10
11
    begin
12
   process(IFOUT)
13
    begin
14
   ■if(IFout='1') then
15
     eout<=cin;
16
   else
     eout<="ZZZZZZZZZ;";
17
18
     end if;
19
     end process;
20
     end peleven;
```

一共有一个数据输入端口,一个数据输出端口,一个控制信号端口功能:由于没有硬件,模拟一下输出情况,当 ifout 为 1 时输出输入数据

# 功能仿真



当 IFOUT 为 0 时输出为高组态

当 IFOUt 为 1 时输出为输入

#### 11. (模拟) 开关

### Vhd1

```
1
      library ieee;
 2
      use ieee.std logic 1164.all;
 3
 4
    mentity zjw kaiguan is
    port(buscin,ocin : in std logic vector(7 downto 0);
 5
            IFIN : in std logic;
 7
            BUSOUT : out std logic vector (7 downto 0)
 8
             );
 9
      end zjw kaiguan;
    architecture ppp of zjw kaiguan is
10
    begin
11
12
           process (IFIN)
13
           begin
14
           if(IFIN = '1') then
           BUSOUT <= ocin;
15
16
           else
           BUSOUT <= buscin;
17
18
           end if;
19
           end process;
20
      end ppp;
```

一共有两个数据输入端口,一个控制信号输入端口,一个数据输出端口

功能当 IFIN 为 1 时输出额外输入的值,为 0 时输出总线上输入的值(由于开关需要操作台,所以只能模拟一下)

# 功能仿真



当 IFIN 为 0 时 输出 BUSOUT 与 BUSCIN 一致 为 1 时输出与 OCIN 一致

#### 12. SM 创造器

#### Vhd1

```
library ieee;
      use ieee.std logic 1164.all;
 2
 3
    entity zjw SM is
 4
    mport (
 5
          clk, reset: in std logic;
          SM: out std logic
 6
 7
      );
 8
     end zjw SM;
    architecture pfour of zjw SM is
10
     signal Q1:std_logic;
11
    begin
12
          process(clk, reset)
13
          begin
14
              if (reset='0') then
                   Q1<='0';
15
               elsif(clk'event and clk='0')then
16
                   if (Q1='0') then
17
18
                       Q1<='1';
19
                   else
20
                       Q1<='0';
21
                   end if;
22
               end if;
23
          end process;
24
          SM<=01;
25
      end pfour;
```

一共有一个时钟输入信号端一个时钟输出信号端,一个复位信号输入端

功能:将时钟周期增加一倍,频率减少一倍,即创造 sm

# 功能仿真



SM 成功变为 clk 频率的一半

### 四、系统测试

#### 4.1 测试环境

QuartusII

#### 4.2 测试代码

(使用你已实现的指令编写一至两个程序测试以检测模型机的正确性)

| 00100000 | 00100100 | 00101000 | 11110001 | 11111101 | 11110011 | 10010001 | 01100001 |
|----------|----------|----------|----------|----------|----------|----------|----------|
| 10110001 | 10100000 | 10100011 | 01010000 | 00010000 | 00010000 | 00000000 | 00000000 |
| 01110000 | 01000000 | 10000000 | 00000000 | 00000000 | 00000000 | 00000000 | 00000000 |

此为 ram 中的设计的指令,按照顺序为

输入 abc, mova, movb, movc, ADD, SUB, OR, RSR, RSL, NOT, JMP, NOP, OUT, HALT 4.3 测试结果

由于时钟信号的原因, pc 两个值(如 0,1)之间正下方对的 ram\_out 即为 ram 当前值 ram (0), cpu 执行的时候取址与上一个执行周期有重复部分,即流水。



按照 ram 中储存的值的顺序,对应操作表,得出结果皆符合要求

# 五、总结

本次实验,让我对整个cpu有了更加深入的理解,从将之前的实验中的元件内容相结合,到新设计控制器等元件,然后将元件相连,然后在修改的过程中,我对EDA有了更加深入的理解。