# Lab Report

LAB 3 - DIGITAL SYSTEM DESIGN WITH VHDL (MULTI-CYCLE CPU DESIGN)

Hagai Joseph- 207838178 Bar Kupferschmied - 318912193

#### מבוא

דיאגרמת המערכת:

במעבדה זו, תכננו מכונת עיבוד מבוססת בקר כמעבד רב-מחזורי על מנת להריץ קוד תוכנה נתון.

Controller based System Signals Legend: Control Controller System (DUT) Status rst Data to/from Test bench Control Unit (FSM) ena. - done clk . 15 Control Status Initial ProgMem Read dataMem content Datain Dataout content from to DTCMinit.txt m n ITCMinit.txt Datapath Datain Initial content dataMem 'n DTCMinit.txt

clk

מבנה יחידת השליטה:

## Control Unit

Signals Legend: Control, Status, Data to/from Test bench





#### תיאור המערכת

.Control ויחידת Datapath מיחידת החרכבת מיחידת

#### :DATAPATH

יחידה זו מורכבת ממודולים שונים שמחוברים יחד דרך הBus על מנת לממש את פעולות המערכת:

| Instruction<br>Format | Decimal<br>value | OPC  | Instruction         | Explanation                             | N | Z | С     |
|-----------------------|------------------|------|---------------------|-----------------------------------------|---|---|-------|
|                       | 0                | 0000 | add ra,rb,rc        | $R[ra] \le R[rb] + R[rc]$               | * | * | *     |
|                       | U                | 0000 | nop                 | R[0]<=R[0]+R[0] (emulated instruction)  | * | * | * * * |
| R-Type                | 1                | 0001 | sub ra,rb,rc        | $R[ra] \le R[rb] - R[rc]$               | * | * | *     |
|                       | 2                | 0010 | and ra,rb,rc        | R[ra]<=R[rb] and R[rc]                  |   | * | -     |
|                       | 3                | 0011 | or ra,rb,rc         | $R[ra] \le R[rb]$ or $R[rc]$            |   | * | -     |
|                       | 4                | 0100 | xor ra,rb,rc        | $R[ra] \le R[rb]  xor  R[rc]$           | * | * | -     |
|                       | 5                | 0101 | unused              |                                         |   |   |       |
|                       | 6                | 0110 | unused              |                                         |   |   |       |
| Ј-Туре                | 7                | 0111 | jmp offset_addr     | PC<=PC+1+offset_addr                    | - | - | -     |
|                       | 8                | 1000 | jc /jhs offset_addr | If(Cflag==1) PC<=PC+1+offset_addr       | - | - | -     |
|                       | 9                | 1001 | jnc/jlo offset_addr | If(Cflag==0) PC<=PC+1+offset_addr       | - | - | -     |
|                       | 10               | 1010 | unused              |                                         |   |   |       |
|                       | 11               | 1011 | unused              |                                         |   |   |       |
|                       | 12               | 1100 | mov ra,imm          | R[ra]<=imm                              | - | - | -     |
| l-Type                | 13               | 1101 | ld ra,imm(rb)       | $R[ra] \le M[imm+R[rb]]$                |   | - | -     |
|                       | 14               | 1110 | st ra,imm(rb)       | $M[imm+R[rb]] \le R[ra]$                |   | - | -     |
|                       | 15               | 1111 | done                | Signals the TB to read the DTCM content | - | - | -     |

Note: \* The status flag bit is affected , - The status flag bit is not affected

בהינתן אותות החיווי מהControl הDatapath מאפשר הכנסת/הוצאת ערכים מהמודולים השונים מ/אל הBus על מנת לבצע את הפעולות הנדרשות מהמערכת כולה.

#### :Program Memory

זיכרון בו מאוחסנות פקודות המערכת – מודול זה ניתן לנו. בכל עליית שעון המודול מעביר את הפקודה המתאימה למודול הIR. כתובת הפקודה המתאימה ניתנת לו על ידי מודול הPC (מצביע המערכת). בנוסף ניתן לכתוב את הפקודות של התוכנית למודול על ידי חיבור חיצוני למערכת.

#### :Data Memory

זיכרון המערכת – מודול זה ניתן לנו. בכל עליית שעון, בהינתן החיווי המתאים ניתן לקרוא/לכתוב מידע מ/אל הזיכרון. המידע והכתובת ניתן על ידי הBus. בנוסף ניתן לכתוב (ולקרוא) לזיכרון על ידי חיבור חיצוני.

#### :PCa מודול

 $\mathsf{PC}_\mathsf{sel}$ מתעדכן לערך הבא שנבחר על ידי חיווי הינתן החיווי PC מתעדכן בכל עליית שעון והינתן החיווי וווי ה

- PC+1 .1
- (IRה שניתן על ידי הPC+1+offset .2
- 3. וקטור אפסים איפוס המערכת

את הערך (כתובת הפקודה הבאה) הוא מעביר אל מודול הProgram Memory.

#### מודול הIR:

מודול זה מקבל את השורה הבאה בתוכנית ממודול הPC ומעביר את ביטי הפקודה אל מודול הDecoder מודול זה מקבל את השורה הבאה בתוכנית ממודול הPC מפענח המערכת). בנוסף הIR מעביר את הקבועים/כתובות הרגיסטרים/הfset אל מחזיק הקבועים/מודול הRegister File (בהתאמה) לפי התבנית:



#### :Decoder

מודול זה מקבל את ביטי הפקודה ממודול הIR, ושולח ליחידת הControl את הפקודה שהמערכת צריכה לבצע. (יחידת הControl מוציאה את ביטי בחיווי המתאימים לביצוע הפעולה).

#### :Register File (RF) מודול ה

מודול זה מכיל את הרגיסטרים של יחידת העיבוד - מודול זה ניתן לנו. בהינתן החיווי RF<sub>out</sub> וכתובת רגיסטר לקריאה המודול מוציא את המידע המתאים לBus. בהינתן כתובת רגיסטר לכתיבה והחיווי RF<sub>in</sub> המודול כותב את המידע מהBus לכתובת המתאימה.

#### מודול הALU:

מודול זה מבצע פעולות אריתמטיות על שתי כניסות Bi A ואת התוצאה הוא מעביר לC. המודול מבצע את Bi A מתקבלות דרך הפעולה לפי חיווי OPC ובנוסף מעביר דגלי Zflag,Nflag,Cflag אל יחידת הOPC. כניסות Bi A מתקבלות דרך הפעולה לפי חיווי DPC ובנוסף מעביר דגלי Bus. האובר שירות אל הBus.

#### מודול הImmediate:

מודול זה מחזיק הרחבת סימן של קבועים שניתנים לו מהIR ובהינתן החיווי המתאים מיחידת הControl מכניס אותם לBus.

#### תוצאות סימולציה:

לסימולציית TB קראנו מתוך קובץ ערכים לזיכרון המערכת (מידע ותוכנית) וביצענו את הפעולות Control לסימולציית שותות יחידת הלכיסוו יחידת ביצענו את הקוד הבא:

```
-- This test bench check the following Instruction:
             R1,16
                          = 0xC110
      1. mov
                                      (R1=16)
             R2,17
      2. mov
                          = 0xC211
                                      (R2=17)
      3. ld
              R3,0(R0)
                         = 0xD300
                                      (R3=1)
      4. ld
             R4,0(R1)
                          = 0xD410
                                      (R4=0xF0F0)
      5. ld
              R5,1(R1)
                          = 0xD511
                                      (R5=0xFFFF)
      6. st
              R1,0(R1)
                          = 0xE110
                                    (store in addres 16)
      7. st
              R2,0(R2)
                          = 0xE220
                                   (store in addres 17)
                          = 0x0131
     8. add R1,R3,R1
                                     (R1=17)
     9. sub R1,R2,R1
                          = 0x1121
                                      (R1=0)
     10. st
              R1,1(R2)
                          = 0xE121
                                      (store in addres 18)
     11. and R6, R5, R4
                          = 0x2654
                                      (expecting: 0xF0F0)
     12. or
                                      (expecting: 0xFFFF)
              R7, R5, R4
                          = 0x3754
                                     (expecting: 0x0F0F)
     13. xor
              R8, R5, R4
                          = 0x4854
     14. st
            R6,2(R2)
                          = 0xE622
                                     (store in addres 19)
              R7,3(R2)
     15. st
                          = 0xE723
                                     (store in addres 20)
___
     16. st R8,4(R2)
                          = 0xE824
                                      (store in addres 21)
    17. done
                           = 0xF000 (exiting)
```



ניתן לראות כי לאחר הרצת הסימולציה נשמרו לנו ערכים חדשים (כפי שהיינו מצפים מהם להיות) במקומות 16-21) בזיכרון כפי שרצינו.



הload מתורגמת נכון

Decodera

ניתן לראות במסגרת כי פעולת הmov מתרגמת נכון בDecoder ובנוסף הערך המתאים נטען לImmediate ולBus הרגיסטר הנכון לאחסון הקבוע נבחר נכון ובעצם הפעולה מבוצעת כמו שצריך.

#### :CONTROL

המודול אחראי על מכונת המצבים אשר שומרת על ביצוע נכון של פעולות המעבד. הוא מבצע זאת על-ידי שימוש באותות בקרה אשר מאפשרים כניסה של אותות לBus או לכניסה/יציאה של רגיסטרים. בהתאם לכניסות והמצב הנוכחי, המכונת מצבים מוציאה אותות בקרה לרכיבים ומעדכנת את המצב הבא.

סכמה אשר מתארת את מכונת המצבים, ופירוט האותות אשר מוצאים בכל מצב:



|                  | Il in=1            |                 |
|------------------|--------------------|-----------------|
| 06               | code, Readd = Unat | rected          |
|                  | Other = 0          | 1 -             |
|                  | Next= dec          | 0000            |
|                  |                    |                 |
|                  | de code            |                 |
| e-type:          | Done:              | Move:           |
| A:n=1            | PC:n=1             | I mm 1 _ in = 1 |
| R Fout=1         | ecsel=01           | REin=1          |
| RFaddr=01        | fsm Done=1         | Pcin=1          |
| opc=unaffe(te)   | Others = 0         | others= 0       |
| others=0         | Next: feech        | Next = fetch    |
| Next: S2         |                    |                 |
| Load or Store:   |                    |                 |
| 5mm2-in=1        |                    |                 |
| Ain=1            |                    |                 |
| other=0          |                    |                 |
| Nex t: 54        |                    |                 |
|                  | J-type             |                 |
| Pcin=1           |                    |                 |
| others=0         |                    |                 |
| if the jump cond | ition is satis     | fied: Pcsel-ol  |
| otherwise pesel  |                    |                 |

| 0 1                          |                    |
|------------------------------|--------------------|
| K-type                       | continuation       |
| S2: R-type excecution        | 53: R-type finish  |
| Cin-1                        | (out = 1           |
| Rfont=1                      | REin=1             |
| RFaddr=10                    | Pcin=1             |
| OPC = According to operation |                    |
| others = 0                   | dext: fetch        |
| Next: S3                     |                    |
| I-type                       | Continuation       |
|                              |                    |
| Sy: T-type Part 1            | 55: I-type part 2  |
| C:n=1                        | Cont=1             |
| RE out = 1                   | if Store: Mem_in=1 |
| Readdr=01                    | others=0           |
| 016-0000                     | Next: 56           |
| other=0<br>Next=S5           |                    |
| Nexe-33                      |                    |
|                              |                    |
| S6: I-type Part 3            | Le set:            |
| Pcin=1                       | Pcin=1             |
| if load: nem ont=1, Rfin     | =1 Pcse1=10        |
| if Store: nem-wr=1, Rfou     | nt=1 others=0      |
| others-o<br>Ne Xt = Fe t ch  | Next = fc & ch     |
| yexf= fe fch                 |                    |
|                              |                    |
|                              |                    |
|                              |                    |
|                              |                    |

#### תוצאות הסימולציה:

עבור הדוגמא הבאה, במחזור האחרון של פעולת הכתיבה לזיכרון, נשים לב כי דלוקים האותות של הפעולה, הכתביה לזיכרון, היציאה מהרגיסטר (שם המידע) ועדכון הPC, מכיוון שנמשיך לאחר המחזור הזה חזרה לfetch.



### תוצאות סימולציה מהTop:

את שתי היחידות – הDatapath והControl מחברים ביחידת הקוד הבא:

```
data segment:
arr dc16 20,11,2,23,14,35,6,7,48,39,10,11,12,13
res ds16 1
code segment:
1d r1,4(r0)
               -- R1<=14
1d r2,5(r0) -- R2 <= 35
mov r3,31
              -- R3<=31
              -- R4<=1
mov r4,1
mov r5,14
               -- R5<=14
and r1, r1, r3
               -- R1<=14
and r2, r2, r3
               -- R2<=3
sub r6, r2, r1 -- R6<=-11
jc 2
               -- carry is 0 => no jump
add r6, r4, r0
               -- R6<=1
jmp 1
               -- jump to store
add r6, r0, r0
st r6,0(r5) -- storing R6=1 in arr[14] (after 13 in memory)
done
nop
jmp -2
                                                                       המתורגם לתוכנית:
D104
D205
C31F
C401
C50E
2113
2223
1621
8002
0640
7001
0600
E650
F000
0000
70FE
                                                              וטעינת הזיכרון הבא למערכת:
0014
000B
0002
0017
000E
0023
0006
0007
0030
0027
000A
000B
000C
000D
0000
```

#### נראה שבאמת נקבל את המצופה:



וניתן לראות זאת גם בקובץ שנשלוף לתוכו את הזיכרון:

