## Um Fluxo de Dados Simples (DESAFIO)

Versão 2025

## 1.4. Atividade 4 - Desafio

Esta atividade envolve mapear saídas em displays de 7 segmentos da placa FPGA DE0-CV.

DICA: Para realizar as atividades, recomenda-se a leitura da apostila "Tutorial para criação de circuitos digitais em Verilog no Quartus Prime 20.1" disponível no Bloco de Material de Apoio no e-Disciplinas.

```
Os arquivos de projetos deverão ser armazenados em pastas com a seguinte regra: alunos da turma X e bancada yy devem usar a pasta C:\Projetos\TxByy. Por exemplo, para o grupo da Turma 1 e bancada A1, usar pasta em C:\Projetos\T1BA1.
```

Inicialmente, copie os arquivos Verilog do projeto da Experiência 3 em uma nova pasta chamada C:\Projetos\TxByy\Exp2\circuito\_exp2\_desafio no computador de sua bancada.

i) Modifique o nome da entidade principal do projeto para circuito\_exp2\_desafio e implemente o mapeamento das saídas em *displays* de 7 segmentos. DICA: use o componente hexaseg.v fornecido.

O módulo Verilog deve seguir a seguinte definição (figura 1).

```
input
            clock:
   input
            zera;
   input
            carrega;
   input
            conta:
   input
       [3:0] chaves;
   output
            menor;
   output
            maior
   output
            igual;
            fim;
   output [6:0] db_contagem;
```

Figura 1: Definição da entidade principal do Desafio.

ii) Após criar e compilar o projeto do Desafio no Intel Quartus Prime, execute a ferramenta RTL Viewer (execute o comando de menu Tools > Netlist Viewers > RTL viewer) e analise a saída obtida. Anexe a figura no Relatório. A figura 2 ilustra um exemplo.



Figura 2: Um exemplo de saída gerada pelo RTL Viewer.

iii) Realize a designação de pinos, conforme a Tabela 1 abaixo.

DICA: consultar tabela de pinos da placa FPGA DE0-CV disponível no e-Disciplinas.

Tabela 1: Designação de Pinos para o Circuito Digital do Desafio

| Sinal       | Pino na Placa DE0-CV | Pino na FPGA |
|-------------|----------------------|--------------|
| CLOCK       | botão KEY0           | PIN_U7       |
| ZERA        | chave SW0            | PIN_U13      |
| CONTA       | chave SW1            | PIN_V13      |
| CARREGA     | chave SW2            | PIN_T13      |
| CHAVES(0)   | chave SW3            | PIN_T12      |
| CHAVES(1)   | chave SW4            | PIN_AA15     |
| CHAVES(2)   | chave SW5            | PIN_AB15     |
| CHAVES(3)   | chave SW6            | PIN_AA14     |
| DB_CONTAGEM | display HEX0         | consultar    |
| MENOR       | Led LEDR5            | PIN_N1       |
| IGUAL       | Led LEDR6            | PIN_U2       |
| MAIOR       | Led LEDR7            | PIN_U1       |
| FIM         | Led LEDR9            | PIN_L1       |

- iv) Programe o circuito sintetizado na placa FPGA DE0-CV.
- v) Execute o Plano de Testes descrito na Atividade 2 e mostre os resultados obtidos.
- vi) Anexe o arquivo QAR do projeto do desafio (arquivo circuito\_exp2\_desafio.qar) junto com o Relatório.

Após a conclusão da atividade, desligue a placa FPGA, desmonte os cabos e guarde os itens na caixa.

## Histórico de Revisões

E.T.M. / 2018 (adaptação e revisão)

E.T.M. & A.V.S.N / 2021 (revisão e adaptação para ensino remoto)

E.T.M. / 2022 (revisão e adaptação)

E.T.M. / 2023 (revisão e adaptação para ensino presencial)

E.T.M. / 2024 (revisão e adaptação para Verilog)

E.T.M. / 2025 (revisão e adaptação)