# 6주차 결과보고서

전공: 경영학과 학년: 4학년 학번: 20190808 이름: 방지혁

1.

해당 실험의 목적은 반감산기, 전감산기와 반가산기, 전가산기, 코드 컨버터에 대해 이해하고, 구현해봅니다. 또한, 카르노맵을 통해 SOP나 POS를 구할 수 있는 능력을 배양하고, 구한 함수식을 바탕으로 직접 구현해봅니다. Simulation에서 그치지 않고, 최종적으로 설계를 FPGA 보드에 올려, 동작을 검증하고, 입력 신호에 따른 출력 결과를 분석하고자 합니다.

2. 우선 첫 번째로 설명할 것은 half-adder입니다.



Half Adder의 식은 Output s(sum) = A^B, Output c(carry) = A&B로 나타낼 수 있습니다. 두 개의 input 중 한 개가 1일 때 sum이 발생하고, 둘 다 1이여야 carry 가 발생합니다.

## 두 번째로 서술할 것은 Full Adder입니다.



Full Adder에서 Output s(sum) = a^b^cin, Output cout(carry) = cin&(a^b)+a&b로 나타낼 수 있습니다. 세 개의 input 중 홀수 개가 1일 때 sum이 발생하고, 1이 2 개 이상이여야 carry가 발생합니다.

3.

우선 첫 번째로 설명할 것은 half-subtractor입니다.



Half Subtractor의 식은 Output b(borrow) = (~A)&B, Output D(Difference) = A^B로 나타낼 수 있습니다. 두 개의 input 중 홀수 개가 1일 때(똑같지 않을 때) Difference가 발생하고, A < B이면, 즉 A가 0이고 B가 1일 때 borrow가 발생합니다.

# 다음으로 설명할 것은 full-subtractor입니다.



다음으로 설명하게 될 것은 Full Subtractor입니다.

Full Subtractor의 식은

Output  $b = (A)\&B+(A^B)\&Borrow$ 

Output d = A^B^Borrow로 나타낼 수 있습니다.

Output b는 A값은 0이고, input B와 Borrow의 값이 둘 다 0이 아니면 발생하거나, 모든 값이 1일 때 발생합니다. half subtractor와 full subtractor 모두 d(difference)는 input 값들에 xor을 취한 값이기 때문에 그 중 1이 홀수 개이면 발 생합니다.

| In a | In b | In c | In d | Out A | Out B | Out C | Out D |
|------|------|------|------|-------|-------|-------|-------|
| 0    | 0    | 0    | 0    | 0     | 0     | 0     | 0     |
| 0    | 0    | 0    | 1    | 0     | 0     | 0     | 1     |
| 0    | 0    | 1    | 0    | 0     | 0     | 1     | 0     |
| 0    | 0    | 1    | 1    | 0     | 0     | 1     | 1     |
| 0    | 1    | 0    | 0    | 0     | 1     | 0     | 0     |
| 0    | 1    | 0    | 1    | 1     | 0     | 1     | 1     |
| 0    | 1    | 1    | 0    | 1     | 1     | 0     | 0     |
| 0    | 1    | 1    | 1    | 1     | 1     | 0     | 1     |
| 1    | 0    | 0    | 0    | 1     | 1     | 1     | 0     |
| 1    | 0    | 0    | 1    | 1     | 1     | 1     | 1     |
| 1    | 0    | 1    | 0    | d     | d     | d     | d     |
| 1    | 0    | 1    | 1    | d     | d     | d     | d     |
| 1    | 1    | 0    | 0    | d     | d     | d     | d     |
| 1    | 1    | 0    | 1    | d     | d     | d     | d     |
| 1    | 1    | 1    | 0    | d     | d     | d     | d     |
| 1    | 1    | 1    | 1    | d     | d     | d     | d     |



| A in sop form                                                          | A in pos form                                                            | B in sop form                                  | B in pos form                                        |  |
|------------------------------------------------------------------------|--------------------------------------------------------------------------|------------------------------------------------|------------------------------------------------------|--|
| A  ca  oo o   11   10  oo o o x /  o/ o / x /  1/ o / x x  o o o / x x | A cd 00 01 11 10 00 00 0 X / 0/ 0 / X / 11 0 0 / X X / 10 0 / X X        | B cd 00 01 11 10 00 00 0 1 X 1 00 00 X 1 1 1 1 | B cab 00 01 11 10 00 00 0 1 X 1 00 0 X 1 1 1 1       |  |
| A = a+bd+bc                                                            | A = (a+c+d)(a+b)                                                         | B = a+bd'+bc                                   | B = (a+b)(a+c+d')                                    |  |
| C in sop form                                                          | C in pos form                                                            | D in sop form                                  | D in pos form                                        |  |
| C                                                                      | C (ab 00 01 11 10 00 00 0 0 0 X / 1 0 1 1 1 1 10 10 10 10 10 10 10 10 10 | D cab 00 01 11 10 00 0 0 0 X 0 0 0 X 1 1 1 1   | 00 0 0 X 0 01 11 10 00 0 0 X 0 01 1 1 X X 10 0 0 X X |  |
| C = a+bc'd+b'c                                                         | C=(b'+c')(a+b+c)(a+<br>c+d)                                              | D=d                                            | D=d                                                  |  |

Out A는 sop로 a+bd+bc, pos로 (a+b)(a+c+d)로 나타낼 수 있으며, Out B는 sop로 a+bc+bd', pos로 (a+b)(a+c+d')로 나타낼 수 있습니다. Out C는 sop로 a+b'c+bc'd, pos로 (a+c+d)(a+b+c)(b'+c')로 나타낼 수 있습니다. Out D는 sop와 pos 둘다 d로 나타낼 수 있습니다. 출력값에 대한 sop를 구한 다음 이를 이용해 간단하게 식으로 나타내 구현할 수 있었습니다. 8421(BCD)-2421 Code converter에서는 0000부터 1001까지의 입력값만 활용하기 때문에 1010부터 1111까지의 값들은 don't care로 두어 더욱 식을 간소화시킬 수 있었습니다.

### 5.

Full adder과 Half adder에서 Output s와 Full subtractor과 Half Subtractor에서 Output d는 모두 xor 게이트를 이용해 같은 결과가 나왔습니다. Full adder에서 c 는 올라온 값, A, B 중 두 개 이상이 1일 경우 올림이 생긴다는 것으로 이해할 수 있습니다. Full Subtractor에서 b는 A와 B가 같은 값을 가지고 있는 상태에서 Borrow가 1일 때와 A는 0이고 B는 1일 때 내림 값이 있다는 것을 확인할 수 있습니다.

#### 6.

오버플로우: 가산기에서 n비트와 n비트를 더할 때 n+1비트의 결과가 나올 수 있는데, 이를 오버플로우라고 합니다. 제일 높은 MSB에서 carry가 발생했다는 의미와 같습니다. 이는 XOR 게이트를 통해 발견할 수 있는데, 오버플로우는 입력으로 주어지는 두 수가 같은 부호일 때에만 발생하므로, 같은 부호비트를 덧셈했을 시 부호가 바뀌면 오버플로우가 발생했다고 할 수 있습니다.