# 8주차 결과보고서

전공: 경영학과 학년: 4학년 학번: 20190808 이름: 방지혁

1.

해당 실험의 목적은 7 segment display의 작동원리에 대해 이해하고 구현해보는 것입니다. 4개의 input signal로 7개의 output을 출력하기 위해 진리표를 바탕으로 카르노맵을 통해 간단화된 논리식을 구하는 능력을 배양합니다. 또한, 구한 함수식을 바탕으로 코드를 작성하여 직접 구현해봅니다. Simulation에서 그치지 않고, 최종적으로 설계를 FPGA 보드에 올려, 동작을 검증하고, 입력 신호에 따른 출력 결과를 분석하고자 합니다.

### 2.

```
Q H Q Q X + H H ± ± + F = = H
                                                                                timescale 1ns / 1ps
                                                                               module segment_tb;
                                                                               reg a,b,c,d;
                                                                               wire A,B,C,D,E,F,G,DP,digit;
                                                                               segment test(
 timescale 1ns / 1ps
module segment(
                                                                               .B(B),
 input a, b, c, d,
 output A, B, C, D, E, F, G, DP, digit
assign A = (\sim a)\&c|b\&c|a\&(\sim d)|(\sim b)\&(\sim d)|(\sim a)\&b\&d|a\&(\sim b)\&(\sim c);
.DP(DP),
assign C = (\sim a) \& b | a \& (\sim b) | (\sim c) \& d | (\sim a) \& (\sim c) | (\sim a) \& d;
                                                                               .digit(digit)
assign D = (\sim a)&(\sim b)&(\sim d)|(\sim b)&c&d|a&(\sim c)&(\sim d)|b&(\sim c)&d|b&c&(\sim d);
assign E = a\&b|(~b)\&(~d)|c\&(~d)|a\&c;
assign F = (\sim c)&(\sim d)|a&(\sim b)|a&c|b&c&(\sim d)|(\sim a)&b&(\sim c);
assign G = (\sim b)\&c|c\&(\sim d)|a\&(\sim b)|a\&d|(\sim a)\&b\&(\sim c);
                                                                               initial begin
                                                                               a = 1'b0;
assign DP = 1;
                                                                               b = 1'b0;
assign digit = A|B|C|D|E|F|G;
                                                                               c = 1'b0;
                                                                               d = 1'b0;
endmodule
                                                                               #160
                                                                               $finish;
                                                                               end
                                                                               always@(a or b or c or d) begin
                                                                               a <= #80 ~a;
                                                                               b <= #40 ~b;
                                                                               d <= #10 ~d;
                                                                               end
                                                                               endmodule
```

| Input | Input | Input | Input | Output |
|-------|-------|-------|-------|--------|--------|--------|--------|--------|--------|--------|--------|
| a     | b     | С     | d     | A      | В      | С      | D      | Е      | F      | G      | DP     |
| 0     | 0     | 0     | 0     | 1      | 1      | 1      | 1      | 1      | 1      | 0      | 1      |
| 0     | 0     | 0     | 1     | 0      | 1      | 1      | 0      | 0      | 0      | 0      | 1      |
| 0     | 0     | 1     | 0     | 1      | 1      | 0      | 1      | 1      | 0      | 1      | 1      |
| 0     | 0     | 1     | 1     | 1      | 1      | 1      | 1      | 0      | 0      | 1      | 1      |
| 0     | 1     | 0     | 0     | 0      | 1      | 1      | 0      | 0      | 1      | 1      | 1      |
| 0     | 1     | 0     | 1     | 1      | 0      | 1      | 1      | 0      | 1      | 1      | 1      |
| 0     | 1     | 1     | 0     | 1      | 0      | 1      | 1      | 1      | 1      | 1      | 1      |
| 0     | 1     | 1     | 1     | 1      | 1      | 1      | 0      | 0      | 0      | 0      | 1      |
| 1     | 0     | 0     | 0     | 1      | 1      | 1      | 1      | 1      | 1      | 1      | 1      |
| 1     | 0     | 0     | 1     | 1      | 1      | 1      | 0      | 0      | 1      | 1      | 1      |
| 1     | 0     | 1     | 0     | 1      | 1      | 1      | 0      | 1      | 1      | 1      | 1      |
| 1     | 0     | 1     | 1     | 0      | 0      | 1      | 1      | 1      | 1      | 1      | 1      |
| 1     | 1     | 0     | 0     | 1      | 0      | 0      | 1      | 1      | 1      | 0      | 1      |
| 1     | 1     | 0     | 1     | 0      | 1      | 1      | 1      | 1      | 0      | 1      | 1      |
| 1     | 1     | 1     | 0     | 1      | 0      | 0      | 1      | 1      | 1      | 1      | 1      |
| 1     | 1     | 1     | 1     | 1      | 0      | 0      | 0      | 1      | 1      | 1      | 1      |



우선 제시된 진리표는 0부터 F, 요구되는 표시상황에 대하여 A부터 G까지 각 Segment가 가져야 할 값을 표현한 것입니다. 이를 카르노맵을 사용하여 표시한 후, sop 방식으로 간소화된 식을 도출했습니다. dp는 항상 1로 설정해 두었습니다.

#### 3.

simulation한 바와 같이 모두 잘 구현이 되었습니다. 7가지의 output에 대하여 논리식을 도출하는 과정이 상당히 시간 소모적이었습니다. 각 표시 문자 및 숫자에 대하여 모듈화시킨다면, 추후 시계나 계산기를 만들 때 더 효율적이지 않을까 라는 생각을 하게 되었습니다.

#### 4.

그레이코드와 7-segment display

그레이코드는 우리가 지금까지 사용했던 이진수와 다르게 인접한 값은 하나의 비트밖에 차이가 나지 않습니다.

| 10진수 | 이진수  | 그레이코드 |  |  |
|------|------|-------|--|--|
| 0    | 0000 | 0000  |  |  |
| 1    | 0001 | 0001  |  |  |
| 2    | 0010 | 0011  |  |  |
| 3    | 0011 | 0010  |  |  |
| 4    | 0100 | 0110  |  |  |
| 5    | 0101 | 0111  |  |  |
| 6    | 0110 | 0101  |  |  |
| 7    | 0111 | 0100  |  |  |
| 8    | 1000 | 1100  |  |  |
| 9    | 1001 | 1101  |  |  |

이러한 방식을 사용한다면, 1bit 변화만 일어나기 때문에 신호 전환시 glitch나 오류를 줄일 수 있습니다. 또한, 이에 맞는 디코딩 방식을 사용하여야합니다.

## 아두이노 보드에서의 7-segment display



아두이노 수업에서 했던 실습 사진

A에서 DP까지의 LED핀을 지정하고, for문과 아두이노 라이브러리의 pinMode함수를 사용하여 출력합니다. 해당 결과의 사진을 보면, 일부 세그먼트의 밝기가 다른 것을 확인할 수 있는데, 저항의 수가 부족하여 값이 다른 저항들을 사용한 것이 원인입니다. 이렇듯 수업에서 FPGA보드의 display와

다르게, 소자가 타버리는 것을 방지하기 위해 저항을 사용하여 밝기가 다른데, 이를 차이점이라고 볼 수 있습니다.