## Project3 单周期 CPU 开发

### 一、CPU 设计方案综述

#### (一) 总体设计概述

- 1. 处理器为32为处理器。
- 2. 支持的指令集为 {addu, lui, subu, ori, beq, nop, lw, sw}.
- 3. nop 机器码为 0x00000000, 即空指令,不进行任何有效 行为(修改寄存器等)。
- 4. addu, subu 可以不支持溢出。
- 5. 处理器为单周期设计。

#### (二) 关键模块定义

1) IFU

介绍:内部包括 PC (程序计数器)、IM (指令存储器)及相关逻辑,PC 用寄存器实现,具有异步复位功能,复位值为起始地址,IM 用 ROM 实现,容量为 32bit \* 32。

#### 端口定义:

| 端口     | 方向 | 位宽 | 功能描述                     |
|--------|----|----|--------------------------|
| Clk    | I  | 1  | 时钟信号                     |
| reset  | 1  | 1  | 复位信号                     |
| i mm   | I  | 32 | beq 指 令 的                |
|        |    |    | sign_extend(offset       |
|        |    |    | 0 <sup>2</sup> ) 32 位立即数 |
| Branch | I  | 1  | 跳转信号                     |
| instr  | 0  | 32 | 取出来的指令                   |

| 序号 | 功能名称 | 功能描述                                            |
|----|------|-------------------------------------------------|
| 1  | 复位   | 如果 reset 有效,则进行<br>复 位 , 复 位 PC 为<br>0x00000000 |

| 2 | 取指令 | PC 从 IFU 取出相应的指   |  |
|---|-----|-------------------|--|
|   |     | 令                 |  |
| 3 | 跳转  | 当 Branch 有效时,PC = |  |
|   |     | PC + 4 + imm      |  |



## 2) GRF

介绍:用具有写使能的寄存器实现,寄存器总数为32个,应具有异步复位功能,其中0号寄存器的值始终为0。 端口定义:

|            | • • • |    |              |
|------------|-------|----|--------------|
| 端口         | 方向    | 位宽 | 描述           |
| clk        | 1     | 1  | 时钟信号         |
| reset      | 1     | 1  | 复位信号,将 32    |
|            |       |    | 个寄存器中的值      |
|            |       |    | 全部清零 1:复位    |
|            |       |    | 0: 无效        |
| WE         | 1     | 1  | 写使能信号        |
|            |       |    | 1: 可向 GRF 中写 |
|            |       |    | 入数据          |
|            |       |    | 0: 不能向 GRF 中 |
|            |       |    | 写入数据         |
| <b>A</b> 1 | 1     | 5  | 5 位地址输入信     |
|            |       |    | 号, 指定 32 个寄  |

| A2  | I | 5  | 存器中的一个,将<br>其中存储的数据<br>读出到RD1<br>5 位地址输入信<br>号,指定 32 个寄<br>存器中的一个,将<br>其中存储的数据<br>读出到RD2 |
|-----|---|----|------------------------------------------------------------------------------------------|
| A3  | I | 5  | 5 位地址输入信号,指定 32 个寄存器中的一个作为写入的目标寄存器                                                       |
| WD  | I | 32 | 32 位数据输入信号                                                                               |
| RD1 | I | 32 | 输出 A1 指定的寄存器中的 32 位数据                                                                    |
| RD2 | I | 32 | 输出 A2 指定的寄存器中的 32 位数据                                                                    |

| 序号 | 功能名称 | 功能描述                                                                                 |
|----|------|--------------------------------------------------------------------------------------|
| 1  | 复位   | Reset 信号有效时,所有<br>寄存器中存储的数值清<br>零,其行为与 logisim 自<br>带 部 件 register 的<br>reset 接口完全相同 |
| 2  | 读数据  | 读出 A1、A2 地址对应寄存器中所存储的数据到RD2                                                          |
| 3  | 写数据  | 当 WE 有效且时钟上升沿<br>来临时,将 WD 写入 A3 所<br>对应的寄存器中                                         |









## 3) ALU

介绍:提供 32 位加、减、或运算以及大小比较功能,不检测溢出。端口定义:

| 端口          | 方向 | 位宽 | 描述         |
|-------------|----|----|------------|
| A1          | I  | 32 | 操作数 1      |
| A2          | I  | 32 | 操作数 2      |
| ALU_control | I  | 32 | ALU 运算控制信号 |
| out         | 0  | 32 | 操作结果       |
| zero        | 0  | 32 | 判断结果是否为0   |

| ***** | *************************************** |      |  |  |
|-------|-----------------------------------------|------|--|--|
| 序号    | 功能名称                                    | 功能描述 |  |  |
| 1     | 或运算                                     | 当    |  |  |

|        | ALU_control=001 |
|--------|-----------------|
|        | 时,进行或运算         |
| 加法运算   | 当               |
|        | ALU_control=010 |
|        | 时,进行加法运算        |
| 减法运算   | 当               |
|        | ALU_control=011 |
|        | 时,进行减法运算        |
| 判断两数是否 | 当               |
| 相等     | ALU_control=011 |
|        | 时,进行减法运         |
|        | 算,若计算结果为        |
|        | 0,则 zero 为 1,   |
|        | 说明两数相等,否        |
|        | 则说明两数不相         |
|        | 等               |
|        | 减法运算<br>判断两数是否  |



#### 4) DM

介绍:使用 RAM 实现,容量为 32bit\*32,应具有异步复位功能,复位值为 0x00000000。

### 端口定义:

| 端口       | 方向 | 位宽 | 描述         |
|----------|----|----|------------|
| clk      | 1  | 1  | 时钟信号       |
| reset    | 1  | 1  | 复位信号       |
| WE       | 1  | 1  | 写入控制信号     |
|          |    |    | WE=1 时,写入  |
|          |    |    | WE=0 时,不写入 |
| MemaRead | 1  | 1  | 读出控制信号     |

|    |   |    | MemRead=1 时读<br>出;<br>MemRead=0时不读<br>出 |
|----|---|----|-----------------------------------------|
| A  | I | 5  | 需要读出或写入<br>数据的地址                        |
| WD | I | 32 | 写入的数据                                   |
| RD | 1 | 32 | 读出的数据                                   |

## 功能定义:

| 序号 | 功能名称 | 功能描述                |
|----|------|---------------------|
| 1  | 复位   | 当 reset=1 时,将 DM 中  |
|    |      | 的数据清零               |
| 2  | 写入数据 | 当 WE=1 时,将 WD 写入 A  |
|    |      | 地址中                 |
| 3  | 读数据  | 当 MemRead=1 时,将 A 地 |
|    |      | 址对应的数据读出到 RD        |
|    |      | 中                   |

### 5) EXT

介绍: 支持 16bit 到 32bit 的零拓展以及符号拓展

### 端口定义:

| 端口     | 方向 | 位宽 | 描述                              |
|--------|----|----|---------------------------------|
| Imm_16 | I  | 16 | 需要拓展的 16bit<br>立即数              |
| Extop  | I  | 1  | 是否进行符号拓<br>展<br>1:符号拓展<br>0:零拓展 |
| Result | 0  | 32 | 拓展结果                            |

| 序号 | 功能名称 | 功能描述                   |
|----|------|------------------------|
| 1  | 零拓展  | 当 extop=0 时,进行<br>零拓展  |
| 2  | 符号拓展 | 当 extop=1 时,进行<br>符号拓展 |



## 6) Controller

介绍: 使用与或门阵列构造控制信号。

端口定义:

| 场口定义:       |    |    |              |  |  |
|-------------|----|----|--------------|--|--|
| 端口          | 方向 | 位宽 | 描述           |  |  |
| 0pcode      | I  | 6  | Instr[31:26] |  |  |
| Func        | I  | 6  | Instr[5:0]   |  |  |
| RegRead_2   | 0  | 1  | 控制是否读入第      |  |  |
|             |    |    | 二个寄存器的地      |  |  |
|             |    |    | 址            |  |  |
| RegWrite    | 0  | 1  | 寄存器写入控制      |  |  |
|             |    |    | 信号           |  |  |
| Extop       | 0  | 1  | 是否进行符号拓      |  |  |
|             |    |    | 展            |  |  |
| MemWrite    | 0  | 1  | 内存写入控制信      |  |  |
|             |    |    | 号            |  |  |
| RegRead_1   | 0  | 1  | 判断是否读入第      |  |  |
|             |    |    | 一个寄存器的地      |  |  |
|             |    |    | 址            |  |  |
| Alu_2       | 0  | 1  | 判断参与 ALU 运   |  |  |
|             |    |    | 算的第二个操作      |  |  |
|             |    |    | 数是否是立即数      |  |  |
| MemRead     | 0  | 1  | 内存读出控制信      |  |  |
|             |    |    | 号            |  |  |
| Branch      | 0  | 1  | 跳转信号         |  |  |
| Alu_control | 0  | 3  | 运算控制信号       |  |  |
| RegDst      | 0  | 1  | 写入的寄存器选      |  |  |
|             |    |    | 择信号          |  |  |
| sw          | 0  | 1  | 判断指令是否是      |  |  |
|             |    |    | SW           |  |  |

| 序号 | 功能名称   | 功能描述   |
|----|--------|--------|
| 1  | 产生控制信号 | 产生控制信号 |

# (三) 重要机制实现方法

控制信号的产生: 运用与或门阵列生成

## 控制信号真值表

|           | addu  | subu  | ori   | beq   | Lw    | sw    | lui   | nop   |
|-----------|-------|-------|-------|-------|-------|-------|-------|-------|
| opcode    | 00000 | 00000 | 00110 | 00010 | 10001 | 10101 | 00111 | 00000 |
|           | 0     | 0     | 1     | 0     | 1     | 1     | 1     | 0     |
| Func      | 10000 | 10001 |       |       |       |       |       | 00000 |
|           | 1     | 1     |       |       |       |       |       | 0     |
| RegRead_2 | 1     | 1     |       | 1     |       | 1     |       |       |
| RegWrite  | 1     | 1     | 1     |       | 1     |       | 1     |       |
| extop     |       |       |       | 1     | 1     | 1     |       |       |
| MemWrite  |       |       |       |       |       | 1     |       |       |
| RegRead_1 |       |       |       |       |       |       | 1     |       |
| Alu_2     |       |       | 1     |       | 1     | 1     | 1     |       |
| MemRead   |       |       |       |       | 1     |       |       |       |
| Branch    |       |       |       | 1     |       |       |       |       |
| Alu_contr | 010   | 011   | 001   | 011   | 010   | 010   | 010   |       |
| ol        |       |       |       |       |       |       |       |       |
| RegDst    | 1     | 1     |       |       |       |       |       |       |
| sw        |       |       |       |       |       | 1     |       |       |







# 二、测试方案

典型测试样例

```
测试 or i 指令
```

- ori \$0, \$0, 0
- ori \$1, \$1, 1
- ori \$2, \$2, 2
- ori \$3, \$3, 3
- ori \$4, \$4, 4
- ori \$5, \$5, 5
- ori \$6, \$6, 6
- ori \$7, \$7, 7
- ori \$8, \$8, 8
- ori \$9, \$9, 9
- ori \$10, \$10, 10
- ori \$11, \$11, 11
- ori \$12, \$12, 12
- ori \$13, \$13, 13
- ori \$14, \$14, 14
- ori \$15, \$15, 15
- ori \$16, \$16, 16
- ori \$17, \$17, 17
- ori \$18, \$18, 18
- ori \$19, \$19, 19
- ori \$20, \$20, 20
- ori \$21, \$21, 21
- ori \$22, \$22, 22
- ori \$23, \$23, 23
- ori \$24, \$24, 24

#### 测试 sw 指令

- ori \$1, \$1, 20
- sw \$1, 4(\$0)
- sw \$1, 8(\$0)
- sw \$1, 12(\$0)
- sw \$1, 16(\$0)
- sw \$1, 20(\$0)
- sw \$1, 24(\$0)
- sw \$1, 28(\$0)
- sw \$1, 32(\$0)
- sw \$1, 36(\$0)
- sw \$1, 40(\$0)
- sw \$1, 44(\$0)
- sw \$1, 48(\$0)
- sw \$1, 52(\$0)
- sw \$1, 56(\$0)
- sw \$1, 60(\$0)
- sw \$1, 64(\$0)

```
sw $1, 68($0)
  sw $1, 72($0)
测试 Iw 指令
 ori $1, $1, 1
  sw $1, 0 ($0)
  Iw $2, 0($0)
  Iw $3, 0($0)
  Iw $4, 0($0)
  Iw $5, 0($0)
  Iw $6, 0($0)
  Iw $7, 0($0)
  Iw $8, 0($0)
  Iw $9, 0($0)
  Iw $10, 0($0)
  Iw $11, 0($0)
  Iw $12, 0($0)
  Iw $13, 0($0)
  Iw $14, 0($0)
  Iw $15, 0($0)
  Iw $16, 0($0)
  Iw $17, 0($0)
  Iw $18, 0($0)
  Iw $19, 0($0)
测试 lui 指令
  Iui $0, 0
  Iui $1, 1
  Iui $2, 2
  Iui $3, 3
测试 addu, subu, beq, nop
       $1, $1, 10
  ori
       $2, $2, 20
 ori
  addu $3, $1, $1
  addu $4, $1, $2
  subu $5, $2, $1
  subu $6, $1, $1
  lui
       $4, Oxffff
  nop
       $1, $0, end
 beq
       $1, Oxffff
  lui
 end:
```

## 三、思考题

1. 现在我们的模块中 IM 使用 ROM, DM 使用 RAM, GRF 使用 Register,

这种做法合理吗? 请给出分析, 若有改进意见也请一并给出。

合理。IM 在数据导入之后无需再进行写入操作,只有取出操作,因此选用 ROM 很合理; DM 可读可写,且需要大量内存,ROM 不仅容量大,且可读可写,所以很合理; GRF 要求读写的速度要快,而 rigister的速度是这三者中最快的,所以 GRF 用 ROM 正好合适。

2. 事实上, 实现 nop 空指令, 我们并不需要将它加入控制信号真值表, 为什么?

Nop 指令是 0x000000000, 对于整个电路而言, 只是做了 pc + 4, 并没有对电路的其它原件产生影响, 因此没必要将其加入控制信号。

3. 上文提到, MARS 不能导出 PC 与 DM 起始地址均为 00 的机器码。 实际上,可以通过为 DM 增添片选信号,来避免手工修改的麻烦。请 查阅相关资料进行了解,并阐释为了解决这个问题,你最终采用的方 法。

我们可以直接减去地址的偏移量,将DM整体减去一个0x30000000。

4. 除了编写程序进行测试外,还有一种验证 CPU 设计正确性的办法 —— 形式验证。形式验证的含义是根据某个或某些形式规范或属性,使用数学的方法证明其正确性或非正确性。请搜索 "形式验证 (Formal Verification)",了解相关内容后,简要阐述相比于测试,形式验证的优劣之处。

优点:形式验证是使用数学方法对所有可能的情况进行验证,而

通过测试无法枚举所有的情况,因此形式验证更为完备和严谨。

缺点:由于形式验证需要借助数学工具,相比于直接测试操作更为复杂,耗费的经历也越多。