



Pontifícia Universidade Católica de Minas Gerais Instituto de Ciências Exatas e Informática Departamento de Engenharia de Computação

## Relatório: Trabalho Prático 1

Multiplexador de Endereçamento e ULA

Professores: Antônio Hamilton Magalhães

Bruno Luiz Dias Alves de Castro Rafael Ramos de Andrade

Belo Horizonte Campus Coração Eucarístico

8 de novembro de 2024

# Conteúdo

| 1 | Introdução |        |          |       |       |    |  |  |  |  |  |  |  |  | 3 |   |  |  |  |  |   |
|---|------------|--------|----------|-------|-------|----|--|--|--|--|--|--|--|--|---|---|--|--|--|--|---|
|   | 1.1        | Objeti | vos      |       |       |    |  |  |  |  |  |  |  |  |   |   |  |  |  |  | 3 |
|   | 1.2        | Simula | ação via | Quar  | tus 1 | Ι. |  |  |  |  |  |  |  |  |   |   |  |  |  |  | 3 |
|   |            | 1.2.1  | Bloco v  | v_reg |       |    |  |  |  |  |  |  |  |  | • | • |  |  |  |  | 3 |
| 2 | Con        | clusão |          |       |       |    |  |  |  |  |  |  |  |  |   |   |  |  |  |  | 3 |

### 1 Introdução

Durante as aulas da disciplina de Sistemas Reconfiguráveis, fomos introduzidos à linguagem VHDL. VHDL (VHSIC Hardware Description Language) é uma linguagem de descrição de hardware. Com ela, podemos montar circuitos lógicos de maneira totalmente textual, o que garante à linguagem uma grande vantagem ante à soluções visuais.

#### 1.1 Objetivos

#### 1.2 Simulação via Quartus II

Nessa etapa realizamos testes no software Quartus II da altera.

#### 1.2.1 Bloco w\_reg

Nesta imagem é realizado 3 testes para verificar a funcionalidade do registrador, nos primeiros 60ns é alterado os bits da entrada de dados (d\_in) para nivel lógico alto, o bit de reset (nrst) que é ativo em baixa, é desativado, ou seja, nível lógico alto e o bit de ativação (wr\_en) é colocoado em nível lógico alto após 10ns. Assim é possível verificar a mudança na saída (w\_out) com um tempo de delay de 6ns. No segundo teste a partir de 60ns até 140ns é resetado os bits da memória do registrador colocando reset em nível lógico zero, o resultado é propagada para a saída após o tempo de delay de aproximadamente 6ns. No terceiro teste foi verificados se o bit de ativação de escrita está funcionando corretamente, portanto com o bit 6 da saída em nível lógico alto esse valor será escrito apenas no tempo 160ns quando é colocado a porta de ativação do registrador em nível lógico alto e o registrador é escrito.



Figura 1: Simulação bloco w\_reg

#### 2 Conclusão

Com estes dois projetos simples, tivemos um excelente primeiro contado com a linguagem VHDL, bem como à programação concorrente e desenvolvimento de circuitos FPGA. Os dois circuitos implementados (Multiplexador de Endereçamento e Unidade Lógica Aritimética) são blocos de construção chave para a maior parte dos circuitos complexos, e serão de suma importância não só para os demais trabalhos práticos que realizaremos ao longo do semestre, mas para nosso desenvolvimento acadêmico e profissional.