



Pontifícia Universidade Católica de Minas Gerais Instituto de Ciências Exatas e Informática Departamento de Engenharia de Computação

# Relatório do Laboratório 5

## Fonte Regulada com Diodo Zener

Professor: Bruno Luiz Dias Alves de Castro

Bruno Luiz Dias Alves de Castro Bruno Luiz Dias Alves de Castro Bruno Luiz Dias Alves de Castro

Belo Horizonte Campus Coração Eucarístico

16 de outubro de 2024

# Conteúdo

| 1 | Introdução                       | 3 |
|---|----------------------------------|---|
|   | 1.1 TP1                          | 3 |
|   | 1.1.1 Objetivos                  | 3 |
| 2 | $\mathbf{ADDR}_{-}\mathbf{MUX}$  | 3 |
| 3 | ULA (Unidade Lógica Aritimética) | 3 |
| 4 | Conclusion                       | 4 |

### 1 Introdução

Durante as aulas da disciplina de Sistemas Reconfiguráveis, fomos introduzidos à linguagem VHDL. VHDL (VHSIC Hardware Description Language) é uma linguage de descrição de hardware. Com ela, podemos montar circuitos lógicos de maneira totalmente textual, o que da à linguagem um gigante vantagem ante à soluções visuais.

#### 1.1 TP1

Como primeiro trabalho prático, são propostas montagens de dois circuitos utilizando a linguagem VHDL para a placa de sensolvimento Altera:

- Um addr\_mux (Secção 2)
- Uma ULA (Unidade Lógica Aritimética) (Secção 3)

#### 1.1.1 Objetivos

Entre os objetivos que temos com o desenvolvimento deste tarbalho prático podemos listar:

- Aprender conceitos básicos da linguagem VHDL;
- Implementar utilizando programação concorrente os dois circuitos propostos.
- Compilar os circuitos e testar os resultados na placa de desenvolvimento Altera.

### 2 ADDR\_MUX

Lorem ipsum dolor sit amet, consectetuer adipiscing elit. Ut purus elit, vestibulum ut, placerat ac, adipiscing vitae, felis. Curabitur dictum gravida mauris. Nam arcu libero, nonummy eget, consectetuer id, vulputate a, magna. Donec vehicula augue eu neque. Pellentesque habitant morbi tristique senectus et netus et malesuada fames ac turpis egestas. Mauris ut leo. Cras viverra metus rhoncus sem. Nulla et lectus vestibulum urna fringilla ultrices. Phasellus eu tellus sit amet tortor gravida placerat. Integer sapien est, iaculis in, pretium quis, viverra ac, nunc. Praesent eget sem vel leo ultrices bibendum. Aenean faucibus. Morbi dolor nulla, malesuada eu, pulvinar at, mollis ac, nulla. Curabitur auctor semper nulla. Donec varius orci eget risus. Duis nibh mi, congue eu, accumsan eleifend, sagittis quis, diam. Duis eget orci sit amet orci dignissim rutrum.

## 3 ULA (Unidade Lógica Aritimética)

Nulla malesuada porttitor diam. Donec felis erat, congue non, volutpat at, tincidunt tristique, libero. Vivamus viverra fermentum felis. Donec nonummy pellentesque ante. Phasellus adipiscing semper elit. Proin fermentum massa ac quam. Sed diam turpis, molestie vitae, placerat a, molestie nec, leo. Maecenas lacinia. Nam ipsum ligula, eleifend at, accumsan nec, suscipit a, ipsum. Morbi blandit ligula feugiat magna. Nunc eleifend consequat lorem. Sed lacinia nulla vitae enim. Pellentesque tincidunt purus vel magna. Integer non enim. Praesent euismod nunc eu purus. Donec bibendum quam in tellus. Nullam cursus pulvinar lectus. Donec et mi. Nam vulputate metus eu enim. Vestibulum pellentesque felis eu massa.

## 4 Conclusion

Quisque ullamcorper placerat ipsum. Cras nibh. Morbi vel justo vitae lacus tincidunt ultrices. Lorem ipsum dolor sit amet, consectetuer adipiscing elit. In hac habitasse platea dictumst. Integer tempus convallis augue. Etiam facilisis. Nunc elementum fermentum wisi. Aenean placerat. Ut imperdiet, enim sed gravida sollicitudin, felis odio placerat quam, ac pulvinar elit purus eget enim. Nunc vitae tortor. Proin tempus nibh sit amet nisl. Vivamus quis tortor vitae risus porta vehicula.