# 01076243 Digital Circuit Laboratory 2560/1

ภาควิชาวิศวกรรมคอมพิวเตอร์ คณะวิศวกรรมศาสตร์ สถาบันเทคโนโลยีพระจอมเกล้าเจ้าคุณทหารลาดกระบัง

# **การทดลองที่ 1** ลอจิกเกตและวงจรบวกเลข (Logic Gates and Adder Circuit) **วัตถูประสงค์**

- 1. เพื่อให้นักศึกษาสามารถใช้งานเครื่องมือและอุปกรณ์ สำหรับการทดสอบวงจรดิจิทัลเบื้องต้นได้
- 2. เพื่อให้นักศึกษาเข้าใจการทำงานของไอซีลอจิกเกตพื้นฐาน
- 3. เพื่อให้นักศึกษาเข้าใจการทำงานของวงจรบวกเลข

# <u>บทนำ</u>

ในการทดลองนี้นักศึกษาจะได้ฝึกการใช้งานเครื่องมือและรู้จักกับอุปกรณ์ไอซีลอจิกเกตเบื้องต้น โดย เครื่องมือที่ใช้คือ ลอจิกเทรนเนอร์ (Logic Trainer) สำหรับไอซีลอจิกเกตที่ใช้ทดลองเป็นชนิด AND, OR, NOT (Inverter), XOR และ NAND



รูปที่ 1 ลอจิกเทรนเนอร์

### Logic Trainer

- 1. Power Supply เป็นส่วนจ่ายแรงดันให้กับอุปกรณ์ที่ใช้ในการทดลอง แรงดันที่จ่ายมี 4 ระดับคือ +5V, -5V, +12V และ-12V ส่วน 0V คือ Ground (GND) สำหรับในการทดลองนี้เราใช้แรงดัน +5V เท่านั้น หากในวงจรที่นักศึกษากำลังต่อเกิดการลัดวงจรวงจรป้องกันจะทำงาน ดวงไฟโอเวอร์โหลด (Overload) จะสว่างขึ้น นักศึกษาต้องรีบปลดสายจากวงจรที่เชื่อมต่อกับ Power Supply แล้วกดปุ่ม รีเซ็ต (Reset) หรือปิดเครื่องแล้วเปิดใหม่ แล้วตรวจหาสาเหตุที่ทำให้เกิดการลัดวงจร
- 2. Logic Switch เป็นส่วนที่ใช้ป้อนอินพุตให้กับวงจรลอจิก ประกอบด้วยสวิตช์โยกและดวงไฟแสดง สถานะจำนวน 8 หลัก จาก 0 ถึง 7
  - โยกสวิตช์ไปที่ ON เพื่อป้อนอินพุตลอจิก "1" (แรงดัน 5V) ให้กับวงจร โดยไฟแสดงสถานะสี แดงจะสว่าง
  - โยกสวิตช์ไปที่ OFF เพื่อป้อนอินพุตลอจิก "0" (แรงดัน 0V) ให้กับวงจร โดยไฟแสดงสถานะ สีเขียวจะสว่าง
- 3. Logic Monitor เป็นส่วนที่ใช้ตรวจสอบค่าลอจิก โดยใช้หลอดไดโอดเปล่งแสง (LED) จำนวน 8 หลอดสำหรับแสดงผล
  - หาก LED สว่างเป็นสีแดง ผลลัพธ์คือลอจิก "1"
  - หาก LED สว่างเป็นสีเขียว ผลลัพธ์คือลอจิก "0"
  - หาก LED ไม่ติด หมายถึงไม่มีแรงดัน

#### ไอซีลอจิกเกต

ภายในไอซีลอจิกเกตจะบรรจุเกตต่างๆ ได้แก่ AND, OR, NOT และ XOR เป็นต้น โดยไอซีลอจิกเกต มีมากมายหลายชนิดและหลากหลายแบบ ในการทดลองนี้จะให้นักศึกษารู้จักไอซีลอจิก 6 ชนิดคือ

| ลำดับ | สัญลักษณ์/เบอร์ไอซี | Truth Table                   | รายละเอียด                                                                                                                                       |
|-------|---------------------|-------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------|
| 1     | 7408                | a b y 0 0 0 0 1 0 1 0 0 1 1 1 | AND gate จากรูปมีสองอินพุต หนึ่งเอาต์พุต ลักษณะของเอาต์พุตมีค่าเป็น "1" ก็ต่อเมื่ออินพุต ทั้งหมดเป็น "1" เท่านั้น กรณีอื่นๆ ค่าเอาต์พุต เป็น "0" |
| 2     | a<br>b<br>7432      | a b y 0 0 0 0 1 1 1 1 1 1 1   | OR gate จากรูปมีสองอินพุต หนึ่งเอาต์พุต ลักษณะของเอาต์พุต มีค่าเป็น "0" ก็ต่อเมื่อ อินพุตทั้งหมดเป็น "0" เท่านั้น กรณีอื่นๆ ค่า เอาต์พุตเป็น "1" |
| 3     | 7404                | a y<br>0 1<br>1 0             | NOT gate หรือ Inverter มีหนึ่งอินพุต หนึ่ง<br>เอาต์พุต ผลลัพธ์ของเอาต์พุตเป็นส่วนกลับจาก                                                         |

| ลำดับ | สัญลักษณ์/เบอร์ไอซี | Truth Table                               | รายละเอียด                                                                                                                                                                                                                |
|-------|---------------------|-------------------------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|       |                     |                                           | อินพุต                                                                                                                                                                                                                    |
| 4     | 7400                | a b y 0 0 1 0 1 1 1 0 1 1 0               | NAND gate ลักษณะของสัญลักษณ์คล้ายกับ AND gate แต่ทางด้านเอาต์พุตเสมือนมี NOT gate เชื่อมต่ออยู่ภายใน ดังนั้นเอาต์พุตที่ได้มี ลักษณะเป็นส่วนกลับของเป็น AND gate                                                           |
| 5     | a<br>b<br>7402      | a b y<br>0 0 1<br>0 1 0<br>1 0 0<br>1 1 0 | NOR gate ลักษณะของสัญลักษณ์คล้ายกับ OR gate แต่ทางด้านเอาต์พุตเสมือนมี NOT gate เชื่อมต่ออยู่ภายใน ดังนั้นเอาต์พุตที่ได้มีลักษณะ เป็นส่วนกลับของ OR gate                                                                  |
| 6     | а<br>b<br>7486      | a b y 0 0 0 0 1 1 1 1 0 1 1 0             | XOR gate ย่อมาจาก Exclusive-OR gate ในรูป มีสองอินพุต หนึ่งเอาต์พุต ลักษณะของเอาต์พุตมี ค่าเป็น "1" ก็ต่อเมื่ออินพุตไม่เข้าพวก และค่า เอาต์พุตเป็น "0" เมื่ออินพุตทุกตัวเป็น "0"ทั้งหมด หรือ อินพุตทุกตัวเป็น "1" ทั้งหมด |

## ข้อควรทราบ

- 1. ก่อนลงมือทดลอง ต้องตรวจสอบความสมบูรณ์ด้านความปลอดภัย และการทำงานของอุปกรณ์และ ไอซีเสมอ!
- 2. ขา VCC รับแรงดันที่ป้อนให้แก้ไอซีขนาด +5V ส่วนขา GND เป็นขากราวด์ต่อกับ 0V หากต่อสลับขั้ว ไอซีอาจพังเสียหาย
- 3. ระดับลอจิก "0" (Low) มีแรงดันช่วง 0 0.5 V และระดับลอจิก "1" (Hi) มีแรงดันช่วง 2.5 5 V
- 4. การเชื่อมต่อวงจรบนโพรโตบอร์ดมีแนวการเชื่อมต่อในแนวตั้งกับแนวนอน สังเกตจากรูปที่ 2
- 5. ก่อนการต่อสายต้องตรวจสอบให้แน่ใจว่า ไอซีลอจิกเกตที่ใช้เป็นชนิดใด ขาหนึ่งอยู่ทิศทางใดโดย ตรวจสอบได้จากรูปที่ 2 รูปที่ 3 และรูปที่ 4
- 6. การถอดไอซีออกจากโพรโตบอร์ดให้ใช้ไขควงงัดด้านข้างของไอซีอย่างระมัด ระวัง เพื่อป้องกันขาไอซี ชำรุดและอุบัติเหตุบาดเจ็บจากขาไอซีทิ่มแทง
- 7. เมื่อนักศึกษาทดลองข้อใดสำเร็จถูกต้อง จึงให้อาจารย์ตรวจสอบการทำงานของวงจร และเซ็นใบตรวจ ซึ่งอยู่ท้ายเอกสารนี้



รูปที่ 2 ไดอะแกรมแสดงตัวอย่างการต่อวงจร



รูปที่ 3 แสดงตัวอย่างการต่อวงจร



รูปที่ 4 โครงสร้างภายในของไอซีลอจิกเกต

#### การทดลอง

ให้นักศึกษาอ่านคู่มือ Logic Trainer ให้เข้าใจก่อนเริ่มทำการทดลอง

1. ให้นักศึกษาต่อวงจรตามรูปด้านล่าง ภายในไอซีลอจิกเกตตัวนี้มี AND gate จำนวน 4 ชุด นักศึกษา สามารถใช้ชุดใดก็ได้ โดยนักศึกษาต้องป้อนอินพุตที่ขา a และ b แล้วตรวจสอบค่าเอาต์พุตที่ขา y เมื่อต่อ วงจรเสร็จให้ตรวจสอบความถูกต้องและบันทึกผลการทดลองลงตารางด้านล่างขวานี้



| Inp | output |   |
|-----|--------|---|
| a   | р      | у |
| 0   | 0      |   |
| 0   | 1      |   |
| 1   | 0      |   |
| 1   | 1      |   |

2. ให้นักศึกษาต่อวงจรแบบเดียวกับการทดลองที่ 1 แต่เปลี่ยน AND gate เป็นเกตอื่นๆ เมื่อต่อวงจรเสร็จ ให้ ตรวจสอบความถูกต้องและบันทึกผลการทดลองลงตารางด้านล่างขวานี้





| Inp | output |   |
|-----|--------|---|
| а   | b      | у |
| 0   | 0      |   |
| 0   | 1      |   |
| 1   | 0      |   |
| 1   | 1      |   |



7404



| Input | output |
|-------|--------|
| a     | у      |
| 0     |        |
| 1     |        |





| Inp | output |   |
|-----|--------|---|
| а   | b      | у |
| 0   | 0      |   |
| 0   | 1      |   |
| 1   | 0      |   |
| 1   | 1      |   |





| Inp | output |   |
|-----|--------|---|
| а   | р      | у |
| 0   | 0      |   |
| 0   | 1      |   |
| 1   | 0      |   |
| 1   | 1      |   |





| Inp | output |   |
|-----|--------|---|
| a   | b      | у |
| 0   | 0      |   |
| 0   | 1      |   |
| 1   | 0      |   |
| 1   | 1      |   |

3. ให้นักศึกษาต่อวงจรดังรูปด้านล่าง ซึ่งประกอบด้วยไอซีลอจิกเกตสองตัวเบอร์ 74LS86 กับ 74LS08 ทั้งนี้ ต้องพิจารณาจากโครงสร้างภายในจากรูปที่ 4 เพื่อสร้างวงจรขึ้นเอง โดยนักศึกษาต้องป้อนอินพุตที่ขา a และ b แล้ว บันทึกค่าเอาต์พุตที่ขา x และ y เมื่อต่อวงจรเสร็จให้ตรวจสอบความถูกต้องและบันทึกผลการทดลอง ลงตารางด้านล่างขวานี้แล้วเรียกให้ตรวจ



74LS86 ต่อกับ 74LS08

| Input |   | output |   |
|-------|---|--------|---|
| а     | b | ×      | У |
| 0     | 0 |        |   |
| 0     | 1 |        |   |
| 1     | 0 |        |   |
| 1     | 1 |        |   |

4. ให้นักศึกษาต่อวงจรดังรูปด้านล่าง นักศึกษาจะต้องดูโครงสร้างและเบอร์ไอซีจากจากรูปที่ 4 โดยนักศึกษา ต้องป้อน อินพุตที่ขา a, b และ c แล้วบันทึกค่าเอาต์พุตที่ขา x และ y เมื่อต่อวงจรเสร็จ ให้ตรวจสอบความ ถูกต้องและบันทึกผลการทดลองลงตารางด้านล่างขวานี้ แล้วเรียกให้ตรวจ



| 4.1 | ใช้ใอ | เซีเบอ | ร์อะไร | บ้างในเ | าารสร้า | เงวงจร |  |
|-----|-------|--------|--------|---------|---------|--------|--|
|     |       |        |        |         |         |        |  |
|     |       |        |        |         |         |        |  |

|   | Input | outp | out |   |
|---|-------|------|-----|---|
| a | Ь     | U    | ×   | у |
| 0 | 0     | 0    |     |   |
| 0 | 0     | 1    |     |   |
| 0 | 1     | 0    |     |   |
| 0 | 1     | 1    |     |   |
| 1 | 0     | 0    |     |   |
| 1 | 0     | 1    |     |   |
| 1 | 1     | 0    |     |   |
| 1 | 1     | 1    |     |   |

# ใบตรวจการทดลองที่ 1

| วัน/เดือน/ปี                              | 🗆 กลุ่มเช้า 🛭 กลุ่มบ่าย กลุ่มที่          |
|-------------------------------------------|-------------------------------------------|
| 1. รหัสนักศึกษา                           | _ ชื่อ-นามสกุล                            |
| 2. รหัสนักศึกษา                           | _ ชื่อ-นามสกุล                            |
| การตรวจการทดลอง                           | 🗌 บันทึกคะแนนแล้ว                         |
| การทดลองข้อ 3 (5+5 คะแนน)                 | ลายเซ็นอาจารย์                            |
| การทดลองข้อ 4 (5+5 คะแนน)                 | ลายเซ็นอาจารย์                            |
|                                           |                                           |
| <b>คำถามท้ายการทดลอง</b> (5 คะแนน)        |                                           |
| 1. ระบุหมายเลขไอซีที่ใช้งานของลอจิกเกตดัง | งต่อไปนี้ พร้อมวาดสัญลักษณ์ลอจิกเกตประกอบ |
| OR gate                                   | NOR gate                                  |
| หมายเลขไอซี                               | หมายเลขไอซี                               |
|                                           |                                           |
| NAND gate                                 | XOR gate                                  |
| หมายเลขไอซี                               | หมายเลขไอซี                               |
|                                           |                                           |
|                                           |                                           |
| 2. วงจรในการทดลองข้อ 3 คือ วงจร           |                                           |
| 3. วงจรในการทดลองข้อ 4 คือ วงจร           |                                           |