# Sharing and Binding for General Circuits

Benedikt Lipinski
Interaktionstechnik und Design)
Hochschule Hamm Lippstadt
Lippstadt, Germany
benedikt.lipinski@stud.hshl.de

Abstract

## CONTENTS

| I            | Introduction                        |                                        |     |  |  |
|--------------|-------------------------------------|----------------------------------------|-----|--|--|
|              | I-A                                 | Problemstellung                        | 1   |  |  |
|              | I-B                                 | Logische Bausteine                     | 1   |  |  |
|              |                                     | I-B1 AND-Gatter                        | 1   |  |  |
|              |                                     | I-B2 OR-Gatter                         | 1   |  |  |
|              |                                     | I-B3 Multiplexer                       | 1   |  |  |
|              |                                     | I-B4 FPGA                              | 1   |  |  |
|              | I-C                                 | Allocation                             | 1   |  |  |
|              | I-D                                 | Binding                                | 1   |  |  |
|              | I-E                                 | Sharing                                | 2   |  |  |
| II           | Grundlegendes                       |                                        |     |  |  |
|              | II-A                                | Kompatiblitäts- und Konfliktgraphen    | 2 2 |  |  |
|              | II-B                                | Strategien zur Architektur Optimierung | 2   |  |  |
|              | II-C                                | Resource Dominated circuits            | 2   |  |  |
| Ш            | II General Circuits                 |                                        |     |  |  |
| 111          | III-A                               | Allgm                                  | 2 2 |  |  |
|              | III-B                               | Baugruppen                             | 2   |  |  |
|              | ш-р                                 | III-B1 Register                        | 2   |  |  |
|              |                                     | III-B2 Steuerlogik                     | 2   |  |  |
|              |                                     | III-B3 Verkabelung                     | 2   |  |  |
|              |                                     | III-B4 kontroll einheiten              | 2   |  |  |
|              |                                     | III-D4 Kondon Chineten                 |     |  |  |
| _            |                                     | g and Binding for General Circuits     | 2   |  |  |
|              | IV-A                                | Unconstrained minimum - Area Binding   | 2   |  |  |
|              | IV-B                                | Performance Constrained Binding        | 2   |  |  |
|              | IV-C                                | Performance Directed Binding           | 2   |  |  |
| V            | Gleichnis,vorgestellter Algorithmen |                                        |     |  |  |
| VI           | Ausblic                             | k                                      | 2   |  |  |
| References 2 |                                     |                                        |     |  |  |
| 110101       | NOTITIES 2                          |                                        |     |  |  |

#### I. Introduction

Durch das menschliche verlangen Problemstellungen zugunsten schwindender Komplexität und erhöhtem Komfort zu automatisieren und zu brechen, wurden genau diese Anforderungen auf die elektrischer Schaltungen umgelegt.

### A. Problemstellung

Nicht erst durch Moderne Entwicklungen, wie digitale Vernetzung mit dem Internet der dinge oder das Autonome Fahren wird die Betrachtung, Zeitliche und Finanzielle Aspekte für die entwicklung multidimensionaler Systeme notwendig. Allerdings lassen genau diese Entwicklungen, die Komplexität sprunghaft ansteigen.

#### B. Logische Bausteine

Realisierbar werden elektrische Verschaltungen in der Digitaltechnik erst durch den einsatz sogenannter Logikbausteine, die mit einander kombiniert ein vorher genau bestimmtes verhalten der geplanten Schaltung verursachen. Hierbei übernehmen verschiedene Bausteine verschiedene Aufgaben, die mal weniger und mal mehr kompliziertere Operationen beinhalten.

1) AND-Gatter: Eine der Grundoperationen, die in fast jeder schaltung zu finden ist, ist die AND zu deutsch die UND Operation. hierbei wird der eingang erst auf logisch 1 geschaltet, wenn alle eingänge dies ebenfalls sind.

2) OR-Gatter: Das Ergebnis des OR-Gatters ist in dem Fall Wahr, wenn einer seiner Eingänge Wahr ist.

Simple Schaltungen lassen sich durch das gezielte aneinanderreihen von AND und OR Gattern gut realisieren, sollte aber

3) Multiplexer: Multiplexer werden benutzt, wenn eine Parallele Verarbeitung aus unterschiedlichsten gründen nicht möglich ist, das kann zum einen eine nicht ausreichende Verfügbarkeit an Kanälen sein, aber auch eine bewusste Entscheidung weniger Kanäle aus kosten gründen zu benutzen sein. Dieser schritt kann gewählt werden, wenn Verläufe zwar parallel laufen aber nur exklusiv ausgeführt werden, das bedeutet, dass nach einer elementaren Entscheidung nur einer der beiden Stränge ausgeführt werden kann. Beeindruckend allerdings ist, das Multiplexer trotz ihrer fortgeschrittenen eignenschaften gegenüber den Grundbausteinen, doch recht simple aus genau diesem erzeugt werden kann. So ergibt sich für einen Einfachen Multiplexer das schaltbild aus 2 AND-Gattern, Einem NOT- Gatter und einem OR- Gatter. .....

4) FPGA: Der Einsatz von diesen Grundelementen ist für das erreichen des Ziels völlig hinreichend, doch benötigt sie eine sehr hohe fläche, auf der sie Verbaut werden muss. Ein zu erreichendes Ziel ist, die Fläche auf der die schaltung realisiert werden muss zu verringern. Dies ist durch die verwendung von halbleitern und die entwicklung von Integrierten schaltkreisen auch erfolgreich gelungen, allerdings besitzen diese sogenannten IC's den nachteil, das ihre Schaltung wie die einer realisierung mit Bausteinen auch fest gebunden ist. Ein Nachteil, den FPGA (Field Programmable Gate ARRAY) Bauteile nicht besitzen, ihr Vorteil ist die Zusammensetzung aus Zusammengeschalteten Baugruppen aus Logikbausteinen, FlipFlops und derer verbindung mit Multiplexern. In FPGA's kann das Verhalten der Eingänge zu den Ausgängen über...... "Programmiert" werden.

#### C. Allocation

Nicht nur, aber vor allem aus Kosten und Platzgründen stehen der Entwicklung selten unbegrenzte resourcen zur verfügung. Aus diesem Grund kann die Betrachtung der zur verfügung stehenden resourcen zwingend notwendig werden. Somit ist das ergebnis der allokierung nach Teich [1] , eine funktion  $\alpha(r_k)$  die angibt wie viele verfügbare Bauteile es zu einer Jeweiligen Resourcentyp gibt.

Damit würde, wenn vom Resourcentyp Mulitplizier:  $r_1$ ,Beispielweise 1 Einheiten zur verfügung stehen die Allokierungsfunkion  $\alpha(r_1)=2$  lauten. Die Funktion der Allokation zeigt deshalb ziemlich genau welche probleme beziehungsweise zeitliche veränderungen entstehen durch die grenzen, die durch die begrenzte verfügbarkeit an Resourcen gegeben werden. Dies kann ein nützlicher zwischenschritt sein um den überblick zu behalten,den Teich mittels eines Ressourcen graphen anschaulich darstellt. In vielen Literaturen allerdings wird dieser schritt auch in die Bindung integriert und nicht extra behaldelt.

#### D. Binding

Im unterschied zur Allokierung wird in der Bindung schließlich festgelegt welche Resource welche operation zugeteilt bekommt, also die Zuweisung von Operationen zu bestimmten hardware Komponenten [3]. in einer Utopischen vorstellung in der Kosten und Fläche keine rolle spielen würden, könnte für jeden Rechnenschritt, jede Operation, also zum beispiel für jede Multiplikation oder jeden vergleich eine eigene Komponete Benutzt werden. Leider ist diese vorstellung in der Praxis nicht durchführbar, da jedes gesparte bauteil auf eine Große stückzahl gerechnet den Kostendruck lindert. Das ist zudem auch nicht zwingend nötig, da Beilspielsweise ein Vergleich nach eine Addition, welche beide durch eine Alu realisiert werden können, nicht unbedingt durch 2 verschiedene Hardware einheiten umgesetzt werden müssen, da der vergleich erst stattfinden kann wenn das ergebnis der Addition vorliegt, genannt wird dies in diesem fall ein Optimal Resource sharing oder zu Deutsch ein Optimales ausnutzen einer Resource [2].

Die Bindung bietet ein Tool, das veranschaulicht wie optimal

die vorhandene schaltung auf und mit den gegebenen Bauteilen realisiert wird. Da das engültige Ziel eine Optimale ausnutzung der vorhandenen resourcen ist müssen nun schrittweise die benötigten Bauteile minimiert werden, dies wird erreicht indem anfangs jede Operation einem bauteil zugeordnet wird, es wird ein sogenannte dedizierte Ressource erzeugt, ein spezialfall [3, S. 150]



Fig. 1. Besipiel zur Bindung

Dem Bild ist zu entnehmen das in diesem beispiel für die zuordnung jeder Aufgabe zu einer Resource:11 Bauteile benötigt werden. Die sich aus 3 Multiplikationen =  $r_1$  und aus 8 operationen für eine Arithmetisch logisch einheit  $r_2$  ergibt.

| $v_i$ | $\beta(v_i)$ | $\gamma(v_i)$ |
|-------|--------------|---------------|
| $v_1$ | $r_2$        | 1             |
| $v_2$ | $r_1$        | 1             |
| $v_2$ | $r_2$        | 2             |
| 1     | 1            | 1             |

## E. Sharing

- Die Mehrfachverwendung von Ressourcen

## II. GRUNDLEGENDES

## A. Kompatiblitäts- und Konfliktgraphen

Graph zur betrachtung der Verträglichkeit einzelner Operationen zeigt auf einen bliock welche operationen mit einander kombiniert werden können und welche nach folgenden regeln auf keinen fall kombiniert werden können

-Schwach verträglich wenn vom gleichen ressourcentyp ?? -Ablaufplan verträglich alternativ sind -Stark verträglich nicht gleichzeitig sind und mit einem gerichteten graph verbunden

#### B. Strategien zur Architektur Optimierung

C. Resource Dominated circuits

da probleme leider ein wenig komplizierter

behamndelt wir die grundlegende optimierung mit dem grundlagen wissen aus Konflikt und Optimum graph

z.b mittels register sharing -G.micheli S 156

#### III. GENERAL CIRCUITS

#### A. Allgm.

ganz allgemein wird jetzt auch die verzögerung durch steuerlogik und die verkabeluing betrachtet, also wie man so schön sagt ein reale verschaltung

#### B. Baugruppen

- 1) Register:
- 2) Steuerlogik:
- 3) Verkabelung:
- 4) kontroll einheiten:

#### IV. SHARING AND BINDING FOR GENERAL CIRCUITS

- A. Unconstrained minimum Area Binding
- B. Performance Constrained Binding
- C. Performance Directed Binding

#### V. GLEICHNIS, VORGESTELLTER ALGORITHMEN

## VI. AUSBLICK

#### REFERENCES

- [1] Jürgen Teich, Christian Haubelt, Digitale Hardware/Software-Systeme, Synthese und Optimierung, 2. Auflage,Springer,2007
- [2] Dr.Walter Lange, Prof.Dr.Martin Bogdan, Entwurf und Syntese von Eingebetteten Systhemen, Ein Lehrbuch, Oldenbourg Verlag München, 2013
- [3] DEMICH