## Examen L2-ADO 17-Février-2020

| Nom:       |      |
|------------|------|
| Prénom :   | / 20 |
| Groupe:    | / 20 |
| Matricule: |      |

## Exercice 1: (6 points)

Dans une équipe de reverse-engineering, votre patron vous a attribué la tache de désassembler le code d'un concurrent industriel et ce dans le but d'implémenter une solution similaire.

1/ Complétez le décodage des instructions machines indiquées dans les commentaires (5 points)

| Adresse de<br>l'instruction                              | Les<br>étiquettes        | Code assembleur                                                                                     | Commentaires                                                                                             |
|----------------------------------------------------------|--------------------------|-----------------------------------------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------|
|                                                          |                          |                                                                                                     | # Instructions machines à décoder. Ajouter des<br>étiquettes au code si nécessaire !                     |
| 0x0040 0000<br>0x0040 0004<br>0x0040 0008<br>0x0040 000C |                          | addu \$s0 , \$zero , \$a0 addu \$s1 , \$zero , \$a1 addiu \$v0 , \$zero , 0 addiu \$v1 , \$zero , 0 |                                                                                                          |
| 0x0040 0010<br>0x0040 0014<br>0x0040 0018<br>0x0040 001C | (0.25) L1:               | beq \$zero , \$s0 , FIN lw \$t0 , 0(\$s1) andi \$t8 , \$t0 , 1 bne \$zero , \$t8 , L3               | # < 0x1200000a (0.5 pt)<br># < 0x8e280000 (0.5 pt)<br># < 0x31180001 (0.5 pt)<br># < 0x17000002 (0.5 pt) |
| 0x0040 0020<br>0x0040 0024<br>0x0040 0028<br>0x0040 002C | (0.25) L3:<br>(0.25) L0: | addi \$v0 , \$v0 , 1 j L0 addi \$v1 , \$v1 , 1 addi \$s1 , \$s1 , 4                                 | # < 0x0810000b (0.5 pt)<br># < 0x22310004 (0.5 pt)                                                       |
| 0x0040 0030<br>0x0040 0034<br>0x0040 0038<br>0x0040 003C | (0.25) FIN:              | addi                                                                                                | # < 0x08100004 (0.5 pt)<br># < 0x03e00008 (0.5 pt)                                                       |

2/ Que fait donc ce programme ? (1 point)

Votre réponse ici ne sera prise en compte que si votre code assembleur est correct.

une fonction pour compter les nombres pairs et impairs dans une séquence de nombres en mémoire

## Exercice 2 : (7 points)

1/ Considérez la définition suivante en assembleur MIPS (2 points) :

Array: .word 10, 11, 12, 13, 14

Soit la séquence d'instructions MIPS suivante :

la \$t0, Array

lw \$t0, 4(\$t0)

Quel est le contenu du registre \$t0 (en hexadécimal) après avoir exécuté cette séquence ?

0x000000B

2/ Soit le contenu de la mémoire suivant, où chaque case représente un seul octet en mémoire.

| Adresse    | +0   | +1   | +2   | +3   | +4   | +5   | +6   |
|------------|------|------|------|------|------|------|------|
| 0x10010020 | 0xfa | 0x20 | 0x10 | 0xC0 | 0xB0 | 0x5f | 0x94 |

Donnez les valeurs des registres **\$t0** à **\$t4** en hexadécimal après l'exécution des instructions ci-dessous. L'ordre little-endian des octets doit être utilisé. Supposez que **\$s0** = **0**×**10010020**. (**5 points**)

| lw  | \$t0, | 0(\$s0) | \$t0 = 0xC01020fa | (1 point) |
|-----|-------|---------|-------------------|-----------|
| 1h  | \$t1, | 2(\$s0) | \$t1 = 0xffffc010 | (1 point) |
| lhu | \$t2, | 4(\$s0) | \$t2 = 0x00005fb0 | (1 point) |
| 1b  | \$t3, | 5(\$s0) | \$t3 = 0x0000005f | (1 point) |
| lbu | \$t4, | 6(\$s0) | \$t4 = 0x00000094 | (1 point) |

## Exercice 3: (7 points)

Nous avons vu dans le cours que les instructions de lecture depuis la mémoire génèrent des aléas véritables de donnée (c.-à-d. la donnée nécessaire pour les prochaines instructions n'est pas encore disponible dans le pipeline). Nous avons vu aussi que ce type d'aléa est géré avec la condition suivante

```
if( ID/EX.MemRead == 1 &&
    (ID/EX.RegisterRt == IF/ID.RegisterRs || ID/EX.RegisterRt == IF/ID.RegisterRt ) )
{
    /* alors pause du pipeline */
}
```

Soit les instructions assembleurs suivantes :

```
lw $7, 0($1)
sw $7, 4($3)
```

1/ Dans le diagramme ci-dessous, indiquez par une flèche le flux de donnée exposant l'aléa de donnée lié aux instructions précédentes et mettez un cercle autour de la donnée problématique (1 point).



2/ Combien de cycle faut-il suspendre le pipeline dans ce cas ? Justifiez votre réponse ! (1 point)

Un cycle d'horloge suffit. Cela nous permettra de récupérer la donnée destinée au registre \$7 depuis le registre MEM.WB et la transférée à l'instruction suivante (sw) – si l'unité de transfert n'était pas utilisée nous serions obligé de suspendre le pipeline pour deux cycles d'horloge pour permettre à l'instruction sw de récupérer sa donnée depuis le banc de registre dans l'étape (ID).

3/ Il est possible d'éviter de suspendre le pipeline pour ce cas précis si notre chemin de donnée est modifié d'une manière adéquate. Proposez vos modifications dans le schéma suivant (2 points) et donnez la nouvelle règle qui permet de gérer cet aléa (2 points)

```
RegDst = 0 /* D'abord, nous nous assurons que RegDst == 0 pour les instructions 'store'... */
if( MEM/WB.MemToReg == 1 && MEM/WB.RegWrite == 1 && EX/MEM.MemWrite == 1 && MEM/WB.RegisterRd
== EX/MEM.RegisterRd )
    ForwardC = 0;
else ForwardC = 1;
```

4/Changez la condition citée dans l'énoncé de l'exercice pour prendre en compte votre modification ? (1 points)

