# آزمایشگاه مدار و معماری

پیش گزارش ۲

18.1/1/7.

• نام و نام خانوادگی : علی بدیعی

• نام استاد:

• گروه: ١

# پیش گزارش ۶

سوال ۱: به وسیله ی آی سی ۷۴۰۰ مدار های مربطو به فلیپ فلاپ های RS و D را طراحی کنید. پاسخ: جدول درستی فلیپ فلاپ D:

| clk | D | Q | Q  |
|-----|---|---|----|
| 0   | 0 | Q | lα |
| 0   | 1 | Q | Q  |
| 1   | 0 | 0 | 1  |
| 1   | 1 | 1 | 0  |

مدار فلیپ فلاپ D با NAND (۲۴۰۰):



## جدول درستی فلیپ فلاپ RS:

| S | R | Q     | $\overline{Q}$ |
|---|---|-------|----------------|
| 0 | 0 | No ch | ange           |
| 0 | 1 | 1     | 0              |
| 1 | 0 | 0     | 1              |
| 1 | 1 | (Inv  | X<br>alid)     |
|   |   | (     |                |

# مدار فلیپ فلاپ RS با NAND (۲۴۰۰):



# سوال ۲: یک فلیپ فلاپ D حساس به لبه بالارونده طراحی کنید.

#### پاسخ:



|          |   | بدول تابع | <u>-</u> |           |    |
|----------|---|-----------|----------|-----------|----|
| ورودی ها |   |           | خروجی ها |           |    |
|          |   |           | D        | Q         | Q' |
| 0        | 1 | Х         | Х        | 1         | 0  |
| 1        | 0 | X         | X        | 0         | 1  |
| 0        | 0 | X         | X        | 1         | 1  |
| 1        | 1 | 1         | 0        | 0         | 1  |
| 1        | 1 | 1         | 1        | 1         | 0  |
| 1        | 1 | 0         | X        | بلا تغيير |    |



سوال ۳: به وسیله ی آی سی های و ۷۴۰۰ یک فلیپ فلاپ ۱۲ را طراحی کنید.

#### باسخ:

# مدار منطقی:



### طراحي:



سوال ۴: آی سی های ۷۴۷۴ و ۷۴۱۰۹ را به طور کامل تشریح کنید.

#### پاسخ:

آی سی  $SNV \stackrel{\xi}{\xi} V \stackrel{\xi}{\xi}$  از سری آی سی های TTL شامل دو عدد فلیپ فلاپ D می باشد که هر یونیت آن دارای  $SNV \stackrel{\xi}{\xi} V \stackrel{\xi}{\xi}$  یک ورودی دیتا، دو خروجی ، یک پایه کلاک و یک Preset و یک Clear است. فلیپ فلاپ یک دستگاه ذحیره سازی دودویی است که قادر به ذخیره یک بیت اطلاعات است .از ویژگی های این آی سی می توان به خروجی های مکمل (به دو صورت ساده و معکوس) همچنین پایه Clock تریگر شونده با لبه مثبت پالس اشاره کرد.

| Inputs |     |          |   | Out           | puts             |
|--------|-----|----------|---|---------------|------------------|
| PR     | CLR | CLK      | D | Q             | Q                |
| L      | Н   | X        | X | Н             | L                |
| Н      | L   | X        | X | L             | н                |
| L      | L   | Х        | Х | H<br>(Note 1) | H<br>(Note 1)    |
| Н      | Н   | <b>↑</b> | Н | Н             | L                |
| Н      | Н   | 1        | L | L             | н                |
| Н      | Н   | L        | X | $Q_0$         | $\overline{Q}_0$ |

آی سی JK ورودی و کا SNV\$1.9 از سری آی سی های TTL شامل دو عدد فلیپ فلاپ JK می باشد که دارای کا ورودی و کا خروجی به همراه یک پایه Clock و Clock و Clock است. از ویژگی های این آی سی تریگر شونده با لبه مثبت پالس می باشد .

|     | INPUTS |     |   |   |      | PUTS             |
|-----|--------|-----|---|---|------|------------------|
| PRE | CLR    | CLK |   | K | ā    | ā                |
| L   | H      | X   | x | X | H    |                  |
| н   | L      | ×   | × | X | L    | н                |
| L   | L      | ×   | × | X | Нţ   | Нţ               |
| н   | н      | Ť   | L | L | L    | Н                |
| н   | Н      | †   | Н | L | TOGG | 3LE              |
| н   | н      | Ť   | Ł | н | Ω0   | $\overline{a}_0$ |
| н   | н      | Ť   | н | н | H    | Ł                |
| н   | н_     | L   | × | × | _0   | $\overline{a}_0$ |

| 1CLR 1 | U <sub>16</sub> ]V <sub>CC</sub> |
|--------|----------------------------------|
| 11 2   | 15 2CLR                          |
| 1K ∏3  | 14 H2J                           |
| 1CLK 4 | 13 ☐ 2K                          |
| 1PRE 5 | 12 2CLK                          |
| 10     | 11 2PRE                          |
| 10 7   | 10 D2Q                           |
| GND 8  | 9 ∏2Ω                            |
|        |                                  |