# آزمایشگاه مدار و معماری

پیش گزارش ۷

18.1/1/77

• نام و نام خانوادگی : علی بدیعی

• نام استاد:

• گروه: ١

# پیش گزارش ۷

سوال ۱: مدار یک شمارنده موج گونه بالا – پایین شمار دو بیتی را طراحی کنید.

پاسخ: با استفاده از JK:

# جدول درستى:

| M | Q | Q' | Y |
|---|---|----|---|
| 0 | 0 | 0  | 0 |
| 0 | 0 | 1  | 0 |
| 0 | 1 | 0  | 1 |
| 0 | 1 | 1  | 1 |
| 1 | 0 | 0  | 0 |
| 1 | 0 | 1  | 1 |
| 1 | 1 | 0  | 0 |
| 1 | 1 | 1  | 1 |

### کارنو و ساده سازی:



تابع: Y = A+B

Y= M'Q + MQ'

## شكل مدار:





سوال ۲: مدار یک شمارنده سنکرون چهار بیتی بوسیله ۷۴۹۵۰ یا ۷۴۷۶ و حداقل تراشه های اضافی لازم طراحی کنید.

پاسخ: ۱۲۷۶ (JK)

جدول درستی:

| Present state |    |    | Next state    |           |           | Flip-flop input |                 |         |   |         |    |         |                |               |    |
|---------------|----|----|---------------|-----------|-----------|-----------------|-----------------|---------|---|---------|----|---------|----------------|---------------|----|
| $Q_{\rm D}$   | Qc | QB | $Q_{\Lambda}$ | $Q_{D+1}$ | $Q_{C+1}$ | $Q_{B+1}$       | $Q_{\Lambda+1}$ | $J_{D}$ | K | $J_{c}$ | Kc | $J_{B}$ | K <sub>B</sub> | $J_{\Lambda}$ | KA |
| 0             | 0  | 0  | 0             | 0         | 0         | 0               | 1               | 0       | × | 0       | ×  | 0       | ×              | 1             | ×  |
| 0             | 0  | 0  | 1             | 0         | 0         | 1               | 0               | 0       | × | 0       | ×  | 1       | ×              | ×             | 1  |
| 0             | 0  | 1  | 0             | 0         | 0         | 1               | 1               | 0       | × | 0       | ×  | ×       | 0              | 1             | ×  |
| 0             | 0  | 1  | 1             | 0         | 1         | 0               | 0               | 0       | × | 1       | ×  | ×       | 1              | ×             | 1  |
| 0             | 1  | 0  | 0             | 0         | 1         | 0               | 1               | 0       | × | ×       | 0  | 0       | ×              | 1             | ×  |
| 0             | 1  | 0  | 1             | 0         | 1         | 1               | 0               | 0       | × | ×       | 0  | 1       | ×              | ×             | 1. |
| 0             | 1  | 1  | 0             | 0         | 1         | 1               | - 1             | 0       | × | ×       | 0  | ×       | 0              | 1             | ×  |
| 0             | 1  | 1  | 1             | 1         | 0         | 0               | 0               | 1       | × | ×       | 1  | ×       | 1              | ×             | 1  |
| 1             | 0  | 0  | 0             | 1         | 0         | 0               | 1               | ×       | 0 | 0       | ×  | 0       | ×              | 1             | ×  |
| 1             | 0  | 0  | 1             | 1         | 0         | 1               | 0               | ×       | 0 | 0       | ×  | 1       | ×              | ×             | 1  |
| 1             | 0  | 1  | 0             | 1         | 0         | 1               | 1               | ×       | 0 | 0       | ×  | ×       | 0              | 1             | ×  |
| 1             | 0  | 1  | 1             | 1         | 1         | 0               | 0               | ×       | 0 | 1       | ×  | ×       | 1              | ×             | 1  |
| 1             | 1  | 0  | 0             | 1         | 1         | 0               | 1               | ×       | 0 | ×       | 0  | 0       | ×              | 1             | ×  |

#### كارنو:





#### مدار:





سوال ۳: آی سی ۷۴۹۰ را به طور کامل تشریح کنید و سپس طرز کار اتصالات مورد نیاز آن را در چهار مد بنویسید.

#### پاسخ:

آی سی ۹۰ گا۷۶ از سری آی سی های TTL شامل یک شمارنده دسیمال و باینری با اتلاف توان کم و فرکانس شمارش ۲۲ مگاهرتز می باشد که دارای دو ورودی و چهار خروجی و یک پایه کلاک حساس به لبه پایین رونده است. از ویژگی های این آی سی دو یا پنج قسمتی بودن آن می باشد که به صورت تک یا چند قسمتی قابلیت انجام کار را دارد. هر قسمت دارای یک ورودی ساعت جداگانه است که تغییرات شمارنده را در زمان انتقال HIGH-LOW به ورودی پالس ساعت انتقال می دهد.



شمارنده های چهار خروجی با نماد حرف Q با یک زیرنویس عددی برابر با وزن دودویی بیت مربوطه در کد مدارهای شمارنده QD تعیین میشوند. به عنوان مثال، QD و QA ، QB ، QC توالی شمارش QD در لبه منفی سیگنال ساعت تحریک میشود، این زمانی است که سیگنال ساعت QD از منطق QD به منطق QD میرود. (LOW) میرود.

پایه های ورودی اضافی  $R^1$  و  $R^1$  پین های "تنظیم مجدد" شمارنده هستند در حالی که ورودیهای  $R^1$  و  $R^1$  های "تنظیم" هستند. هنگامی که به منطق امتصل میشود، ورودی های ریست  $R^1$  و  $R^1$  مجدداً شمارنده را به صفر، انظیم میکنند و هنگامی که ورودی های  $S^1$  و  $S^1$  به منطق امتصل میشوند ، شمارنده را در حداکثر یا

<sup>۹</sup> بدون در نظر گرفتن تعداد و موقعیت واقعی شمارش تنظیم میکنند. با غیر فعال شدن چهار فلیپ فلاپ که بخش شمارنده

(QA) ۱۲ و خروجی گرفته شده از پین ۱۲ ورودی ۱۶ (CLKA) و خروجی گرفته شده از پین ۱۲ و تقسیم بر را تشکیل میدهد ، اگر یک سیگنال ساعت به پین ورودی استفاده در مدارهای تقسیم فرکانس، ایجاد کرد.

