學號 : 姓名: 分數: 1. 解釋名詞 (共15%) 2. 請畫出 XOR 閘的 (1). 電路符號與 (2) 真值表。 (a) 2 補數 (3%) (10%)(b) 馮紐曼架構 (3%) (c) ALU (3%) (d) 控制單元 (3%) (e) Verilog 中的 wire 之意義 (3%) 3. 請寫出全加器 (Full Adder, FA) 的真值表並畫 4. 請用四個全加器 FA 與 4 個 XOR 閘,設計一個 出其電路(共10%)。 加減器,並說明其運作原理(10%)

出題者: 陳鍾誠

102 學年度上學期 金門大學 資工系三年級 計算機結構 期中考

學號:

endmodule

姓名:

5. 請為下列程式寫上註解,說明每一行的意義 (10%)module fulladder (input a, b, c in, output sum, c out); wire s1, c1, c2; xor g1(s1, a, b);xor g2(sum, s1, c in); and g3(c1, a,b); and g4(c2, s1, c in); or g5(c out, c2, c1); endmodule module main; reg a, b, c\_in; wire sum, c out; fulladder fa1(a, b, c in, sum, c out); initial begin a = 0; b = 0; c in = 0; \$monitor("%04dns monitor: a=%d b=%d c in=%d c out=%d sum=%d", \$stime, a, b, c in, c out, sum); #1000 \$finish: end always #50 c in = c in+1;always #100 b = b+1;always  $\#200 \ a = a+1;$ 

- 6. 請設計一顆簡易的 CPU,並寫出下列描述內容: (本題的 CPU 設計愈獨特,與老師和其他同學 設計愈不同者,分數愈高)(空間不夠請註明並 寫在背面)
- (a) 請問該 CPU 的暫存器是幾位元的?有哪些暫存器? (5%)
- (b) 請描述該 CPU 的指令集,有那些指令,每個指令的功能為何? (15%)
- (c) 請用這些指令的組合語言寫出一個可以計算 sum=1+...+n 的結果的程式,其中的 sum 與 n 都是 放在記憶體的變數。 (10%)
- (d) 請為這些指令的組合語言編上位址 (5%)
- (e) 請為這些指令的組合語言機器碼。(10%)