# 浅谈 PCI Express 体系结构--序

发布时间: 2013-03-18 14:40:54

技术类别:接口电路 个人分类:浅谈 PCIe 体系结构

我以"浅谈"开始以下的文字,因为 PCIe 规范博大足使天下无书。正如大家所知,我之前写过一本《PCI Experss 体系结构导读》,每次重温这本书籍时,总是遗憾着书中出现的错误。纸质的图书一旦出现问题,便很难有更改的余地。这一次我们不会再有这些遗憾。

# 第 I 篇: PCI 体系结构概述

发布时间: 2013-03-18 14:45:18

技术类别:接口电路 个人分类:浅谈 PCIe 体系结构

PCI(Peripheral Component Interconnect)总线的诞生与 PC(Personal Computer)的 蓬勃发展密切相关。在处理器体系结构中,PCI 总线属于局部总线(Local Bus)。局部总线作为系统总线的延伸,主要功能是为了连接外部设备。

处理器主频的不断提升,要求速度更快,带宽更高的局部总线。起初 PC 使用 8 位的 X T 总线作为局部总线,并很快升级到 16 位的 ISA(Industry Standard Architecture)总线,逐步发展到 32 位的 EISA(Extended Industry Standard Architecture)、VESA(Video Electro nics Standards Association)和 MCA(Micro Channel Architecture)总线。

PCI 总线规范在上世纪九十年代提出。这条总线推出之后,很快得到了各大主流半导体厂商的认同,迅速统一了当时并存的各类局部总线。EISA、VESA 等其他 32 位总线很快就被 PCI 总线淘汰了。从那时起,PCI 总线一直在处理器体系结构中占有重要地位。

在此后相当长的一段时间里, PC 处理器系统的大多数外部设备都是直接或者间接地与PCI 总线相连。即使目前 PCI Express 总线逐步取代了 PCI 总线成为 PC 局部总线的主流,也不能掩盖 PCI 总线的光芒。从软件层面上看,PCI Express 总线与 PCI 总线基本兼容;从硬件层面上看,PCI Express 总线在很大程度上继承了 PCI 总线的设计思路。因此 PCI 总线依然是软硬件工程师在进行处理器系统的开发与设计时,必须要掌握的一条局部总线。

PCI 总线 V1.0 规范仅针对在一个 PCB(Printed Circuit Board)环境内的,器件之间的 互连,而 1993 年 4 月 30 日发布的 V2.0 规范增加了对 PCI 插槽的支持。1995 年 6 月 1 日, PCI V2.1 总线规范发布,这个规范具有里程碑意义。正是这个规范使得 PCI 总线大规模普及,至此 PCI 总线完成了对(E)ISA 和 MCA 总线的替换。

至 1996 年, VESA 总线也逐渐离开了人们的视线, 当然 PCI 总线并不能完全提供显卡所需要的带宽, 真正替代 VESA 总线的是 AGP 总线。随后 PCISIG(PCI Special Interest Group)陆续发布了 PCI 总线 V2.2, V2.3 规范, 并最终将 PCI 总线规范定格在 V3.0。

除了 PCI 总线规范外,PCISIG 还定义了一些与 PCI 总线相关的规范,如 PCMCIA(P ersonal Computer Memory Card International Association)规范和 MiniPCI 规范。其中 PCMCIA 规范主要针对 Laptop 应用,后来 PCMCIA 升级为 PC Card(Cardbus)规范,而 PC Card 又升级为 ExpressCard 规范。

PC Card 规范基于 32 位,33MHz 的 PCI 总线;而 ExpressCard 规范基于 PCI Express 和 USB 2.0。这两个规范都在 Laptop 领域中获得了成功。除了 PCMCIA 规范外,Min i PCI 总线也非常流行,与标准 PCI 插槽相比,Mini PCI 插槽占用面积较小,适用于一些对尺寸有要求的应用。

除了以上规范之外,PCISIG 还推出了一系列和 PCI 总线直接相关的规范。如 PCI-to-PCI 桥规范、PCI 电源管理规范、PCI 热插拔规范和 CompactPCI 总线规范。其中 PCI-to-PCI 桥规范最为重要,理解 PCI-to-PCI 桥是理解 PCI 体系结构的基础;而 CompactPCI 总线规范多用于具有背板结构的大型系统,并支持热拔插。

PCISIG 在 PCI 总线规范的基础上,进一步提出 PCI-X 规范。与 PCI 总线相比,PCI-X 总线规范可以支持 133MHz、266MHz 和 533MHz 的总线频率,并在传送规则上做了一些改动。虽然 PCI-X 总线还没有得到大规模普及就被 PCI Express 总线替代,但是在 PCI-X 总线中提出的许多设计思想仍然被 PCI Express 总线继承。

PCI 总线规范是 Intel 对 PC 领域做出的一个巨大贡献。Intel 也在 PCI 总线规范留下了深深的印记,PCI 总线规范的许多内容都与基于 IA (Intel Architecture)架构的 x86 处理器密切相关。但是这并不妨碍其他处理器系统使用 PCI 总线,事实上 PCI 总线在非 x86 处理器系统上也取得了巨大的成功。目前绝大多数处理器系统都使用 PCI/PCI Express 总线连接外部设备,特别是一些通用外设。

随着时间的推移,PCI 和 PCI-X 总线逐步遇到瓶颈。PCI 和 PCI-X 总线使用单端并行信号进行数据传递,由于单端信号容易被外部系统干扰,其总线频率很难进一步提高。目前,为了获得更高的总线频率以提高总线带宽,高速串行总线逐步替代了并行总线。PCI Express 总线也逐渐替代 PCI 总线成为主流。但是从系统软件的角度上看,PCI Express 总线仍然基于 PCI 总线。理解 PCI Express 总线的一个基础是深入理解 PCI 总线,同时 PCI Express 总线也继承了 PCI 总线的许多概念。本篇将详细介绍与处理器体系结构相关的,一些必备的 PCI 总线知识。

为简化起见,本篇主要介绍 PCI 总线的 32 位地址模式。在实际应用中,使用 64 位地址模式的 PCI 设备非常少。而且在 PCI Express 总线逐渐取代 PCI 总线的大趋势之下,将来也很难会有更多的,使用 64 位地址的 PCI 设备。如果读者需要掌握 PCI 总线的 64 位地址模式,请自行阅读 PCI 总线的相关规范。实际上,如果读者真正掌握了 PCI 总线的 32 位地址模式之后,理解 64 位地址模式并不困难。

为节省篇幅,下文将 PCI Express 总线简称为 PCIe 总线,PCI-to-PCI 桥简称为 PCI 桥,PCI Express-to-PCI 桥简称为 PCIe 桥,Host-to-PCI 主桥简称为 HOST 主桥。值得注意的是许多书籍将 HOST 主桥称为 PCI 主桥或者 PCI 总线控制器。

# 第1章 PCI 总线的基本知识

发布时间: 2013-03-19 09:47:32

技术类别:接口电路 个人分类:浅谈 PCIe 体系结构

PCI 总线作为处理器系统的局部总线,主要目的是为了连接外部设备,而不是作为处理器的系统总线连接 Cache 和主存储器。但是 PCI 总线、系统总线和处理器体系结构之间依然存在着紧密的联系。

PCI 总线作为系统总线的延伸, 其设计考虑了许多与处理器相关的内容, 如处理器的 C ache 共享一致性和数据完整性, 以及如何与处理器进行数据交换等一系列内容。其中 Cac he 共享一致性和数据完整性是现代处理器局部总线的设计的重点和难点, 也是本书将重点讲述的主题之一。

独立地研究 PCI 总线并不可取,因为 PCI 总线仅是处理器系统的一个组成部分。深入理解 PCI 总线需要了解一些与处理器体系结构相关的知识。这些知识是本书所侧重描述的,同时也是 PCI 总线规范所忽略的内容。脱离实际的处理器系统,不容易也不可能深入理解 PCI 总线规范。

对于今天的读者来说,PCI 总线提出的许多概念略显过时,也有许多不足之处。但是在当年,PCI 总线与之前的存在其他并行局部总线如 ISA、EISA 和 MCA 总线相比,具有许多突出的优点,是一个全新的设计。

### (1) PCI 总线空间与处理器空间隔离

PCI 设备具有独立的地址空间,即 PCI 总线地址空间,该空间与存储器地址空间通过 HOST 主桥隔离。处理器需要通过 HOST 主桥才能访问 PCI 设备,而 PCI 设备需要通过 HOST 主桥才能主存储器。在 HOST 主桥中含有许多缓冲,这些缓冲使得处理器总线与 PCI 总线工作在各自的时钟频率中,彼此互不干扰。HOST 主桥的存在也使得 PCI 设备和处理器可以方便地共享主存储器资源。

处理器访问 PCI 设备时,必须通过 HOST 主桥进行地址转换;而 PCI 设备访问主存储器时,也需要通过 HOST 主桥进行地址转换。HOST 主桥的一个重要作用就是将处理器访问的存储器地址转换为 PCI 总线地址。PCI 设备使用的地址空间是属于 PCI 总线域的,而与存储器地址空间不同。

x86 处理器对 PCI 总线域与存储器域的划分并不明晰,这也使得许多程序员并没有准确地区分 PCI 总线域地址空间与存储器域地址空间。而本书将反复强调存储器地址和 PCI 总线地址的区别,因为这是理解 PCI 体系结构的重要内容。

PCI 规范并没有对 HOST 主桥的设计进行约束。每一个处理器厂商使用的 HOST 主桥,其设计都不尽相同。HOST 主桥是联系 PCI 总线与处理器的核心部件,掌握 HOST 主桥的实现机制是深入理解 PCI 体系结构的前提。

本书将以 Freescale 的 PowerPC 处理器和 Intel 的 x86 处理器为例,说明各自 HOST 主桥的实现方式,值得注意的是本书涉及的 PowerPC 处理器仅针对 Freescale 的 PowerP

C 处理器,而不包含 IBM 和 AMCC 的 Power 和 PowerPC 处理器。而且如果没有特别说明,本书中涉及的 x86 处理器特指 Intel 的处理器,而不是其他厂商的 x86 处理器。

### (2) 可扩展性

PCI 总线具有很强的扩展性。在 PCI 总线中,HOST 主桥可以直接推出一条 PCI 总线,这条总线也是该 HOST 主桥的所管理的第一条 PCI 总线,该总线还可以通过 PCI 桥扩展出一系列 PCI 总线,并以 HOST 主桥为根节点,形成 1 颗 PCI 总线树。这些 PCI 总线都可以连接 PCI 设备,但是在 1 颗 PCI 总线树上,最多只能挂接 256 个 PCI 设备(包括 PCI 桥)。

在同一条 PCI 总线上的设备间可以直接通信,并不会影响其他 PCI 总线上设备间的数据通信。隶属于同一颗 PCI 总线树上的 PCI 设备,也可以直接通信,但是需要通过 PCI 桥进行数据转发。

PCI 桥是 PCI 总线的一个重要组成部件,该部件的存在使得 PCI 总线极具扩展性。PCI 桥也是有别于其他局部总线的一个重要部件。在"以 HOST 主桥为根节点"的 PCI 总线树中,每一个 PCI 桥下也可以连接一个 PCI 总线子树,PCI 桥下的 PCI 总线仍然可以使用 PCI 桥继续进行总线扩展。

PCI 桥可以管理这个 PCI 总线子树,PCI 桥的配置空间含有一系列管理 PCI 总线子树的配置寄存器。在 PCI 桥的两端,分别连接了两条总线,分别是上游总线(Primary Bus)和下游总线(Secondary Bus)。其中与处理器距离较近的总线被称为上游总线,另一条被称为下游总线。这两条总线间的通信需要通过 PCI 桥进行。PCI 桥中的许多概念被 PCIe 总线采纳,理解 PCI 桥也是理解 PCIe 体系结构的基础。

### (3) 动态配置机制

PCI设备使用的地址可以根据需要由系统软件动态分配。PCI总线使用这种方式合理地解决了设备间的地址冲突,从而实现了"即插即用"功能。从而 PCI总线不需要使用 ISA 或者 EISA 接口卡为解决地址冲突而使用的硬件跳线。

每一个 PCI 设备都有独立的配置空间,在配置空间中含有该设备在 PCI 总线中使用的基地址,系统软件可以动态配置这个基地址,从而保证每一个 PCI 设备使用的物理地址并不相同。PCI 桥的配置空间中含有其下 PCI 子树所能使用的地址范围。

## (4) 总线带宽

PCI 总线与之前的局部总线相比,极大提高了数据传送带宽,32 位/33MHz 的 PCI 总线可以提供132MB/s 的峰值带宽,而64 位/66MHz 的 PCI 总线可以提供的峰值带宽为53 2MB/s。虽然 PCI 总线所能提供的峰值带宽远不能和 PCIe 总线相比,但是与之前的局部总线 ISA、EISA 和 MCA 总线相比,仍然具有较大的优势。

ISA 总线的最高主频为 8MHz, 位宽为 16, 其峰值带宽为 16MB/s; EISA 总线的最高 主频为 8.33MHz, 位宽为 32, 其峰值带宽为 33MB/s; 而 MCA 总线的最高主频为 10MHz, 最高位宽为 32, 其峰值带宽为 40MB/s。PCI 总线提供的峰值带宽远高于这些总线。

### (5) 共享总线机制

PCI 设备通过仲裁获得 PCI 总线的使用权后,才能进行数据传送,在 PCI 总线上进行数据传送,并不需要处理器进行干预。

PCI 总线仲裁器不在 PCI 总线规范定义的范围内,也不一定是 HOST 主桥和 PCI 桥的一部分。虽然绝大多数 HOST 主桥和 PCI 桥都包含 PCI 总线仲裁器,但是在某些处理器系统的设计中也可以使用独立的 PCI 总线仲裁器。如在 PowerPC 处理器的 HOST 主桥中含有 PCI 总线仲裁器,但是用户可以关闭这个总线仲裁器,而使用独立的 PCI 总线仲裁器。

PCI 设备使用共享总线方式进行数据传递,在同一条总线上,所有 PCI 设备共享同一总线带宽,这将极大地影响 PCI 总线的利用率。这种机制显然不如 PCIe 总线采用的交换结构,但是在 PCI 总线盛行的年代,半导体的工艺、设计能力和制作成本决定了采用共享总线方式是当时的最优选择。

### (6) 中断机制

PCI 总线上的设备可以通过四根中断请求信号 INTA~D#向处理器提交中断请求。与 I SA 总线上的设备不同,PCI 总线上的设备可以共享这些中断请求信号,不同的 PCI 设备可以将这些中断请求信号"线与"后,与中断控制器的中断请求引脚连接。PCI 设备的配置空间记录了该设备使用这四根中断请求信号的信息。

PCI 总线进一步提出了 MSI(Message Signal Interrupt)机制,该机制使用存储器写总线事务传递中断请求,并可以使用 x86 处理器 FSB(Front Side Bus)总线提供的 Interrupt Message 总线事务,从而提高了 PCI 设备的中断请求效率。

虽然从现代总线技术的角度上看,PCI 总线仍有许多不足之处,但也不能否认 PCI 总线已经获得了巨大的成功,不仅 x86 处理器将 PCI 总线作为标准的局部总线连接各类外部设备,PowerPC、MIPS 和 ARM[1]处理器也将 PCI 总线作为标准局部总线。除此之外,基于 PCI 总线的外部设备,如以太网控制器、声卡、硬盘控制器等,也已经成为主流。

[1] 在 ARM 处理器中,使用 SoC 平台总线,即 AMBA 总线,连接片内设备。但是某些 ARM 生产厂商,依然使用 AMBA-to-PCI 桥推出 PCI 总线,以连接 PCI 设备。

# 1.1 PCI 总线的组成结构

发布时间: 2013-03-20 09:02:28

技术类别: 接口电路 个人分类: 浅谈 PCIe 体系结构

如上文所述,PCI 总线作为处理器系统的局部总线,是处理器系统的一个组成部件,讲述 PCI 总线的组成结构不能离开处理器系统这个大环境。在一个处理器系统中,与 PCI 总线相关的模块如图 1-1 所示。



如图 1-1 所示在一个处理器系统中,与 PCI 总线相关的模块包括,HOST 主桥、PCI 总线、PCI 桥和 PCI 设备。PCI 总线由 HOST 主桥和 PCI 桥推出,HOST 主桥与主存储器 控制器在同一级总线上,PCI 设备可以方便地通过 HOST 主桥访问主存储器,即进行 DMA 操作。

值得注意的是,PCI 设备的 DMA 操作需要与处理器系统的 Cache 进行一致性操作,当 PCI 设备通过 HOST 主桥访问主存储器时,Cache 一致性模块将进行地址监听,并根据监听的结果改变 Cache 的状态。

在一些简单的处理器系统中,可能不含有 PCI 桥,此时所有 PCI 设备都是连接在 HO ST 主桥推出的 PCI 总线上,此外在一些处理器系统中可能含有多个 HOST 主桥,如在图 1-1 所示的处理器系统中含有 HOST 主桥 x 和 HOST 主桥 Y。

## 1.1.1 HOST 主桥

HOST 主桥是一个很特别的桥片,其主要功能是隔离处理器系统的存储器域与处理器系统的 PCI 总线域,管理 PCI 总线域,并完成处理器与 PCI 设备间的数据交换。处理器与 PCI 设备间的数据交换主要由"处理器访问 PCI 设备的地址空间"和"PCI 设备使用 DMA 机制访问主存储器"这两部分组成。

为简便起见,下文将处理器系统的存储器域简称为存储器域,而将处理器系统的 PCI 总线域称为 PCI 总线域,存储器域和 PCI 总线域的详细介绍见第 2.1 节。值得注意的是,在一个处理器系统中,有几个 HOST 主桥,就有几个 PCI 总线域。

HOST 主桥在处理器系统中的位置并不相同,如 PowerPC 处理器将 HOST 主桥与处理器集成在一个芯片中。而有些处理器不进行这种集成,如 x86 处理器使用南北桥结构,处理器内核在一个芯片中,而 HOST 主桥在北桥中。但是从处理器体系结构的角度上看,这些集成方式并不重要。

PCI 设备通过 HOST 主桥访问主存储器时,需要与处理器的 Cache 进行一致性操作,因此在设计 HOST 主桥时需要重点考虑 Cache 一致性操作。在 HOST 主桥中,还含有许多数据缓冲,以支持 PCI 总线的预读机制。

HOST 主桥是联系处理器与 PCI 设备的桥梁。在一个处理器系统中,每一个 HOST 主桥都管理了一颗 PCI 总线树,在同一颗 PCI 总线树上的所有 PCI 设备属于同一个 PCI 总线域。如图 1-1 所示,HOST 主桥 x 之下的 PCI 设备属于 PCI 总线 x 域,而 HOST 主桥 y 之下的 PCI 设备属于 PCI 总线 y 域。在这颗总线树上的所有 PCI 设备的配置空间都由 HOST 主桥通过配置读写总线周期访问。

如果 HOST 主桥支持 PCI V3.0 规范的 Peer-to-Peer 数据传送方式,那么分属不同 P CI 总线域的 PCI 设备可以直接进行数据交换。如图 1-1 所示,如果 HOST 主桥 y 支持 Pee r-to-Peer 数据传送方式,PCI 设备 y01 可以直接访问 PCI 设备 01 或者 PCI 设备 11,而不需要通过处理器的参与。但是这种跨越总线域的数据传送方式在 PC 架构中并不常用,在 P C 架构中,重点考虑的是 PCI 设备与主存储器之间的数据交换,而不是 PCI 设备之间的数据交换。此外在 PC 架构中,具有两个 HOST 主桥的处理器系统也并不多见。

在 PowerPC 处理器中,HOST 主桥可以通过设置 Inbound 寄存器,使得分属于不同 P CI 总线域的设备可以直接通信。许多 PowerPC 处理器都具有多个 HOST 主桥,有关 PowerPC 处理器使用的 HOST 主桥详见第 2.2 节。

## 1.1.2 PCI 总线

在处理器系统中,含有 PCI 总线和 PCI 总线树这两个概念。这两个概念并不相同,在一颗 PCI 总线树中可能具有多条 PCI 总线,而具有血缘关系的 PCI 总线组成一颗 PCI 总线树。如在图 1-1 所示的处理器系统中,PCI 总线 x 树具有两条 PCI 总线,分别为 PCI 总线 x 0 和 PCI 总线 x1。而 PCI 总线 y 树中仅有一条 PCI 总线。

PCI 总线由 HOST 主桥或者 PCI 桥管理,用来连接各类设备,如声卡、网卡和 IDE 接口卡等。在一个处理器系统中,可以通过 PCI 桥扩展 PCI 总线,并形成具有血缘关系的多级 PCI 总线,从而形成 PCI 总线树型结构。在处理器系统中有几个 HOST 主桥,就有几颗这样的 PCI 总线树,而每一颗 PCI 总线树都与一个 PCI 总线域对应。

与 HOST 主桥直接连接的 PCI 总线通常被命名为 PCI 总线 0。考虑到在一个处理器系统中可能有多个主桥,图 1-1 将 HOST 主桥 x 推出的 PCI 总线命名为 x0 总线,而将 PCI 桥 x1 扩展出的 PCI 总线称之为 x1 总线;而将 HOST 主桥 y 推出的 PCI 总线称为 y0~yn。分属不同 PCI 总线树的设备,其使用的 PCI 总线地址空间分属于不同的 PCI 总线域空间。

## 1.1.3 PCI 设备

在 PCI 总线中有三类设备,PCI 主设备、PCI 从设备和桥设备。其中 PCI 从设备只能被动地接收来自 HOST 主桥,或者其他 PCI 设备的读写请求,而 PCI 主设备可以通过总线仲裁获得 PCI 总线的使用权,主动地向其他 PCI 设备或者主存储器发起存储器读写请求。而桥设备的主要作用是管理下游的 PCI 总线,并转发上下游总线之间的总线事务。

一个 PCI 设备可以即是主设备也是从设备,但是在同一个时刻,这个 PCI 设备或者为主设备或者为从设备。PCI 总线规范将 PCI 主从设备统称为 PCI Agent 设备。在处理器系统中常见的 PCI 网卡、显卡、声卡等设备都属于 PCI Agent 设备。

在 PCI 总线中,HOST 主桥是一个特殊的 PCI 设备,该设备可以获取 PCI 总线的控制 权访问 PCI 设备,也可以被 PCI 设备访问。但是 HOST 主桥并不是 PCI 设备。PCI 规范也 没有规定如何设计 HOST 主桥。

在 PCI 总线中,还有一类特殊的设备,即桥设备。桥设备包括 PCI 桥、PCI-to-(E)ISA 桥和 PCI-to-Cardbus 桥。本篇重点介绍 PCI 桥,而不关心其他桥设备的实现原理。PCI 桥的存在使 PCI 总线极具扩展性,处理器系统可以使用 PCI 桥进一步扩展 PCI 总线。

PCI 桥的出现使得采用 PCI 总线进行大规模系统互连成为可能。但是在目前已经实现的大规模处理器系统中,并没有使用 PCI 总线进行处理器系统与处理器系统之间的大规模互连。因为 PCI 总线是一个以 HOST 主桥为根的树型结构,使用主从架构,因而不易实现多处理器系统间的对等互连。

即便如此 PCI 桥仍然是 PCI 总线规范的精华所在,掌握 PCI 桥是深入理解 PCI 体系结构的基础。PCI 桥可以连接两条 PCI 总线,上游 PCI 总线和下游 PCI 总线,这两个 PCI 总线属于同一个 PCI 总线域,使用 PCI 桥扩展的所有 PCI 总线都同属于一个 PCI 总线域。

其中对 PCI 设备配置空间的访问可以从上游总线转发到下游总线,而数据传送可以双方向进行。在 PCI 总线中,还存在一种非透明 PCI 桥,该桥片不是 PCI 总线规范定义的标准桥片,但是适用于某些特殊应用,本篇将在第 2.5 节中详细介绍这种桥片。在本书中,如不特别强调,PCI 桥是指透明桥,透明桥也是 PCI 总线规范定义的标准桥片。

PCI-to-(E)ISA 桥和 PCI-to-Cardbus 桥的主要作用是通过 PCI 总线扩展(E)ISA 和 Cardbus 总线。在 PCI 总线推出之后,(E)ISA 总线并没有在处理器系统中立即消失,此时需要使用 PCI-(E)ISA 桥扩展(E)ISA 总线,而使用 PCI-to-Cardbus 桥用来扩展 Cardbus 总线,本篇并不关心(E)ISA 和 Cardbus 总线的设计与实现。

## 1.1.4 HOST 处理器

PCI 总线规定在同一时刻内,在一颗 PCI 总线树上有且只有一个 HOST 处理器。这个 HOST 处理器可以通过 HOST 主桥,发起 PCI 总线的配置请求总线事务,并对 PCI 总线上的设备和桥片进行配置。

在 PCI 总线中,HOST 处理器是一个较为模糊的概念。在 SMP(symmetric multiproc essing)处理器系统中,所有 CPU 都可以通过 HOST 主桥访问其下的 PCI 总线树,这些 C PU 都可以作为 HOST 处理器。但是值得注意的是,HOST 主桥才是 PCI 总线树的实际管理者,而不是 HOST 处理器。

在 HOST 主桥中,设置了许多寄存器,HOST 处理器通过操作这些寄存器管理这些 P CI 设备。如在 x86 处理器的 HOST 主桥中设置了 0xCF8 和 0xCFC 这两个 I/O 端口访问 P CI 设备的配置空间,而 PowerPC 处理器的 HOST 主桥设置了 CFG ADDR 和 CFG DATA

寄存器访问 PCI 设备的配置空间。值得注意的是,在 PowerPC 处理器中并没有 I/O 端口,因此使用存储器映像寻址方式访问外部设备的寄存器空间。

## 1.1.5 PCI 总线的负载

PCI 总线的所能挂接的负载与总线频率相关,其中总线频率越高,所能挂接的负载越少。下文以 PCI 总线和 PCI-X 总线为例说明总线频率、峰值带宽和负载能力之间的关系,如表 1-1 所示。

表 1-1 PCI 总线频率、带宽与负载之间的关系

| V     |                   |          |         |  |
|-------|-------------------|----------|---------|--|
| 总线类型  | 总线频率              | 峰值带宽     | 负载能力    |  |
| PCI   | 33MHz             | 133MB/s  | 4-5 个插槽 |  |
|       | 66MHz             | 266MB/s  | 1-2 个插槽 |  |
| PCI-X | I-X 66MHz 266MB/s |          | 4 个插槽   |  |
|       | 133MHz            | 533MB/s  | 2 个插槽   |  |
|       | 266MHz            | 1066MB/s | 1 个插槽   |  |
|       | 533MHz            | 2131MB/s | 1 个插槽   |  |

由表 1-1 所示,PCI 总线频率越高,所能挂接的负载越少,但是整条总线所能提供的 带宽越大。值得注意的是,PCI-X 总线与 PCI 总线的传送协议略有不同,因此 66MHz 的 PCI-X 总线的负载数较大,PCI-X 总线的详细说明见第 1.5 节。当 PCI-X 总线频率为 266MHz 和 533MHz 时,该总线只能挂接一个 PCI-X 插槽。在 PCI 总线中,一个插槽相当于两个负载,接插件和插卡各算为一个负载,在表 1-1 中,33MHz 的 PCI 总线可以挂接 4~5 个插槽,相当于直接挂接 8~10 个负载。

# 1.2 PCI 总线的信号定义

发布时间: 2013-03-20 09:30:37

技术类别:接口电路 个人分类:浅谈 PCIe 体系结构

PCI 总线是一条共享总线,在一条 PCI 总线上可以挂接多个 PCI 设备。这些 PCI 设备通过一系列信号与 PCI 总线相连,这些信号由地址/数据信号、控制信号、仲裁信号、中断信号等多种信号组成。

PCI 总线是一个同步总线,每一个设备都具有一个 CLK 信号, 其发送设备与接收设备使用这个 CLK 信号进行同步数据传递。PCI 总线可以使用 33MHz 或者 66MHz 的时钟频率, 而 PCI-X 总线可以使用 133MHz、266MHz 或者 533MHz 的时钟频率。

除了 RST#、INTA~D#、PME#和 CLKRUN#等信号之外,PCI 设备使用的绝大多数信号需要与 CLK 信号同步。其中 RST#是复位信号,PCI 设备使用 INTA~D#信号进行中断请求。本篇并不关心 PME#和 CLKR UN#信号。

### 1.2.1 地址和数据信号

在 PCI 总线中,与地址和数据相关的信号如下所示。

#### (1) AD[31:0]信号

PCI 总线复用地址与数据信号。PCI 总线事务在启动后的第一个时钟周期传送地址,这个地址是 PCI 总线域的存储器地址或者 I/O 地址;而在下一个时钟周期传送数据[1]。传送地址的时钟周期也被称为地址周期,而传送数据的时钟周期也被称为数据周期。PCI 总线支持突发传送,即在一个地址周期之后,可以紧跟多个数据周期。

#### (2) PAR 信号

PCI 总线使用奇偶校验机制,保证地址和数据信号在进行数据传递时的正确性。PAR 信号是 AD[31:0]和 C /BE[3:0]的奇偶校验信号。PCI 主设备在地址周期和数据周期中,使用该信号为地址和数据信号线提供奇偶校验位。

#### (3) C/BE[3:0]#信号

PCI 总线复用命令与字节选通引脚。在地址周期中,C/BE[3:0]信号表示 PCI 总线的命令。而在数据周期,C/BE[3:0]引脚输出字节选通信号,其中 C/BE3、C/BE2、C/BE1 和 C/BE0 与数据的字节 3、2、1 和 0 对应。使用这组信号可以对 PCI 设备进行单个字节、字和双字访问。PCI 总线通过 C/BE[3:0]#信号定义了多个总线事务,这些总线事务如表 1-2 所示。

### 表 1-2 PCI 总线事务

| C/BE[3:0]# | 命令类型 | 说明                                                                               |
|------------|------|----------------------------------------------------------------------------------|
| 0000       |      | 中断响应总线事务读取当前挂接在 PCI 总线上的中断控制器的中断向量号。目前大多数处理器系统的中断控制器都不挂接在 PCI 总线上,因此这种总线事务很少被使用。 |

| 0001 | Special Cycle          | HOST 主桥可以使用 Special Cycle 事务在 PCI 总线上,进行信息广播。                                                                                             |
|------|------------------------|-------------------------------------------------------------------------------------------------------------------------------------------|
| 0010 | I/O Read               | HOST 主桥可以使用该总线事务对 PCI 设备的 I/0 地址空间进行读操作。目前多数 PCI 设备都不支持 I/0 地址空间,而仅支持存储器地址空间,但是仍有部分 PCI 设备同时包含 I/0 地址空间和存储器地址空间。                          |
| 0011 | I/O Write              | 对 PCI 总线的 I/0 地址空间进行写操作。                                                                                                                  |
| 0100 | Reserved               | 保留                                                                                                                                        |
| 0101 | Reserved               | 保留                                                                                                                                        |
| 0110 | Memory Read            | HOST 主桥可以使用该总线事务对 PCI 设备的存储器空间进行读操作。PCI 设备也可以使用该总线事务读取处理器的存储器空间。                                                                          |
| 0111 | Memory Write           | HOST 主桥可以使用该总线事务对 PCI 设备的存储器空间进行写操作。PCI 设备也可以使用该总线事务向处理器的存储器空间进行写操作。                                                                      |
| 1000 | Reserved               | 保留                                                                                                                                        |
| 1001 | Reserved               | 保留                                                                                                                                        |
| 1010 | Configuration<br>Read  | HOST 主桥可以对 PCI 设备的配置空间进行读操作。每一个 PCI 设备都有独立的配置空间。在多功能 PCI 设备中,每一个子设备(Function)也有一个独立的配置空间。该总线事务只能由 HOST 主桥发出,PCI 桥可以转发该总线事务。               |
| 1011 | Configuration<br>Write | HOST 主桥对 PCI 设备的配置空间进行写操作。                                                                                                                |
| 1100 | Memory Read            | HOST 主桥可以使用该总线事务对 PCI 设备的存储器空间进行多行读操作,这种操作并不多见。该总线事务的主要用途是供 PCI 设备使用,读取主存储器。这个读操作与 Memory Read 操作(C/BE[3:0]为 0x0110 时)略有不同,详见第 3. 4. 5 节。 |
| 1101 | Dual Address<br>Cycle  | PCI 总线支持 64 位地址,处理器或者其他 PCI 设备访问 64 位 PCI 总线地址时,必须使用双地址周期产生 64 位的 PCI 总线地址。PCI 设备使用 DMA                                                   |

| T    |                                |                                                                                                |
|------|--------------------------------|------------------------------------------------------------------------------------------------|
|      |                                | 读写方式访问 64 位的存储器地址时,也可以使用该总线事务。                                                                 |
| 1110 | Memory Read Line               | HOST 主桥可以使用该总线事务对 PCI 设备的存储器空间进行单行读操作,这种操作并不多见。该总线事务的主要用途是供 PCI 设备使用,读取主存储器。详见第 3. 4. 5 节。     |
| 1111 | Memory Write and<br>Invalidate | 存储器写并无效操作,与存储器写不同,PCI设备可以使用该总线事务对主存储器空间进行写操作。该总线事务将数据写入主存储器的同时,将对应 Cache 行中的数据"使无效",详见第3.3.4节。 |

#### 1.2.2 接口控制信号

在 PCI 总线中,接口控制信号的主要作用是保证数据的正常传递,并根据 PCI 主从设备的状态,暂停、终止或者正常完成当前总线事务,其主要信号如下。

#### (1) FRAME#信号

该信号指示一个 PCI 总线事务的开始与结束。当 PCI 设备获得总线的使用权后,将置该信号有效,即置为低,启动 PCI 总线事务,当结束总线事务时,将置该信号无效,即置为高。PCI 设备(HOST 主桥)只有通过仲裁获得当前 PCI 总线的使用权后,才能驱动该信号。

#### (2) IRDY#信号

该信号由 PCI 主设备(包括 HOST 主桥)驱动,该信号有效时表示 PCI 主设备的数据已经准备完毕。如果当前 PCI 总线事务为写事务,表示数据已经在 AD[31:0]上有效;如果为读事务,表示 PCI 目标设备已经准备好接收缓冲,目标设备可以将数据发送到 AD[31:0]上。

### (3) TRDY#信号

该信号由目标设备驱动,该信号有效时表示目标设备已经将数据准备完毕。如果当前 PCI 总线事务为写事务,表示目标设备已经准备好接收缓冲,可以将 AD[31:0]上的数据写入目标设备;如果为读事务,表示 PCI 设备需要的数据已经在 AD[31:0]上有效。

该信号可以和IRDY#信号联合使用,在PCI总线事务上插入等待周期,对PCI总线的数据传送进行控制。

#### (4) STOP#信号

该信号有效时表示目标设备请求主设备停止当前 PCI 总线事务。一个 PCI 总线事务除了可以正常结束外,目标设备还可以使用该信号终止当前 PCI 总线事务。目标设备可以根据不同的情况,要求主设备对当前 PCI 总线事务进行重试(Retry)、断连(Disconnect),也可以向主设备报告目标设备夭折(Target Abort)。

目标设备要求主设备 Retry 和 Disconnect 并不意味着当前 PCI 总线事务出现错误。当目标设备没有将数据准备好时,可以使用 Retry 周期使主设备重试当前 PCI 总线事务。有时目标设备不能接收来自主设备较长

的 Burst 操作时,可以使用 Disconnect 周期,将一个较长的 Burst 操作,分解为多个 Burst 操作。当主设备访问的地址越界时,目标设备可以使用 Disconnect 周期,终止主设备的越界访问。

而 Target Abort 表示在数据传送中出现错误。处理器系统必须要对这种情况进行处理。在 PCI 总线中,出现 Abort 一般意味着当前 PCI 总线域出现了较为严重的错误。

#### (5) IDSEL 信号

PCI 总线在进行配置读写总线事务时,使用该信号选择 PCI 目标设备。配置读写总线事务与存储器读写总线事务在实现上略有不同。在 PCI 总线中,存储器读写总线事务使用地址译码方式访问外部设备。而配置读写总线事务使用"ID 译码方式"访问 PCI 设备,即通过 PCI 设备的总线号、设备号和寄存器号访问 PCI 设备的配置空间。

IDSEL 信号与 PCI 设备的设备号相关,相当于 PCI 设备配置空间的片选信号,这部分内容将在第 2.4.4 节中详细介绍。

#### (6) DEVSEL#信号

该信号有效时表示 PCI 总线的目标设备准备好,该信号与 TRDY#信号不同之处在于该信号有效仅表示目标设备已经完成了地址译码。目标设备使用该信号通知 PCI 主设备,其访问对象在当前 PCI 总线上,但是并不表示目标设备可以与主设备进行数据交换。而 TRDY#信号表示数据有效,PCI 主设备可以向目标设备写入或者从目标设备读取数据。

PCI 总线规范根据设备进行译码速度的快慢,将 PCI 设备分为快速、中速和慢速三种设备。在 PCI 总线上还有一种特殊的设备,即负向译码设备,在一条 PCI 总线上当快速、中速和慢速三种设备都不能响应 PCI 总线事务的地址时,负向译码设备将被动地接收这个 PCI 总线事务。如果在 PCI 主设备访问的 PCI 总线上,没有任何设备可以置 DEVSEL#信号为有效,主设备将使用 Master Abort 周期结束当前总线事务。

#### (7) LOCK#信号

PCI 主设备可以使用该信号,将目标设备的某个存储器或者 I/O 资源锁定,以禁止其他 PCI 主设备访问此资源,直到锁定这个资源的主设备将其释放。PCI 总线使用 LOCK#信号实现 LOCK 总线事务,只有 HOS T 主桥、PCI 桥或者其他桥片可以使用 LOCK#信号。在 PCI 总线的早期版本中,PCI Agent 设备也可以使用 LOCK#信号,而目前 PCI 总线使用 LOCK#信号仅是为防止死锁和向前兼容。LOCK 总线事务将严重影响 PCI 总线的传送效率,在实际应用中,设计者应当尽量避免使用该总线事务。

#### 1.2.3 仲裁信号

PCI 设备使用该组信号进行总线仲裁,并获得 PCI 总线的使用权。只有 PCI 主设备需要使用该组信号,而 PCI 从设备可以不使用总线仲裁信号。这组信号由 REQ#和 GNT#组成。其中 PCI 主设备的 REQ#和 GNT #信号与 PCI 总线的仲裁器直接相连。

PCI 主设备的总线仲裁信号与 PCI 总线仲裁器的连接关系如图 1-2 所示。值得注意的是,每一个 PCI 主设备都具有独立的总线仲裁信号,并与 PCI 总线仲裁器——相连。而总线仲裁器需要保证在同一个时间段内,只有一个 PCI 设备可以使用当前总线。



图 1-2 PCI 设备与总线仲裁器的连接关系

在一个处理器系统中,一条 PCI 总线可以挂接 PCI 主设备的数目,除了与负载能力相关之外,还与 PCI 总线仲裁器能够提供的仲裁信号数目直接相关。

在一颗 PCI 总线树中,每一条 PCI 总线上都有一个总线仲裁器。一个处理器系统可以使用 PCI 桥扩展出一条新的 PCI 总线,这条新的 PCI 总线也需要一个总线仲裁器,通常在 PCI 桥中集成了这个总线仲裁器。多数 HOST 主桥也集成了一个 PCI 总线仲裁器,但是 PCI 总线也可以使用独立的 PCI 总线仲裁器。

PCI 主设备使用 PCI 总线进行数据传递时,需要首先置 REQ#信号有效,向 PCI 总线仲裁器发出总线申请,当 PCI 总线仲裁器允许 PCI 主设备获得 PCI 总线的使用权后,将置 GNT#信号为有效,并将其发送给指定的 PCI 主设备。而 PCI 主设备在获得总线使用权之后,将可以置 FRAME#信号有效,与 PCI 从设备进行数据通信。

#### 1.2.4 中断请求等其他信号

PCI 总线提供了 INTA#、INTB#、INTC#和 INTD#四个中断请求信号,PCI 设备借助这些中断请求信号,使用电平触发方式向处理器提交中断请求。当这些中断请求信号为低时,PCI 设备将向处理器提交中断请求; 当处理器执行中断服务程序清除 PCI 设备的中断请求后,PCI 设备将该信号置高[2],结束当前中断请求。

PCI 总线规定单功能设备只能使用 INTA#信号,而多功能设备才能使用 INTB#/C#/D#信号。PCI 设备的这些中断请求信号可以通过某种规则进行线与,之后与中断控制器的中断请求信号线相连。而处理器系统需要预先知道这个规则,以便正确处理来自不同 PCI 设备的中断请求,这个规则也被称为中断路由表,有关中断路由表的详细描述见第 1.4.2 节。

PCI 总线在进行数据传递过程时,难免会出现各种各样的错误,因此 PCI 总线提供了一些错误信号,如 PERR#和 SERR#信号。其中当 PERR#信号有效时,表示数据传送过程中出现奇偶校验错(Special Cycle 周期除外);而当 SERR#信号有效时,表示当前处理器系统出现了三种错误可能,分别为地址奇偶校验错,在 Special Cycle 周期中出现数据奇偶校验错,或者系统出现其他严重错误。

如果 PCI 总线支持 64 位模式,还需要提供 AD[63:32]、C/BE[7:4]、REQ64、ACK64 和 PAR64 这些信号。 此外 PCI 总线还有一些与 JTAG、SMBCLK 以及 66MHz 使能等信号,本章并不关心这些信号。

- [1] 双地址周期在第一、二个时钟周期,都传送地址。
- [2] INTx#这组信号为开漏输出,当所有的驱动源不驱动该信号时,该信号由上拉电阻驱动为高。

# 1.3 PCI 总线的存储器读写总线事务

发布时间: 2013-03-21 08:39:31

技术类别:接口电路 个人分类:浅谈 PCIe 体系结构

总线的基本任务是实现数据传送,将一组数据从一个设备传送到另一个设备,当然总线也可以将一个设备的数据广播到多个设备。在处理器系统中,这些数据传送都要依赖一定的规则,PCI 总线并不例外。

PCI总线使用单端并行数据线,采用地址译码方式进行数据传递,而采用 ID 译码方式进行配置信息的传递。 其中地址译码方式使用地址信号,而 ID 译码方式使用 PCI 设备的 ID 号,包括 Bus Number、Device Number、Function Number 和 Register Number。下文将以图 1-1 中的处理器系统为例,简要介绍 PCI 总线支持的总线事务及其传送方式。

如表 1-2 所示, PCI 总线支持多种总线事务。而本节重点介绍存储器读写总线事务, I/O 读写总线事务, 并在第 2.4 节详细介绍配置读写总线事务。值得注意的是, PCI 设备只有在系统软件初始化配置空间之后, 才能够被其他主设备访问。

当 PCI 设备的配置空间被初始化之后,该设备在当前的 PCI 总线树上将拥有一个独立的 PCI 总线地址空间,即 BAR((Base Address Register)寄存器所描述的空间,有关 BAR 寄存器的详细说明见第 2.3.2 节。

处理器与PCI设备进行数据交换,或者PCI设备之间进行存储器数据交换时,都将通过PCI总线地址完成。而PCI设备与主存储器进行DMA操作时,使用的也是PCI总线域的地址,而不是存储器域的地址,此时HOST主桥将完成PCI总线地址到存储器域地址的转换,不同的HOST主桥进行地址转换时使用的方法并不相同。

PCI 总线的配置读写总线事务与 HOST 主桥与 PCI 桥相关,因此读者需要了解 HOST 主桥和 PCI 桥的详细实现机制之后,才能深入理解这部分内容。本篇将在第 2.4 节详细介绍这些内容。在下文中,我们假定所使用的 PCI 设备的配置空间已经被系统软件初始化。

PCI总线支持以下几类存储器读写总线事务。

- (1) HOST 处理器对 PCI 设备的 BAR 空间进行数据读写,BAR 空间可以使用存储器或者 I/O 译码方式。HOST 处理器使用 PCI 总线的存储器读写总线事务和 I/O 读写总线事务访问 PCI 设备的 BAR 空间。
- (2) PCI 设备之间的数据传递。在 PCI 总线上的两个设备可以直接通信,如一个 PCI 设备可以访问另外一个设备的 BAR 空间。不过这种数据传递在 PC 处理器系统中,较少使用。
- (3) PCI 设备对主存储器进行读写,即 DMA 读写操作。DMA 读写操作在所有处理器系统中都较为常用,也是 PCI 总线数据传送的重点所在。在多数情况下,DMA 读写操作结束后将伴随着中断的产生。PCI 设备可以使用 INTA#、INTB#、INTC#和 INTD#信号提交中断请求,也可以使用 MSI 机制提交中断请求。

## 1.3.1 PCI 总线事务的时序

PCI 总线使用第 1.2 节所述的信号进行数据和配置信息的传递,一个 PCI 总线事务的基本访问时序如图 1-3 所示,与 PCI 总线事务相关的控制信号有 FRAME#、IRDY#、TRDY#、DEVSEL#等其他信号。



图 1-3 PCI 总线事务的时序

当一个 PCI 主设备需要使用 PCI 总线时,需要首先发送 REQ#信号,通过总线仲裁获得总线使用权,即 GNT#信号有效后,使用以下步骤完成一个完整 PCI 总线事务,对目标设备进行存储器或者 I/O 地址空间的读写访问。

- (1) 当 PCI 主设备获得总线使用权之后,将在 CLK1 的上升沿置 FRAME#信号有效,启动 PCI 总线事务。 当 PCI 总线事务结束后,FRAME#信号将被置为无效。
- (2) PCI 总线周期的第一个时钟周期(CLK1 的上升沿到 CLK2 的上升沿之间)为地址周期。在地址周期中,PCI 主设备将访问的目的地址和总线命令分别驱动到 AD[31:0]和 C/BE#信号上。如果当前总线命令是配置读写,那么 IDSEL 信号线也被置为有效,IDSEL 信号与 PCI 总线的 AD[31:11]相连,详见第 2.4.4 节。
- (3) 当 IRDY#、TRDY#和 DEVSEL#信号都有效后,总线事务将使用数据周期,进行数据传递。当 IRDY#和 TRDY#信号没有同时有效时,PCI 总线不能进行数据传递,PCI 总线使用这两个信号进行传送控制。
- (4) PCI 总线支持突发周期,因此在地址周期之后可以有多个数据周期,可以传送多组数据。而目标设备并不知道突发周期的长度,如果目标设备不能继续接收数据时,可以 disconnect 当前总线事务。值得注意的是,只有存储器读写总线事务可以使用突发周期。
- 一个完整的 PCI 总线事务远比上述过程复杂的多,因为 PCI 总线还支持许多传送方式,如双地址周期、fa st back-to-back(快速背靠背)、插入等待状态、重试和断连、总线上的错误处理等一系列总线事务。本篇不一一介绍这些传送方式。

# 1.3.2 Posted 和 Non-Posted 传送方式

PCI 总线规定了两类数据传送方式,分别是 Posted 和 Non-Posted 数据传送方式。其中使用 Posted 数据传送方式的总线事务也被称为 Posted 总线事务;而使用 Non-Posted 数据传送方式的总线事务也被称为 Non-Posted 总线事务。

其中 Posted 总线事务指 PCI 主设备向 PCI 目标设备进行数据传递时,当数据到达 PCI 桥后,即由 PCI 桥 接管来自上游总线的总线事务,并将其转发到下游总线。采用这种数据传送方式,在数据还没有到达最终的目的地之前,PCI 总线就可以结束当前总线事务,从而在一定程度上解决了 PCI 总线的拥塞。

而 Non-Posted 总线事务是指 PCI 主设备向 PCI 目标设备进行数据传递时,数据必须到达最终目的地之后,才能结束当前总线事务的一种数据传递方式。

显然采用 Posted 传送方式,当这个 Posted 总线事务通过某条 PCI 总线后,就可以释放 PCI 总线的资源;而采用 Non-Posted 传送方式,PCI 总线在没有结束当前总线事务时必须等待。这种等待将严重阻塞当前 PCI 总线上的其他数据传送,因此 PCI 总线使用 Delayed 总线事务处理 Non-Posted 数据请求,使用 Delayed 总线事务可以相对缓解 PCI 总线的拥塞。Delayed 总线事务的详细介绍见第 1.3.5 节。

PCI 总线规定只有存储器写请求(包括存储器写并无效请求)可以采用 Posted 总线事务,下文将 Posted 存储器写请求简称为 PMW(Posted Memory Write),而存储器读请求、I/O 读写请求、配置读写请求只能采用 Non-Posted 总线事务。

下文以图 1-1 的处理器系统中的 PCI 设备 11 向存储器进行 DMA 写操作为例,说明 Posted 传送方式的实现过程。PCI 设备 11 进行 DMA 写操作时使用存储器写总线事务,当 PCI 设备 11 获得 PCI 总线 x1 的使用权后,将发送存储器写总线事务到 PCI 总线 x1。当 PCI 桥 1 发现这个总线事务的地址不在该桥管理的地址范围内将首先接收这个总线事务,并结束 PCI 总线 x1 的总线事务。

此时 PCI 总线 x1 使用的资源已被释放, PCI 设备 11 和 PCI 设备 12 可以使用 PCI 总线 x1 进行通信。PCI 桥 1 获得 PCI 总线 x0 的使用权后,将转发这个存储器写总线事务到 PCI 总线 x0,之后 HOST 主桥 x 将接收这个存储器写总线事务,并最终将数据写入主存储器。

由以上过程可以发现,Posted 数据请求在通过 PCI 总线之后,将逐级释放总线资源,因此 PCI 总线的利用率较高。而使用 Non-Posted 方式进行数据传送的处理过程与此不同,Non-Posted 数据请求在通过 PCI 总线时,并不会及时释放总线资源,从而在某种程度上影响 PCI 总线的使用效率和传送带宽。

## 1.3.3 HOST 处理器访问 PCI 设备

HOST 处理器对 PCI 设备的数据访问主要包含两方面内容,一方面是处理器向 PCI 设备发起存储器和 I/O 读写请求;另一方面是处理器对 PCI 设备进行配置读写。

在 PCI 设备的配置空间中,共有 6 个 BAR 寄存器。每一个 BAR 寄存器都与 PCI 设备使用的一组 PCI 总 线地址空间对应,BAR 寄存器记录这组地址空间的基地址。本书将与 BAR 寄存器对应的 PCI 总线地址空间称为 BAR 空间,在 BAR 空间中可以存放 I/O 地址空间,也可以存放存储器地址空间。

PCI 设备可以根据需要,有选择地使用这些 BAR 空间。值得注意的是,在 BAR 寄存器中存放的是 PCI 设备使用的"PCI 总线域"的物理地址,而不是"存储器域"的物理地址,有关 BAR 寄存器的详细介绍见第 2.3.2 节。

HOST 处理器访问 PCI 设备 I/O 地址空间的过程,与访问存储器地址空间略有不同。有些处理器,如 x86 处理器,具有独立的 I/O 地址空间。x86 处理器可以将 PCI 设备使用的 I/O 地址映射到存储器域的 I/O 地址空间中,之后处理器可以使用 IN,OUT 等指令对存储器域的 I/O 地址进行访问,然后通过 HOST 主桥将存储器域的 I/O 地址转换为 PCI 总线域的 I/O 地址,最后使用 PCI 总线的 I/O 总线事务对 PCI 设备的 I/O 地址进行读写访问。在 x86 处理器中,存储器域的 I/O 地址与 PCI 总线域的 I/O 地址相同。

对于有些没有独立 I/O 地址空间的处理器,如 PowerPC 处理器,需要在 HOST 主桥初始化时,将 PCI 设备使用的 I/O 地址空间映射为处理器的存储器地址空间。PowerPC 处理器对这段"存储器域"的存储器空间

进行读写访问时,HOST 主桥将存储器域的这段存储器地址转换为 PCI 总线域的 I/O 地址,然后通过 PCI 总线的 I/O 总线事务对 PCI 设备的 I/O 地址进行读写操作。

在 PCI 总线中,存储器读写事务与 I/O 读写事务的实现较为类似。首先 HOST 处理器在初始化时,需要将 PCI 设备使用的 BAR 空间映射到"存储器域"的存储器地址空间。之后处理器通过存储器读写指令访问"存储器域"的存储器地址空间,HOST 主桥将"存储器域"的读写请求翻译为 PCI 总线的存储器读写总线事务之后,再发送给目标设备。

值得注意的是,存储器域和 PCI 总线域的概念, PCI 设备能够直接使用的地址为 PCI 总线域的地址,在 PCI 总线事务中出现的地址也为 PCI 总线域的地址;而处理器能够直接使用的地址为存储器域的地址。理解存储器域与 PCI 总线域的区别对于理解 PCI 总线至关重要,本篇将在第 2.1 节专门讨论这两个概念。

以上对 PCI 总线的存储器与 I/O 总线事务的介绍并没有考虑 PCI 桥的存在,如果将 PCI 桥考虑进来,情况 将略微复杂一些。下文将以图 1-1 为例说明处理器如何通过 HOST 主桥和 PCI 桥 1 对 PCI 设备 11 进行存储器读写操作。当处理器对 PCI 设备 11 进行存储器写操作时,这些数据需要通过 HOST 主桥 x 和 PCI 桥 x1,最终到达 PCI 设备 11,其访问步骤如下。值得注意的是,以下步骤忽略 PCI 总线的仲裁过程。

- (1) 首先处理器将要传递的数据放入通用寄存器中,之后向 PCI 设备 11 映射到的存储器域的地址进行写操作。值得注意的是,处理器并不能直接访问 PCI 设备 11 的 PCI 总线地址空间,因为这些地址空间是属于 PCI 总线域的,处理器所能直接访问的空间是存储器域的地址空间。处理器必须通过 HOST 主桥将存储器域的数据访问转换为 PCI 总线事务才能对 PCI 总线地址空间进行访问。
- (2) HOST 主桥 x 接收来自处理器的存储器写请求,之后处理器结束当前存储器写操作,释放系统总线。HOST 主桥 x 将存储器域的存储器地址转换为 PCI 总线域的 PCI 总线地址。并向 PCI 总线 x0 发起 PCI 写请求总线事务。值得注意的是,虽然在许多处理器系统中,存储器地址和 PCI 总线地址完全相等,但其含义完全不同。
- (3) PCI 总线 x0 上的 PCI 设备 01、PCI 设备 02 和 PCI 桥 1 将同时监听这个 PCI 写总线事务。最后 PCI 桥 x1 接收这个写总线事务,并结束来自 PCI 总线 x0 的 PCI 总线事务。之后 PCI 桥 x1 向 PCI 总线 x1 发起新的 PCI 总线写总线事务。
- (4) PCI 总线 x1 上的 PCI 设备 11 和 PCI 设备 12 同时监听这个 PCI 写总线事务。最后 PCI 设备 11 通过 地址译码方式接收这个写总线事务,并结束来自 PCI 总线 x1 上的 PCI 总线事务。

由以上过程可以发现,由于存储器写总线事务使用 Posted 传送方式,因此数据通过 PCI 桥后都将结束上一级总线的 PCI 总线事务,从而上一级 PCI 总线可以被其他 PCI 设备使用。如果使用 Non-Posted 传送方式,直到数据发送到 PCI 设备 11 之后,PCI 总线 x1 和 x0 才能依次释放,从而在某种程度上将造成 PCI 总线的拥塞。

处理器对 PCI 设备 11 进行 I/O 写操作时只能采用 Non-Posted 方式进行,与 Posted 方式相比,使用 Non-Posted 方式,当数据到达目标设备后,目标设备需要向主设备发出"回应[1]",当主设备收到这个"回应"后才能结束整个总线事务。本节不再讲述处理器如何对 PCI 设备进行 I/O 写操作,请读者思考这个过程。处理器对 PCI 设备 11 进行存储器读时,这个读请求需要首先通过 HOST 主桥 x 和 PCI 桥 x1 到达 PCI 设备,之后 PCI 设备将读取的数据再次通过 PCI 桥 x1 和 HOST 主桥 x 传递给 HOST 处理器,其步骤如下所示。我们首先假设 PCI 总线没有使用 Delayed 传送方式处理 Non-Posted 总线事务,而是使用纯粹的 Non-Posted 方式。

- (1) 首先处理器准备接收数据使用的通用寄存器,之后向PCI设备11映射到的存储器域的地址进行读操作,
- (2) HOST 主桥 x 接收来自处理器的存储器读请求。HOST 主桥 x 进行存储器地址到 PCI 总线地址的转换,之后向 PCI 总线 x0 发起存储器读总线事务。
- (3) PCI 总线 x0 上的 PCI 设备 01、PCI 设备 02 和 PCI 桥 x1 将监听这个存储器读请求,之后 PCI 桥 1 接收这个存储器读请求。然后 PCI 桥 x1 向 PCI 总线 x1 发起新的 PCI 总线读请求。
- (4) PCI 总线 x1 上的 PCI 设备 11 和 PCI 设备 12 监听这个 PCI 读请求总线事务。最后 PCI 设备 11 接收这个存储器读请求总线事务,并将这个读请求总线事务转换为存储器读完成总线事务之后,将数据传送到 PCI 桥 x1,并结束来自 PCI 总线 x1 上的 PCI 总线事务。
- (5) PCI 桥 x1 将接收到的数据通过 PCI 总线 x0,继续上传到 HOST 主桥 x,并结束 PCI 总线 x0 上的 PCI 总线事务。
- (6) HOST 主桥 x 将数据传递给处理器,最终结束处理器的存储器读操作。

显然这种方式与 Posted 传送方式相比,PCI 总线的利用率较低。因为只要 HOST 处理器没有收到来自目标设备的"回应",那么 HOST 处理器到目标设备的传送路径上使用的所有 PCI 总线都将被阻塞。因而 PCI 总线 x0 和 x1 并没有被充分利用。

由以上例子,我们可以发现只有"读完成"依次通过 PCI 总线 x1 和 x0 之后,存储器读总线事务才不继续占用 PCI 总线 x1 和 x0 的资源,显然这种数据传送方式并不合理。因此 PCI 总线使用 Delayed 传送方式解决这个总线拥塞问题,有关 Delayed 传送方式的实现机制见第 1.3.5 节。

## 1.3.4 PCI 设备读写主存储器

PCI 设备与存储器直接进行数据交换的过程也被称为 DMA。与其他总线的 DMA 过程类似,PCI 设备进行 DMA 操作时,需要获得数据传送的目的地址和传送大小。支持 DMA 传递的 PCI 设备可以在其 BAR 空间中设置两个寄存器,分别保存这个目标地址和传送大小。这两个寄存器也是 PCI 设备 DMA 控制器的组成部件。

值得注意的是,PCI 设备进行 DMA 操作时,使用的目的地址是 PCI 总线域的物理地址,而不是存储器域的物理地址,因为 PCI 设备并不能识别存储器域的物理地址,而仅能识别 PCI 总线域的物理地址。

HOST 主桥负责完成 PCI 总线地址到存储器域地址的转换。HOST 主桥需要进行合理设置,将存储器的地址空间映射到 PCI 总线之后,PCI 设备才能对这段存储器空间进行 DMA 操作。PCI 设备不能直接访问没有经过主桥映射的存储器空间。

许多处理器允许 PCI 设备访问所有存储器域地址空间,但是有些处理器可以设置 PCI 设备所能访问的存储器域地址空间,从而对存储器域地址空间进行保护。例如 PowerPC 处理器的 HOST 主桥可以使用 Inbound 寄存器组,设置 PCI 设备访问的存储器地址范围和属性,只有在 Inbound 寄存器组映射的存储器空间才能被 PCI 设备访问,本篇将在第 2.2 节详细介绍 PowerPC 处理器的这组寄存器。

由上所述,在一个处理器系统中,并不是所有存储器空间都可以被 PCI 设备访问,只有在 PCI 总线域中有映像的存储器空间才能被 PCI 设备访问。经过 HOST 主桥映射的存储器,具有两个"地址",一个是在存储器域的地址,一个是在 PCI 总线域的 PCI 总线地址。当处理器访问这段存储器空间时,使用存储器地址;

而 PCI 设备访问这段内存时,使用 PCI 总线地址。在多数处理器系统中,存储器地址与 PCI 总线地址相同,但是系统程序员需要正确理解这两个地址的区别。

下文以 PCI 设备 11 向主存储器写数据为例,说明 PCI 设备如何进行 DMA 写操作。

- (1) 首先 PCI 设备 11 将存储器写请求发向 PCI 总线 x1,注意这个写请求使用的地址是 PCI 总线域的地址。
- (2) PCI 总线 x1 上的所有设备监听这个请求,因为 PCI 设备 11 是向处理器的存储器写数据,所以 PCI 总 线 x1 上的 PCI Agent 设备都不会接收这个数据请求。
- (3) PCI 桥 x1 发现当前总线事务使用的 PCI 总线地址不是其下游设备使用的 PCI 总线地址,则接收这个数据请求,有关 PCI 桥的 Secondary 总线接收数据的过程见第 3.2.1 节。此时 PCI 桥 x1 将结束来自 PCI 设备 11 的 Posted 存储器写请求,并将这个数据请求推到上游 PCI 总线上,即 PCI 总线 x0 上。
- (4) PCI 总线 x0 上的所有 PCI 设备包括 HOST 主桥将监听这个请求。PCI 总线 x0 上的 PCI Agent 设备也不会接收这个数据请求,此时这个数据请求将由 HOST 主桥 x 接收,并结束 PCI 桥 x1 的 Posted 存储器写请求。
- (5) HOST主桥 x 发现这个数据请求发向存储器,则将来自 PCI 总线 x0 的 PCI 总线地址转换为存储器地址, 之后通过存储器控制器将数据写入存储器,完成 PCI 设备的 DMA 写操作。

PCI 设备进行 DMA 读过程与 DMA 写过程较为类似。不过 PCI 总线的存储器读总线事务只能使用 Non-Po sted 总线事务,其过程如下。

- (1) 首先 PCI 设备 11 将存储器读请求发向 PCI 总线 x1。
- (2) PCI 总线 x1 上的所有设备监听这个请求,因为 PCI 设备 11 是从存储器中读取数据,所以 PCI 总线 x 1 上的设备,如 PCI 设备 12,不会接收这个数据请求。PCI 桥 x1 发现下游 PCI 总线没有设备接收这个数据请求,则接收这个数据请求,并将这个数据请求推到上游 PCI 总线上,即 PCI 总线 x0 上。
- (3) PCI 总线 x0 上的设备将监听这个请求。PCI 总线 x0 上的设备也不会接收这个数据请求,最后这个数据请求将由 HOST 主桥 x 接收。
- (4) HOST 主桥 x 发现这个数据请求是发向主存储器,则将来自 PCI 总线 x0 的 PCI 总线地址转换为存储器地址,之后通过存储器控制器将数据读出,并转发到 HOST 主桥 x。
- (5) HOST 主桥 x 将数据经由 PCI 桥 x1 传递到 PCI 设备 11, PCI 设备 11 接收到这个数据后结束 DMA 读。

以上过程仅是 PCI 设备向存储器读写数据的一个简单流程。如果考虑处理器中的 Cache,这些存储器读写过程较为复杂。

- PCI 总线还允许 PCI 设备之间进行数据传递,PCI 设备间的数据交换较为简单。在实际应用中,PCI 设备 间的数据交换并不常见。下文以图 1-1 为例,简要介绍 PCI 设备 11 将数据写入 PCI 设备 01 的过程;请读者自行考虑 PCI 设备 11 从 PCI 设备 01 读取数据的过程。
- (1) 首先 PCI 设备 11 将 PCI 写总线事务发向 PCI 总线 x1 上。PCI 桥 x1 和 PCI 设备 12 同时监听这个写总线事务。

- (2) PCI 桥 x1 将接收这个 PCI 写请求总线事务,并将这个 PCI 写总线事务上推到 PCI 总线 x0。
- (3) PCI 总线 x0 上的所有设备将监听这个 PCI 写总线事务,最后由 PCI 设备 01 接收这个数据请求,并完成 PCI 写事务。

## 1.3.5 Delayed 传送方式

如上文所述,如果处理器使用 Non-Posted 总线周期对 PCI 设备进行读操作,或者 PCI 设备使用 Non-Posted 总线事务对存储器进行读操作时,如果数据没有到达目的地,那么在这个读操作路径上的所有 PCI 总线都不能被释放,这将严重影响 PCI 总线的使用效率。

为此 PCI 桥需要对 Non-Posted 总线事务进行优化处理,并使用 Delayed 总线事务处理这些 Non-Posted 总线事务,PCI 总线规定只有 Non-Posted 总线事务可以使用 Delayed 总线事务。PCI 总线的 Delay 总线事务由 Delay 读写请求和 Delay 读写完成总线事务组成,当 Delay 读写请求到达目的地后,将被转换为 Delay 读写完成总线事务。基于 Delay 总线请求的数据交换如图 1-4 所示。



假设处理器通过存储器读、I/O 读写或者配置读写访问 PCI 设备 22 时,首先经过 HOST 主桥进行存储器域与 PCI 总线域的地址转换,并由 HOST 主桥发起 PCI 总线事务,然后通过 PCI 桥 1、2,最终到达 PCI 设备 22。其详细步骤如下。

- (1) HOST 主桥完成存储器域到 PCI 总线域的转换, 然后启动 PCI 读总线事务。
- (2) PCI 桥 1 接收这个读总线事务,并首先使用 Retry 周期,使 HOST 主桥择时重新发起相同的总线周期。此时 PCI 桥 1 的上游 PCI 总线将被释放。值得注意的是 PCI 桥并不会每一次都使用 Retry 周期,使上游设备择时进行重试操作。在 PCI 总线中,有一个"16 Clock"原则,即 FRAME#信号有效后,必须在 16 个时钟周期内置为无效,如果 PCI 桥发现来自上游设备的读总线事务不能在 16 个时钟周期内结束时,则使用 Retry 周期终止该总线事务。
- (3) PCI 桥 1 使用 Delayed 总线请求继续访问 PCI 设备 22。
- (4) PCI 桥 2 接收这个总线请求,并将这个 Delayed 总线请求继续传递。此时 PCI 桥 2 也将首先使用 Retr v 周期,使 PCI 桥 1 择时重新发起相同的总线周期。此时 PCI 桥 2 的上游 PCI 总线被释放。

- (5) 这个数据请求最终到达 PCI 设备 22, 如果 PCI 设备 22 没有将数据准备好时, 也可以使用 Retry 周期, 使 PCI 桥 2 择时重新发起相同的总线周期; 如果数据已经准备好, PCI 设备 22 将接收这个数据请求, 并将这个 Delayed 总线请求转换为 Delayed 总线完成事务。如果 Delayed 总线请求是读请求,则 Delayed 总线完成事务中含有数据,否则只有完成信息,而不包含数据。
- (6) Delayed 总线完成事务将"数据或者完成信息"传递给 PCI 桥 2, 当 PCI 桥 1 重新发出 Non-Posted 总线请求时, PCI 桥 2 将这个"数据或者完成信息"传递给 PCI 桥 1。
- (7) HOST 主桥重新发出存储器读总线事务时, PCI 桥 1 将"数据或者完成信息"传递给 HOST 主桥, 最终完成整个 PCI 总线事务。

由以上分析可知,Delayed 总线周期由 Delayed 总线请求和 Delayed 总线完成两部分组成。下文将 Delayed 读请求总线事务简称为 DRR(Delayed Read Request),Delayed 读完成总线事务简称为 DRC(Delayed d Read Completion);而将 Delayed 写请求总线事务简称为 DWR(Delayed Write Request),Delayed 写完成总线事务简称为 DWC(Delayed Write Completion)。

PCI 总线使用 Delayed 总线事务,在一定程度上可以提高 PCI 总线的利用率。因为在进行 Non-Posted 总线事务时,Non-Posted 请求在通过 PCI 桥之后,可以暂时释放 PCI 总线,但是采用这种方式,HOST/PC I 桥将会择时进行重试操作。在许多情况下,使用 Delayed 总线事务,并不能取得理想的效果,因为过多的重试周期也将大量消耗 PCI 总线的带宽。

为了进一步提高 Non-Posted 总线事务的执行效率,PCI-X 总线将 PCI 总线使用的 Delayed 总线事务,升级为 Split 总线事务。采用 Split 总线事务可以有效解决 HOST/PCI 桥的这些重试操作。Split 总线事务的基本思想是发送端首先将 Non-Posted 总线请求发送给接收端,然后再由接收端主动地将数据传递给发送端。

除了 PCI-X 总线可以使用 Split 总线事务进行数据传送之外,有些处理器,如 x86 和 PowerPC 处理器的 F SB(Front Side Bus)总线也支持这种 Split 总线事务,因此这些 HOST 主桥也可以发起这种 Split 总线事务。在 PCIe 总线中,Non-Posted 数据传送都使用 Split 总线事务完成,而不再使用 Delayed 总线事务。本章将在第 1.5.1 节简要介绍 Split 总线事务和 PCI-X 总线对 PCI 总线的一些功能上的增强。

[1] 如果是存储器、I/O 读或者配置读总线事务,这个回应包含数据;如果是 I/O 写或者配置写,这个回应不包含数据。

# 1.4 PCI 总线的中断机制

发布时间: 2013-03-22 09:31:27

技术类别:接口电路 个人分类:浅谈 PCIe 体系结构

PCI 总线使用 INTA#、INTB#、INTC#和 INTD#信号向处理器发出中断请求。这些中断请求信号为低电平有效,并与处理器的中断控制器连接。在 PCI 体系结构中,这些中断信号属于边带信号(Sideband Signals),PCI 总线规范并没有明确规定在一个处理器系统中如何使用这些信号,因为这些信号对于 PCI 总线是可选信号。PCI 设备还可以使用 MSI 机制向处理器提交中断请求,而不使用这组中断信号。有关 MSI 机制的详细说明见第 8 章。

## 1.4.1 中断信号与中断控制器的连接关系

不同的处理器使用的中断控制器不同,如 x86 处理器使用 APIC(Advanced Programmable Interrupt Controller)中断控制器,而 PowerPC 处理器使用 MPIC(Multiprocessor Interrupt Controller)中断控制器。这些中断控制器都提供了一些外部中断请求引脚 IRQ\_PINx#。外部设备,包括 PCI 设备可以使用这些引脚向处理器提交中断请求。

但是 PCI 总线规范没有规定 PCI 设备的 INTx 信号如何与中断控制器的 IRQ\_PINx#信号相连,这为系统软件的设计带来了一定的困难,为此系统软件使用中断路由表存放 PCI 设备的 INTx 信号与中断控制器的连接关系。在 x86 处理器系统中,BIOS 可以提供这个中断路由表,而在 PowerPC 处理器中 Firmware 也可以提供这个中断路由表。

在一些简单的嵌入式处理器系统中,Firmware 并没有提供中断路由表,此时系统软件开发者需要事先了解 PCI 设备的 INTx 信号与中断控制器的连接关系。此时外部设备与中断控制器的连接关系由硬件设计人员指定。

我们假设在一个处理器系统中,共有 3 个 PCI 插槽(分别为 PCI 插槽 A、B 和 C),这些 PCI 插槽与中断控制器的 IRQ\_PINx 引脚(分别为 IRQW#、IRQX#、IRQY#和 IRQZ#)可以按照图 1-5 所示的拓扑结构进行连接。



图 1-5 PCI 插槽与中断控制器连接拓扑图

采用图 1-5 所示的拓扑结构时,PCI 插槽 A、B、C 的 INTA#、INTB#和 INTC#信号将分散连接到中断控制器的 IRQW#、IRQX#和 IRQY#信号,而所有 INTD#信号将共享一个 IRQZ#信号。采用这种连接方式时,整个处理器系统使用的中断请求信号,其负载较为均衡。而且这种连接方式保证了每一个插槽的 INTA#信号都与一根独立的 IRQx#信号对应,从而提高了 PCI 插槽中断请求的效率。

在一个处理器系统中,多数 PCI 设备仅使用 INTA#信号,很少使用 INTB#和 INTC#信号,而 INTD#信号更是极少使用。在 PCI 总线中,PCI 设备配置空间的 Interrupt Pin 寄存器记录该设备究竟使用哪个 INTx 信号,该寄存器的详细介绍见第 2.3.2 节。

## 1.4.2 中断信号与 PCI 总线的连接关系

在 PCI 总线中,INTx 信号属于边带信号。所谓边带信号是指这些信号在 PCI 总线中是可选信号,而且只能在一个处理器系统的内部使用,并不能离开这个处理器环境。PCI 桥也不会处理这些边带信号。这给 PCI 设备将中断请求发向处理器带来了一些困难,特别是给挂接在 PCI 桥之下的 PCI 设备进行中断请求带来了一些麻烦。

在一些嵌入式处理器系统中,这个问题较易解决。因为嵌入式处理器系统很清楚在当前系统中存在多少个 PCI 设备,这些 PCI 设备使用了哪些中断资源。在多数嵌入式处理器系统中, PCI 设备的数量小于中断控制器提供的外部中断请求引脚数,而且在嵌入式系统中,多数 PCI 设备仅使用 INTA#信号提交中断请求。

在这类处理器系统中,可能并不含有 PCI 桥,因而 PCI 设备的中断请求信号与中断控制器的连接关系较易确定。而在这类处理器系统中,即便存在 PCI 桥,来自 PCI 桥之下的 PCI 设备的中断请求也较易处理。

在多数情况下,嵌入式处理器系统使用的 PCI 设备仅使用 INTA#信号进行中断请求,所以只要将这些 INTA#信号挂接到中断控制器的独立 IRQ\_PIN#引脚上即可。这样每一个 PCI 设备都可以独占一个单独的中断引脚。

而在 x86 处理器系统中,这个问题需要 BIOS 参与来解决。在 x86 处理器系统中,有许多 P CI 插槽,处理器系统并不知道在这些插槽上将要挂接哪些 PCI 设备,而且也并不知道这些 PCI 设备到底需不需要使用所有的 INTx#信号线。因此 x86 处理器系统必须要对各种情况进行处理。

x86 处理器系统还经常使用 PCI 桥进行 PCI 总线扩展,扩展出来的 PCI 总线还可能挂接一些 PCI 插槽,这些插槽上 INTx#信号仍然需要处理。PCI 桥规范并没有要求桥片传递其下 PCI 设备的中断请求。事实上多数 PCI 桥也没有为下游 PCI 总线提供中断引脚 INTx#,管理其下游总线的 PCI 设备。但是 PCI 桥规范推荐使用表 1-3 建立下游 PCI 设备的 INTx 信号与上游 PCI 总线 INTx 信号之间的映射关系。

表 1-3 PCI 设备 INTx#信号与 PCI 总线 INTx#信号的映射关系

| 设备号                         | PCI 设备的 INTx#信号 | PCI 总线的 INTx#信号 |
|-----------------------------|-----------------|-----------------|
| 0, 4, 8, 12, 16, 20, 24, 28 | INTA#           | INTA#           |
|                             | INTB#           | INTB#           |
|                             | INTC#           | INTC#           |
|                             | INTD#           | INTD#           |

| 1, | 5, | 9,  | 13,   | 17,   | 21,   | 25, 2 | 9 INTA# | INTB# |
|----|----|-----|-------|-------|-------|-------|---------|-------|
| •  |    |     |       |       |       |       | INTB#   | INTC# |
| •  |    |     |       |       |       |       | INTC#   | INTD# |
|    |    |     |       |       |       |       | INTD#   | INTA# |
| 2, | 6, | 10, | 14,   | 18,   | 22,   | 26, 3 | 0 INTA# | INTC# |
|    |    |     | INTB# | INTD# |       |       |         |       |
|    |    |     |       | INTC# | INTA# |       |         |       |
|    |    |     |       |       |       |       | INTD#   | INTB# |
| 3, | 7, | 11, | 15,   | 19,   | 23,   | 27, 3 | 1 INTA# | INTD# |
|    |    |     |       | INTB# | INTA# |       |         |       |
|    |    |     |       |       |       |       | INTC#   | INTB# |
|    |    |     |       |       |       |       | INTD#   | INTC# |

我们举例说明该表的含义。在 PCI 桥下游总线上的 PCI 设备,如果其设备号为 0,那么这个设备的 INTA#引脚将和 PCI 总线的 INTA#引脚相连;如果其设备号为 1,其 INTA#引脚将和 PCI 总线的 INTB#引脚相连;如果其设备号为 2,其 INTA#引脚将和 PCI 总线的 INT C#引脚相连;如果其设备号为 3,其 INTA#引脚将和 PCI 总线的 INTD#引脚相连。

在 x86 处理器系统中,由 BIOS 或者 APCI 表记录 PCI 总线的 INTA~D#信号与中断控制器 之间的映射关系,保存这个映射关系的数据结构也被称为中断路由表。大多数 BIOS 使用表 1-3 中的映射关系,这也是绝大多数 BIOS 支持的方式。如果在一个 x86 处理器系统中,PCI 桥下游总线的 PCI 设备使用的中断映射关系与此不同,那么系统软件程序员需要改动 BIOS 中的中断路由表。

BIOS 初始化代码根据中断路由表中的信息,可以将 PCI 设备使用的中断向量号写入到该 PCI 设备配置空间的 Interrupt Line register 寄存器中,该寄存器将在第 2.3.2 节中介绍。

### 1.4.3 中断请求的同步

在 PCI 总线中,INTx 信号是一个异步信号。所谓异步是指 INTx 信号的传递并不与 PCI 总 线的数据传送同步,即 INTx 信号的传递与 PCI 设备使用的 CLK#信号无关。这个"异步"信号给系统软件的设计带来了一定的麻烦。

系统软件程序员需要注意"异步"这种事件,因为几乎所有"异步"事件都会带来系统的"同步"问题。以图 1-1 为例,当 PCI 设备 11 使用 DMA 写方式,将一组数据写入存储器时,该设备在最后一个数据离开 PCI 设备 11 的发送 FIFO 时,会认为 DMA 写操作已经完成。此时这个设备将通过 INTx 信号,通知处理器 DMA 写操作完成。

此时处理器(驱动程序的中断服务例程)需要注意,因为 INTx 信号是一个异步信号,当处理器收到 INTx 信号时,并不意味着 PCI 设备 11 已经将数据写入存储器中,因为 PCI 设备 1 的数据传递需要通过 PCI 桥 1 和 HOST 主桥,最终才能到达存储器控制器。

而 INTx 信号是"异步"发送给处理器的,PCI 总线并不知道这个"异步"事件何时被处理。很有可能处理器已经接收到 INTx 信号,开始执行中断处理程序时,该 PCI 设备还没有完全将数据写入存储器。

因为"PCI 设备向处理器提交中断请求"与"将数据写入存储器"分别使用了两个不同的路径,处理器系统无法保证哪个信息率先到达。从而在处理器系统中存在"中断同步"的问题,PCI 总线提供了以下两种方法解决这个同步问题。

(1) PCI 设备保证在数据到达目的地之后,再提交中断请求。

显然这种方法不仅加大了硬件的开销,而且也不容易实现。如果 PCI 设备采用 Posted 写总 线事务,PCI 设备无法单纯通过硬件逻辑判断数据什么时候写入到存储器。此时为了保证数据到达目的地后,PCI 设备才能提交中断请求,PCI 设备需要使用"读刷新"的方法保证数据可以到达目的地,其方法如下。

PCI 设备在提交中断请求之前,向 DMA 写的数据区域发出一个读请求,这个读请求总线事务将被 PCI 设备转换为读完成总线事务,当 PCI 设备收到这个读完成总线事务后,再向处理器提交中断请求。PCI 总线的"序"机制保证这个存储器读请求,会将 DMA 数据最终写入存储器,有关 PCI 序的详细说明见第 9.3 节。

PCI 总线规范要求 HOST 主桥和 PCI 桥必须保证这种读操作可以刷新写操作。但问题是,没有多少芯片设计者愿意提供这种机制,因为这将极大地增加他们的设计难度。除此之外,使用这种方法也将增加中断请求的延时。

(2) 中断服务例程使用"读刷新"方法。

中断服务例程在使用"PCI设备写入存储器"的这些数据之前,需要对这个 PCI设备进行读操作。这个读操作也可以强制将数据最终写入存储器,实际上是将数据写到存储器控制器中。这种方法利用了 PCI总线的传送序规则,这种方法与第 1 种方法基本相同,只是使用这种方法使用软件方式,而第 1 种方式使用硬件方式。第 9.3 节将详细介绍这个读操作如何将数据刷新到存储器中。

第 2 种方法也是绝大多数处理器系统采用的方法。程序员在书写中断服务例程时,往往都是先读取 PCI 设备的中断状态寄存器,判断中断产生原因之后,才对 PCI 设备写入的数据进行操作。这个读取中断状态寄存器的过程,一方面可以获得设备的中断状态,另一方面是保证 DMA 写的数据最终到达存储器。如果驱动程序不这样做,就可能产生数据完整性问题。产生这种数据完整性问题的原因是 INTx 这个异步信号。

这里也再次提醒系统程序员注意 PCI 总线的"异步"中断所带来的数据完整性问题。在一个操作系统中,即便中断处理程序没有首先读取 PCI 设备的寄存器,也多半不会出现问题,因为在操作系统中,一个 PCI 设备从提交中断到处理器开始执行设备的中断服务例程,所需要的时间较长,处理器系统基本上可以保证此时数据已经写入存储器。

但是如果系统程序员不这样做,这个驱动程序依然有 Bug 存在,尽管这个 Bug 因为各种机缘巧合,始终不能够暴露出来,而一旦这些 Bug 被暴露出来将难以定位。为此系统程序员务必要重视设计中出现的每一个实现细节,当然仅凭谨慎小心是远远不够的,因为重视细节的前提是充分理解这些细节。

PCI 总线 V2.2 规范还定义了一种新的中断机制,即 MSI 中断机制。MSI 中断机制采用存储器写总线事务向处理器系统提交中断请求,其实现机制是向 HOST 处理器指定的一个存储器地址写指定的数据。这个存储器地址一般是中断控制器规定的某段存储器地址范围,而且数据也是事先安排好的数据,通常含有中断向量号。

HOST 主桥会将 MSI 这个特殊的存储器写总线事务进一步翻译为中断请求,提交给处理器。目前 PCIe 和 PCI-X 设备必须支持 MSI 中断机制,但是 PCI 设备并不一定都支持 MSI 中断机制。

目前 MSI 中断机制虽然在 PCIe 总线上已经成为主流,但是在 PCI 设备中并不常用。即便是支持 MSI 中断机制的 PCI 设备,在设备驱动程序的实现中也很少使用这种机制。首先 PCI 设备具有 INTx#信号可以传递中断,而且这种中断传送方式在 PCI 总线中根深蒂固。其次 PCI 总线是一个共享总线,传递 MSI 中断需要占用 PCI 总线的带宽,需要进行总线仲裁等一系列过程,远没有使用 INTx#信号线直接。

但是使用 MSI 中断机制可以取消 PCI 总线这个 INTx#边带信号,可以解决使用 INTx 中断机制所带来的数据完整性问题。而更为重要的是, PCI 设备使用 MSI 中断机制,向处理器系统提交中断请求的同时,还可以通知处理器系统产生该中断的原因,即通过不同中断向量号表示中断请求的来源。当处理器系统执行中断服务例程时,不需要读取 PCI 设备的中断状态寄存器,获得中断请求的来源,从而在一定程度上提高了中断处理的效率。本书将在第 8 章详细介绍 MSI 中断机制。

# 1.5 PCI-X 总线简介

发布时间: 2013-03-25 09:07:58

技术类别:接口电路 个人分类:浅谈 PCIe 体系结构

PCI-X 总线仍采用并行总线技术。PCI-X 总线使用的大多数总线事务基于 PCI 总线,但是在实现细节上略有不同。PCI-X 总线将工作频率提高到 533MHz,并首先引入了 PME(Power Management Event)机制。除此之外,PCI-X 总线还提出了许多新的特性。

# 1.5.1 Split 总线事务

Split 总线事务是 PCI-X 总线一个重要特性。该总线事务替代了 PCI 总线的 Delayed 数据传送方式,从而提高了 Non-Posted 总线事务的传送效率。下文以存储器读为例,说明 PCI-X 设备如何使用 Split 总线事务。

PCI-X 总线在进行存储器读总线事务时,总线事务的发起方(Requester)使用 Split 总线事务与总线事务接收端(Completer)进行数据交换,其步骤如下。

- (1) Requester 向 Completer 发起存储器读请求总线事务。
- (2) 这个存储器读请求在到达 Completer 之前,可能会经过多级 PCI-X 桥。这些 PCI-X 桥 使用 Split Response 周期结束当前总线事务,释放上游 PCI 总线。之后继续转发这个存储器读请求,直到 Completer 认领这个存储器读请求总线事务。
- (3) Completer 认领存储器读请求总线事务后,将记录将 Requester 的 ID 号,并使用 Split Response 周期结束存储器读请求总线事务。
- (4) Completer 准备好数据后,将重新申请总线,并使用存储器读完成总线事务主动地将数据传送给 Requester。在这个完成报文中包含 Requester 的 ID 号,因为完成报文使用 ID 路由而不是地址路由。
- (5) 这些完成报文根据 ID 路由方式,最终到达 Requester。Requester 从完成报文中接收数据并完成整个存储器读请求。

与 Delayed 总线事务相比,Requester 获得的数据是 Completer 将数据完全准备好后,由 C ompleter 主动传递的,而不是通过 Requester 通过多次重试获得的,因此能够提高 PCI-X 总线的使用效率。PCI-X 总线提出的 Split 总线事务被 PCIe 总线继承。

## 1.5.2 总线传送协议

PCI-X 总线改变了 PCI 总线使用的传送协议。目标设备可以将主设备发送的命令锁存,然后在下一个时钟周期进行译码操作。与 PCI 总线事务相比,PCI-X 总线采用的这种方式,虽然在总线时序中多使用了一个时钟周期,但是可以有效提高 PCI-X 总线的运行频率。

因为主设备通过数据线将命令发送到目标设备需要一定的延时。如果 PCI 总线频率较高,目标设备很难在一个时钟周期内接收完毕总线命令,并同时完成译码工作。而如果目标设备

能够将主设备发出的命令先进行锁存,然后在下一个时钟周期进行译码则可以有效解决这个译码时间 Margin 不足的问题,从而提高 PCI-X 总线的频率。PCI-X 1.0 总线可以使用的最高总线频率为 133MHz,而 PCI-X 2.0 总线可以使用的最高总线频率为 533Mhz,远比 PCI 总线使用的总线频率高。

除了信号传送协议外,PCI-X总线在进行 DMA 读写时,可以不进行 Cache 共享一致性操作,而 PCI 总线进行 DMA 读写时必须进行 Cache 一致性操作。在某些特殊情况下,DMA 读写时进行 Cache 共享一致性不但不能提高总线传送效率,反而会降低。第 3.3 节将详细讨论与 Cache 一致性相关的 PCI 总线事务。

此外 PCI-X 总线还支持乱序总线事务,即 Relaxed Ordering,该总线事务被 PCIe 总线继承。对于某些应用,PCI-X 设备使用 Relaxed ordering 方式,可以有效地提高数据传送效率。但是支持 Relaxed Ordering 的设备,需要较多的数据缓存和硬件逻辑处理这些乱序,这为 PCI-X 设备的设计带来了不小的困难。

## 1.5.3 基于数据块的突发传送

在 PCI 总线中,一次突发传送的大小为 2 个以上的双字,一次突发传送所携带的数据越多时,突发传送的总线利用率也越高。

而 PCI 总线的突发传送仍然存在缺陷。在 PCI 总线中,数据发送端知道究竟需要发送多少字节的数据,但是接收端并不清楚到底需要接收多少数据。这种不确定性,为接收端的缓冲管理带来了较大的挑战。

为此 PCI-X 总线使用基于数据块的突发传送方式,发送端以 ADB(Allowable Disconnect B oundary)为单位,将数据发送给接收端,一次突发读写为一个以上的 ADB。采用这种方式,接收端可以事先预知是否有足够的接收缓冲,接收来自发送端的数据,从而可以及时断连当前总线周期,以节约 PCI-X 总线的带宽。在 PCI-X 总线中,ADB 的大小为 128B。

由于 ADB 的引入,PCI 总线与 Cache 相关的总线事务如 Memory Read Line、Memory Read Multiline 和 Memory Write and Invalidate,都被 PCI-X 总线使用与 ADB 相关的总线事务替代。因为通过 ADB,PCI-X 桥(HOST 主桥)可以准确地预知即将访问的数据在 Ca che 中的分布情况。

PCI-X 总线还增加了一些其他特性,如在总线事务中增加传送字节计数,限制等待状态等机制,并增强了奇偶校验的管理方式。但是 PCI-X 总线还没有普及,就被 PCIe 总线替代。因此在 PC 领域和嵌入式领域很少有基于 PCI-X 总线的设备,PCI-X 设备仅在一些高端服务器上出现。因此本节不对 PCI-X 总线做进一步描述。事实上,PCI-X 总线的许多特性都被 PC Ie 总线继承。

## 1.6 小结

本章主要介绍了 PCI 总线的基本组成部件,PCI 设备如何提交中断请求,以及 PCI-X 总线对 PCI 总线的功能增强。本章的重点在于 PCI 总线的 Posted 和 Non-Posted 总线事务,以及 PCI 总线如何使用 Delayed 传送方式处理 Non-Posted 总线事务,请读者务必深入理解这两种总线事务的不同。

# 第2章 PCI 总线的桥与配置

发布时间: 2013-03-26 13:35:23

技术类别:接口电路 个人分类:浅谈 PCIe 体系结构

在 PCI 体系结构中,含有两类桥片,一个是 HOST 主桥,另一个是 PCI 桥。在每一个 PCI 设备中(包括 PCI 桥)都含有一个配置空间。这个配置空间由 HOST 主桥管理,而 PCI 桥可以转发来自 HOST 主桥的配置访问。在 PCI 总线中,PCI Agent 设备使用的配置空间与 PCI 桥使用的配置空间有些差别,但这些配置空间都是由处理器通过 HOST 主桥管理。

# 2.1 存储器域与 PCI 总线域

发布时间: 2013-03-26 13:41:40

技术类别:接口电路 个人分类:浅谈 PCIe 体系结构

HOST 主桥的实现因处理器系统而异。PowerPC 处理器和 x86 处理器的 HOST 主桥除了集成方式不同之外,其实现机制也有较大差异。但是这些 HOST 主桥所完成的最基本功能依然是分离存储器域与 PCI 总线域,完成 PCI 总线域到存储器域,存储器域到 PCI 总线域之间的数据传递,并管理 PCI 设备的配置空间。

上文曾经多次提到在一个处理器系统中,存在 PCI 总线域与存储器域,深入理解这两个域的区别是理解 HOST 主桥的关键所在。在一个处理器系统中,存储器域、PCI 总线域与 HOST 主桥的关系如图 2-1 所示。



上图所示的处理器系统由一个 CPU,一个 DRAM 控制器和两个 HOST 主桥组成。在这个处理器系统中,包含 CPU 域、DRAM 域、存储器域和 PCI 总线域地址空间。其中 HOST 主桥 x 和 HOST 主桥 y 分别管理 PCI 总线 x 域与 PCI 总线 y 域。PCI 设备访问存储器域时,也需要通过 HOST 主桥,并由 HOST 主桥进行 PCI 总线域到存储器域的地址转换;CPU 访问 PCI 设备时,同样需要通过 HOST 主桥进行存储器域到 PCI 总线域的地址转换。

如果 HOST 主桥支持 Peer-to-Peer 传送机制,PCI 总线 x 域上的设备可以与 PCI 总线 y 域上的设备直接通信,如 PCI 设备 x11 可以直接与 PCI 设备 y11 通信。为简化模型,在本书中,PCI 总线仅使用 32 位地址空间。

## 2.1.1 CPU 域、DRAM 域与存储器域

CPU 域地址空间指 CPU 所能直接访问的地址空间集合。在本书中,CPU、处理器与处理器系统的概念不同。如 MPC8548 处理器的内核是 E500 V2[1], 本书将这个处理器内核称为 CPU; 处理器由一个或者多个 CPU、外部 Cache、中断控制器和 DRAM 控制器组成; 而处理器系统由一个或者多个处理器和外部设备组成。

在 CPU 域中有一个重要概念,即 CPU 域边界,所谓 CPU 域边界,即 CPU 所能控制的数据完整性边界。CPU 域的边界由 Memory Fence 指令[2]的作用范围确定,CPU 域边界的划分对数据完整性(Data Consistency)非常重要。与 CPU 域相关的数据完整性知识较为复杂,可以独立出书,因此本篇对数据完整性不做进一步介绍。笔者有计划再更新完 PCIe 总线部分的资料后,书体系结构的两方面内容,一个是 Cache 层次结构,一个是以 Weakly Ordered Memory Modle 为基础书写数据完整性。

严格的讲 CPU 域仅在 CPU 内核中有效,CPU 访问主存储器时,首先将读写命令放入读写指令缓冲中,然后将这个命令发送到 DRAM 控制器或者 HOST 主桥。DRAM 控制器或者 HOST 主桥将 CPU 地址转换为 DRAM 或者 PCI 总线地址,分别进入 DRAM 域或者 PCI 总线域后,再访问相应的地址空间。

DRAM 域地址空间指 DRAM 控制器所能访问的地址空间集合。目前处理器系统的 DRAM 一般由 DDR-SDRAM 组成,有的书籍也将这部分内存称为主存储器。在有些处理器系统中,DRAM 控制器能够访问的地址空间,并不能被处理器访问,因此在这类处理器系统中,CP U 域与 DRAM 域地址空间并不等同。

比如有些 CPU 可以支持 36 位的物理地址,而有些 DRAM 控制器仅支持 32 位的物理地址,此时 CPU 域包含的地址空间大于 DRAM 域地址空间。但是这并不意味着 DRAM 域一定包含在 CPU 域中,在某些处理器系统中, CPU 并不能访问在 DRAM 域中的某些数据区域。而 CPU 域中除了包含 DRAM 域外,还包含外部设备空间。

在多数处理器系统中,DRAM 域空间是 CPU 域空间的一部分,但是也有例外。比如显卡控制器可能会借用一部分主存储器空间,这些被借用的空间不能被 CPU 访问,而只能被 DR AM 控制器,更为准确地说是显卡通过 DRAM 控制器访问,因此这段空间不属于 CPU 域,严格地讲,这段空间属于外部设备域。

本书使用存储器域统称 CPU 域与 DRAM 域。存储器域包括 CPU 内部的通用寄存器,存储器映像寻址的寄存器,主存储器空间和外部设备空间。在 Intel 的 x86 处理器系统中,外部设备空间与 PCI 总线域地址空间等效,因为在 x86 处理器系统中,使用 PCI 总线统一管理全部外部设备。为简化起见,本书使用 PCI 总线域替代外部设备域。

值得注意的是,存储器域的外部设备空间,在 PCI 总线域中还有一个地址映射。当处理器 访问 PCI 设备时,首先访问的是这个设备在存储器域上的 PCI 设备空间,之后 HOST 主桥 将这个存储器域的 PCI 总线地址转换为 PCI 总线域的物理地址[3],然后再通过 PCI 总线事务访问 PCI 总线域的地址空间。

## 2.1.2 PCI 总线域

在 x86 处理器系统中,PCI 总线域是外部设备域的重要组成部分。实际上在 Intel 的 x86 处理器系统中,所有的外部设备都使用 PCI 总线管理。而 AMD 的 x86 处理器系统中还存在一条 HT(HyperTransport)总线,在 AMD 的 x86 处理器系统中还存在 HT 总线域。本书对 HT 总线不做进一步介绍。

PCI 总线域(PCI Segment)由 PCI 设备所能直接访问的地址空间组成。在一个处理器系统中,可能存在多个 HOST 主桥,因此也存在多个 PCI 总线域。如在图 2-1 所示的处理器系统中,具有两个 HOST 主桥,因而在这个处理器系统中存在 PCI 总线 x 和 y 域。

在多数处理器系统中,分属于两个 PCI 总线域的 PCI 设备并不能直接进行数据交换,而需要通过 FSB 进行数据交换。值得注意的是,如果某些处理器的 HOST 主桥支持 Peer-to-Pe er 数据传送,那么这个 HOST 主桥可以支持不同 PCI 总线域间的数据传送。

PowerPC 处理器使用了 OCeaN 技术连接两个 HOST 主桥, OCeaN 可以将属于 x 域的 PC I 数据请求转发到 y 域, OCeaN 支持 PCI 总线的 Peer-to-Peer 数据传送。有关 OCeaN 技术的详细说明见第 2.2 节。

### 2.1.3 处理器域

处理器域是指一个处理器系统能够访问的地址空间集合。处理器系统能够访问的地址空间由存储器域和外部设备域组成。其中存储器域地址空间较为简单,而在不同的处理器系统中,外部设备域的组成结构并不相同。如在 x86 处理器系统中,外部设备域主要由 PCI 总线域组成,因为大多数外部设备都是挂接在 PCI 总线[4]上的,而在 PowerPC 处理器和其他处理器系统中,有相当多的设备与 FSB 直接相连,而不与 PCI 总线相连。

本书仅介绍 PCI 总线域而不对其他外部设备域进行说明。其中存储器域与 PCI 总线域之间由 HOST 主桥联系在一起。深入理解这些域的关系是深入理解 PCI 体系结构的关键所在,实际上这也是理解处理器体系结构的基础。

通过 HOST 主桥,处理器系统可以将处理器域划分为存储器域与 PCI 总线域。其中存储器域与 PCI 总线域,彼此独立,并通过 HOST 主桥进行数据交换。HOST 主桥是联系存储器域与 PCI 总线域的桥梁,是 PCI 总线域实际的管理者。

有些书籍认为 HOST 处理器是 PCI 总线域的管理者,这种说法并不精确。假设在一个 SMP (symmetric multiprocessing)处理器系统中,存在 4 个 CPU 而只有一个 HOST 主桥,这 4 个 CPU 将无法判断究竟谁是 HOST 处理器。不过究竟是哪个处理器作为 HOST 处理器并不重要,因为在一个处理器系统中,是 HOST 主桥管理 PCI 总线域,而不是 HOST 处理器。当一个处理器系统中含有多个 CPU 时,如果这些 CPU 都可以访问 HOST 主桥,那么这些 CPU 都可以作为这个 HOST 主桥所管理 PCI 总线树的 HOST 处理器。

在一个处理器系统中,CPU 所能访问的 PCI 总线地址一定在存储器域中具有地址映射;而 PCI 设备能访问的存储器域的地址也一定在 PCI 总线域中具有地址映射。当 CPU 访问 PCI 域地址空间时,首先访问存储器域的地址空间,然后经过 HOST 主桥转换为 PCI 总线域的地址,再通过 PCI 总线事务进行数据访问。而当 PCI 设备访问主存储器时,首先通过 PCI 总线事务访问 PCI 总线域的地址空间,然后经过 HOST 主桥转换为存储器域的地址后,再对这些空间进行数据访问。

由此可见,存储器域与 PCI 总线域的转换关系由 HOST 主桥统一进行管理。有些处理器提供了一些寄存器进行这种地址映射,如 PowerPC 处理器使用 Inbound 和 Outbound 寄存器组保存存储器域与 PCI 总线域的地址映射关系;而有些处理器并没有提供这些寄存器,但是存储器域到 PCI 总线域的转换关系依然存在。

HOST 主桥进行不同地址域间的数据交换时,需要遵循以下规则。为区别存储器域到 PCI 总线域的地址映射,下文将 PCI 总线域到存储器域的地址映射称为反向映射。

- (1) 处理器访问 PCI 总线域地址空间时,首先需要访问存储器域的地址空间,之后通过 HO ST 主桥将存储器地址转换为 PCI 总线地址,之后才能进入 PCI 总线域进行数据交换。PCI 设备使用的地址空间保存在各自的 PCI 配置寄存器中,即 BAR 寄存器中。这些 PCI 总线地址空间需要在初始化时映射成为存储器域的存储器地址空间,之后处理器才能访问这些地址空间。在有些处理器的 HOST 主桥中,具有独立的寄存器保存这个地址映射规则,如 PowerPC 处理器的 Outbound 寄存器组;而有些处理器,如在 x86 处理器中,虽然没有这样的寄存器组,但是在 HOST 主桥的硬件逻辑中仍然存在这个地址转换的概念。
- (2) PCI 设备访问存储器域时,首先需要访问 PCI 总线域的地址空间,之后通过 HOST 主 桥将 PCI 总线地址转换为存储器地址,之后才能穿越 HOST 主桥进行数据交换。为此处理 器需要通过 HOST 主桥将这个 PCI 总线地址反向映射为存储器地址。PCI 设备不能访问在 PCI 总线域中没有进行这种反向映射的存储器域地址空间。PowerPC 处理器使用 Inbound 寄存器组存放 PCI 设备所能访问的存储器空间,而在 x86 处理器中并没有这样的寄存器组,但是依然存在这个地址转换的概念。
- (3) 如果 HOST 主桥不支持 Peer-to-Peer 传送方式,那么分属不同 PCI 总线域的 PCI 设备 间不能直接进行数据交换。在 32 位的 PCI 总线中,每一个 PCI 总线域的地址范围都是 0x 0000-0000~0xFFFF-FFFF,但是这些地址没有直接联系。PCI 总线 x 域上的 PCI 总线地址 0x0000-0000 与 PCI 总线 y 域上的 PCI 总线地址 0x0000-0000 并不相同,而且这两个 PCI 总线地址经过 HOST 主桥反向映射后,得到的存储器地址也不相同。

本篇在第 2.2 节中,主要以 PowerPC 处理器为例说明 HOST 主桥的实现机制,并在第 2.2. 4节简要说明了 x86 处理器中的南北桥构架。尽管部分读者对 PowerPC 处理器并不感兴趣, 笔者仍然强烈建议读者仔细阅读第 2.2 节的全部内容。

在 PowerPC 处理器中,HOST 主桥的实现比较完整,尤其是 PCI 总线域与存储器域的映射关系比较明晰,便于读者准确掌握这个重要的概念。而 x86 处理器由于考虑向前兼容,设计中包含了太多的不得已,x86 处理器有时不得不保留原设计中的不完美,向前兼容是 Int el 的重要成就,也是一个沉重的十字架。

- [1] MPC8548 处理器基于 E500 V2 内核。目前 E500 内核包括 V1, V2 和 mc(MultiCore) 三个版本。
- [2] x86 处理器的 Memory Fence 指令为 MFENCE, LFENCE 和 SFENCE, 而 PowerPC 处理器的 Memory Fence 指令为 msync 和 mbar。
- [3] PCI 总线域只含有物理地址,因此下文将直接使用 PCI 总线地址,而不使用 PCI 总线物理地址。
- [4] AMD 的 x86 处理器中的某些外部设备,可能是基于 HT 总线,而不使用 PCI 总线。

# 2.2 HOST 主桥(1)

发布时间: 2013-03-28 10:11:49

技术类别:接口电路 个人分类:浅谈 PCIe 体系结构

本节以 MPC8548 处理器为例说明 HOST 主桥在 PowerPC 处理器中的实现机制,并简要介绍 x86 处理器系统使用的 HOST 主桥。

MPC8548 处理器是 Freescale 基于 E500 V2 内核的一个 PowerPC 处理器,该处理器中集成了 DDR 控制器、多个 eTSEC(Enhanced Three-Speed Ethernet Controller)、PCI/PCI-X 和 PCIe 总线控制器等一系列接口。MPC8548 处理器的拓扑结构如图 2-2 所示。



如上图所示,MPC8548 处理器的 L1 Cache 在 E500 V2 内核中,而 L2 Cache 与 FSB[1]直接相连,不属于 E500 内核。值得注意的是有些高端 PowerPC 处理器的 L2 Cache 也在 CPU 中,而 L3 Cache 与 CC B 总线直接相连。

在 MPC8548 处理器中,所有外部设备,如以太网控制器、DDR 控制器和 OCeaN 连接的总线控制器都与 SoC 平台总线[2]直接连接。而 SoC 平台总线通过 Cache 共享一致性模块与 FSB 连接。

在 MPC8548 处理器中,具有一个 32 位的 PCI 总线控制器、一个 64 位的 PCI/PCI-X 总线控制器,还有多个 PCIe 总线控制器。MPC8548 处理器使用 OCeaN 连接这些 PCI、PCI-X 和 PCIe 总线控制器。在 MPC 8548 处理器系统中,PCI 设备进行 DMA 操作时,首先通过 OCeaN,之后经过 SoC 平台总线到达 DDR 控制器。

OCeaN 是 MPC8548 处理器中连接快速外设使用的交叉互连总线,OCeaN 不仅可以连接 PCI、PCI-X 和 PCIe 总线控制器,而且可以连接 RapidIO[3]总线控制器。使用 OCeaN 进行互连的总线控制器可以直接通信,而不需要通过 SoC 平台总线。

如来自 HOST 主桥 1 的数据报文可以通过 OCeaN 直接发向 HOST 主桥 2,而不需要将数据通过 SoC 平台总线,再进行转发,从而减轻了 SoC 平台总线的负担。OCeaN 部件的拓扑结构如图 2-3 所示。



在 MPC8548 处理器中,有两个 HOST 主桥,分别是 HOST 主桥 1 和 HOST 主桥 2,其中 HOST 主桥 1 可以支持 PCI-X 总线,而 HOST 主桥 2 只能支持 PCI 总线。此外该处理器还含有多个 PCIe 总线控制器。

本节仅介绍 HOST 主桥,即 MPC8548 处理器中的 PCI 总线控制器,而不介绍该处理器的 PCIe 总线控制器。因为从软件层面上看,MPC8548 处理器的 PCIe 总线控制器与 PCI/PCI-X 总线控制器功能类似。

MPC8548 处理器即可以作为 PCI 总线的 HOST 处理器,也可以作为 PCI 总线的从设备,本节仅讲述 MP C8548 处理器如何作为 PCI 总线的 HOST 处理器管理 PCI 总线树,而并不关心 MPC8548 处理器作为从设备的情况。

在 MPC8548 处理器的 HOST 主桥中,定义了一系列与系统软件相关的寄存器。本节将通过介绍这些寄存器,说明这个 HOST 主桥的功能。为节约篇幅,本节仅介绍与 HOST 主桥 1 相关的寄存器,HOST 主桥 2 使用的寄存器与 HOST 主桥 1 使用的寄存器类似。

## 2.2.1 PCI 设备配置空间的访问机制

PCI 总线规定访问配置空间的总线事务,即配置读写总线事务,使用 ID 号进行寻址。PCI 设备的 ID 号由总线号(Bus Number)、设备号(Device Number)和功能号(Function Number)组成。

其中总线号在 HOST 主桥遍历 PCI 总线树时确定。PCI 总线可以使用 PCI 桥扩展 PCI 总线,并形成一颗 PCI 总线树。在一颗 PCI 总线树上,有几个 PCI 桥(包括 HOST 主桥),就有几条 PCI 总线。在一颗 PCI 总线。在一颗 PCI 总线对中,总线号由系统软件决定,通常与 HOST 主桥直接相连的 PCI 总线编号为 0,系统软件使用 DFS(Depth-First Search)算法扫描 PCI 总线树上的所有 PCI 总线,并依次进行编号。

一条 PCI 总线的设备号由 PCI 设备的 IDSEL 信号与 PCI 总线地址线的连接关系确定,而功能号与 PCI 设备的具体设计相关。在一个 PCI 设备中最多有 8 个功能设备,而且每一个功能设备都有各自的 PCI 配置空间,而在绝大多数 PCI 设备中只有一个功能设备。HOST 主桥使用寄存器号,访问 PCI 设备配置空间的某个寄存器。

在 MPC8548 处理器的 HOST 主桥中,与 PCI 设备配置空间相关的寄存器由 CFG\_ADDR、CFG\_DATA 和 INT\_ACK 寄存器组成。系统软件使用 CFG\_ADDR 和 CFG\_DATA 寄存器访问 PCI 设备的配置空间,而使用 INT\_ACK 寄存器访问挂接在 PCI 总线上的中断控制器的中断向量,这 3 个寄存器的地址偏移和属性如表 2-1 所示。

表 2-1 PCI 总线配置寄存器

| Offset   | 寄存器      | 属性  | 复位值         |
|----------|----------|-----|-------------|
| 0x0_8000 | CFG_ADDR | 可读写 | 0x0000-0000 |
| 0x0_8004 | CFG_DATA | 可读写 | 0x0000-0000 |
| 0x0_8008 | INT_ACK  | 只读  | 0x0000-0000 |

在 MPC8548 处理器中,所有内部寄存器都使用存储器映射方式进行寻址,并存放在以 BASE\_ADDR[4] 变量为起始地址的"1MB 连续的物理地址空间"中。PowerPC 处理器可以通过 BASE\_ADDR+Offset 的方式访问表 2-1 中的寄存器。

MPC8548 处理器使用 CFG\_ADDR 寄存器和 CFG\_DATA 寄存器访问 PCI 设备的配置空间,其中用 CFG\_ADDR 寄存器保存 PCI 设备的 ID 号和寄存器号,该寄存器的各个字段的详细说明如下所示。

- Enable 位。当该位为 1 时,HOST 主桥使能对 PCI 设备配置空间的访问,当 HOST 处理器对 CFG\_DATA 寄存器进行访问时,HOST 主桥将对这个寄存器的访问转换为 PCI 配置读写总线事务并发送到 PCI 总线上。
- Bus Number 字段记录 PCI 设备所在的总线号。
- Device Number 字段记录 PCI 设备的设备号。
- Function Number 字段记录 PCI 设备的功能号。
- Register Number 字段记录 PCI 设备的配置寄存器号。

MPC8548 处理器访问 PCI 设备的配置空间时,首先需要在 CFG\_ADDR 寄存器中设置这个 PCI 设备对应的总线号、设备号、功能号和寄存器号,然后使能 Enable 位。之后当 MPC8548 处理器对 CFG\_DATA 寄存器进行读写访问时, HOST 主桥将这个存储器读写访问转换为 PCI 配置读写请求,并发送到 PCI 总线上。如果 Enable 位没有使能,处理器对 CFG\_DATA 的访问不过是一个普通的 I/O 访问,HOST 主桥并不能将其转换为 PCI 配置读写请求。

HOST 主桥根据 CFG\_ADDR 寄存器中的 ID 号,生成 PCI 配置读写总线事务,并将这个读写总线事务,通过 ID 译码方式发送到指定的 PCI 设备。PCI 设备将接收来自配置写总线事务的数据,或者为配置读总线事务提供数据。

值得注意的是,在 PowerPC 处理器中,在 CFG\_DATA 寄存器中保存的数据采用大端方式进行编址,而 P CI 设备的配置寄存器采用小端编址,因此 HOST 主桥需要进行端模式转换。我们以源代码 2-1 为例说明 P owerPC 处理器如何访问 PCI 配置空间。

源代码 2-1 PowerPC 处理器访问 PCI 配置空间 stw r0, 0(r1)

1d r3, 0(r2)

我们首先假设寄存器 r1 的初始值为 BASE\_ADDR+0x0\_8000(即 CFG\_ADDR 寄存器的地址) , 寄存器 r0 的初始值为 0x8000-0008, 寄存器 r2 的初始值为 BASE\_ADDR+0x0\_8004 (即 CFG\_DATA 寄存器的地址), 而指定 PCI 设备(总线号、设备号、功能号都为 0)的配置寄存器的 0x0B~0x08 中的值为 0x9988-7766。

这段源代码的执行步骤如下。

- (1) 将 r0 寄存器赋值到 r1 寄存器所指向的地址空间中,即初始化 CFG\_ADDR 寄存器为 0x8000-0008。
- (2) 从 r2 寄存器所指向的地址空间中读取数据到 r3 寄存器中,即从 CFG\_DATA 寄存器中读取数据到 r3 寄存器。

在 MPC8548 处理器中,源代码 2-1 执行完毕后,寄存器 r3 保存的值为 0x6677-8899,而不是 0x9988-66 77。系统程序员在使用这个返回值时,一定要注意大小端模式的转换。值得注意的是,源代码 2-1 可以使用 lwbrx 指令进行优化,该指令可以在读取数据的同时,进行大小端模式的转换。

处理器读取 INT\_ACK 寄存器时,HOST 主桥将这个读操作转换为 PCI 总线中断响应事务。PCI 总线中断响应事务的作用是通过 PCI 总线读取中断控制器的中断向量号,这样做的前提是中断控制器需要连接在 PCI 总线上。

PowerPC 处理器使用的 MPIC 中断控制器不是挂接在 PCI 总线上,而是挂接在 SoC 平台总线上的,因此 PCI 总线提供的中断应答事务在这个处理器系统中并没有太大用途。但是并不排除某些 PowerPC 处理器系统使用了挂接在 PCI 总线上的中断控制器,比如 PCI 南桥芯片,此时 PowerPC 处理器系统需要使用中断应答事务读取 PCI 南桥中的中断控制器,以获取中断向量号。

## 2.2.2 存储器域地址空间到 PCI 总线域地址空间的转换

MPC8548 处理器使用 ATMU (Address Translation and Mapping Unit)寄存器组进行存储器域到 PCI 总线域,以及 PCI 总线域到存储器域的地址映射。ATMU 寄存器组由两大组寄存器组成,分别为 Outbound 和 Inbound 寄存器组。其中 Outbound 寄存器组将存储器域的地址转换为 PCI 总线域的地址,而 Inbound 寄存器组将 PCI 总线域的地址转换为存储器域的地址。

在 MPC8548 处理器中,只有当 CPU 读写访问的地址范围在 Outbound 寄存器组管理的地址空间之内时,HOST 主桥才能接收 CPU 的读写访问,并将 CPU 在存储器域上的读写访问转换为 PCI 总线域上的读写访问,然后才能对 PCI 设备进行读写操作。

如图 2-2 所示,CPU 对存储器域的地址访问,首先使用 CCB 总线事务,如果所访问的地址在 Cache 中命中时,则从 Cache 中直接获得数据,否则将从存储器域中获取数据。而在绝大多数情况下,外部设备使用的地址空间是不可 Cache[5]的,所以在绝大多数情况之下,发向 PCI 设备的 CCB 总线事务并不会与 Cache 进行数据交换。

如果 CCB 总线事务使用的地址在 HOST 主桥的 Outbound 寄存器窗口中命中时,HOST 主桥将接收这个 CCB 总线事务,并将其转换为 PCI 总线事务之后,再发送到 PCI 总线上。MPC8548 处理器的每一个 HO ST 主桥都提供了 5 个 Outbound 寄存器窗口来实现存储器域地址到 PCI 总线域地址的映射,其映射过程如图 2-4 所示。



图 2-4 MPC8548 处理器存储器域到 PCI 域的转换

在介绍 MPC8548 处理器如何使用 Outbound 寄存器组进行存储器域地址空间到 PCI 总线域地址空间的转换之前,本节将首先介绍 Outbound 寄存器组中的相应寄存器。Outbound 寄存器组的地址偏移、属性和复位值如表 2-2 所示。

表 2-2 PCI/X ATMU Outbound 寄存器组

| 地址偏移                 | 寄存器名    | 属性  | 复位值         |
|----------------------|---------|-----|-------------|
| 0x0_8C00/20/40/60/80 | POTARn  | 可读写 | 0x0000-0000 |
| 0x0_8C04/24/44/64/84 | POTEARn | 可读写 | 0x0000-0000 |
| 0x0_8C28/48/68/88    | POWBARn | 可读写 | 0x0000-0000 |
| 0x0_8C30/50/70/90    | POWARn  | 可读写 | 0x0000-0000 |

## 1 POTARn 和 POTEARn 寄存器

在 POTARn 和 POTEARn 寄存器中保存当前 Outbound 窗口在 PCI 总线域中的 64 位地址空间的基地址。这两个寄存器的主要字段如下。

- POTARn 寄存器的 TEA 字段, 第 0~11 位, 保存 PCI 总线地址空间的 43~32 位。
- POTARn 寄存器的 TA 字段,第 12~31 位,保存 PCI 总线地址空间的 31~12 位[6]。
- POTEARn 寄存器的 TEA 字段, 第 12~31 位, 保存 PCI 总线地址空间的 63~44 位。

## 2 POWBARn 寄存器和 POWARn 寄存器

而 POWBARn 寄存器保存当前 Outbound 窗口在存储器域中的 36 位地址空间的基地址[7], 其主要字段如下

- WBEA 字段保存存储器域地址的第 0~3 位。
- WBA 字段保存存储器域地址的第 4~23 [8]位。
- POWARn 寄存器描述 Outbound 窗口的属性,其主要字段如下。
- EN 位,第 0 位。该位是 Outbound 窗口的使能位,为 1 表示当前 Outbound 寄存器组描述的存储器地址空间到 PCI 总线地址空间的映射关系有效;为 0 表示无效。
- RTT 字段, 第 12~15 位, 该字段描述当前窗口的读传送类型, 为 0b0100 表示存储器读, 为 0b1000 表示 I/O 读。

- WTT 字段,第 16~19 位,该字段描述当前窗口的写传送类型,为 0b0100 表示存储器写,为 0b1000 表示 I/O 写。在 PCle 总线控制器中,RTT 字段和 WTT 字段还可以支持对配置空间的读写操作。
- OWS 字段,第 26~31 位,该字段描述当前窗口的大小,Outbound 窗口的大小在 4KB~64GB 之间,其值为 2OWS+1。

[1]MPC8548 也将 FSB 称为 CCB(Core Complex Bus)。

[2]PowerPC 处理器并没有公开其 SoC 平台总线的设计规范。ARM 提出的 AMBA 总线是一条典型的 SoC 平台总线。

[3]RapidIO 总线由 Mercury Computer System 和 Motorola Semiconductor(目前的 Freescale)共同提出,用于解决背板互连的一条外部总线。

[4]在 MPC8548 处理器中, BASE\_ADDR 存放在 CCSRBAR 寄存器中。

[5]PCI 设备使用的 ROM 空间可以是"可 Cache"的地址空间。

[6]POTARn 寄存器没有保存 PCI 总线的 11~0 位,因为 Outbound 窗口大小至少为 4KB。

[7]MPC8548 处理器的物理地址为 36 位。注意在 PowerPC 处理器中,第 0 位是地址的最高位。

# 2.2 HOST 主桥(2)

发布时间: 2013-03-28 10:11:54

技术类别:接口电路 个人分类:浅谈 PCIe 体系结构

## 3 使用 Outbound 寄存器访问 PCI 总线地址空间

MPC8548 处理器使用 Outbound 寄存器组访问 PCI 总线地址空间的步骤如下。

- (1) 首先 MPC8548 处理器需要将程序使用的 32 位有效地址 EA (Effective Address)转换为 41 位的虚拟 地址 VA (Virtual Address)。E500 V2 内核不能关闭 MMU(Memory Management Unit),因此不能直接访问物理地址。
- (2) MPC8548 处理器通过 MMU 将 41 位的虚拟地址转换为 36 位的物理地址。在 E500 V2 内核中,物理地址是 36 位(缺省是 32 位,需要使能)。
- (3) 检查 LAWBAR 和 LAWAR 寄存器,判断当前 36 位的物理地址是否属于 PCI 总线空间。在 MPC8548 中定义了一组 LAWBAR 和 LAWAR 寄存器对,每一对寄存器描述当前物理空间是与 PCI 总线、PCIe 总线、DDR 还是 RapidIO 空间对应。该组寄存器的详细说明见 MPC8548 PowerQUICC III™ Integrated Host Processor Family Reference Manual。如果 CPU 访问的空间为 PCI 总线空间,则执行第(4)步,否则处理器将不会访问 PCI 地址空间。
- (4) 判断当前 36 位物理地址是否在 POWBARn 寄存器 1~4 描述的窗口中,如果在则将 36 位的处理器物理地址通过寄存器 POTARn 和 POTEARn 转换为 64 位的 PCI 总线地址,然后 HOST 主桥将来自处理器的读写请求发送到 PCI 总线上;如果不在 POWBARn 寄存器 1~4 描述的窗口中,POWBAR0 寄存器作为缺省窗口,接管这个存储器访问,并使用寄存器 POTAR0 和 POTEAR0,将处理器物理地址转换为 PCI 总线地址,当然在正常设计中很少出现这种情况。

许多系统软件,将 Outbound 窗口两边的寄存器使用"直接相等"的方法进行映射,将存储器域的地址与 PC I 总线地址设为相同的值。但是系统软件程序员务必注意这个存储器地址与 PCI 总线地址是分属于存储器域与 PCI 总线域的,这两个值虽然相等,但是所代表的地址并不相同,一个属于存储器域,而另一个属于 PCI 总线域。

## 2.2.3 PCI 总线域地址空间到存储器域地址空间的转换

MPC8548 处理器使用 Inbound 寄存器组将 PCI 总线域地址转换为存储器域的地址。PCI 设备进行 DMA 读写时,只有访问的地址在 Inbound 窗口中时,HOST 主桥才能接收这些读写请求,并将其转发到存储器 控制器。MPC8548 处理器提供了 3 组 Inbound 寄存器,即提供 3 个 Inbound 寄存器窗口,实现 PCI 总线 地址到存储器地址的反向映射。

从 PCI 设备的角度上看,PCI 设备访问存储器域的地址空间时,首先需要通过 Inbound 窗口将 PCI 总线地址转换为存储器域的地址; 而从处理器的角度上看,处理器必须要将存储器地址通过 Inbound 寄存器组反向映射为 PCI 总线地址空间,才能被 PCI 设备访问。

PCI 设备只能使用 PCI 总线地址访问 PCI 总线域的地址空间。HOST 主桥将这段地址空间通过 Inbound 窗口转换为存储器域的地址之后,PCI 设备才能访问存储器域地址空间。这个地址转换过程如图 2-5 所示。



图 2-5 MPC8548 处理器 PCI 域到存储器域的转换

在介绍 MPC8548 处理器如何使用 Inbound 寄存器组进行 PCI 总线域地址空间到存储器域地址空间的转换 之前,我们首先简要介绍 Inbound 寄存器组中的相应寄存器。该组寄存器的地址偏移、属性和复位值如表 2-3 所示。

表 2-3 PCI/X ATMU Inbound 寄存器组

| And a second of Management of |          |     |             |  |  |  |  |
|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------|-----|-------------|--|--|--|--|
| Offset                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        | 寄存器名     | 属性  | 复位值         |  |  |  |  |
| 0x0_8DA0/C0/E0                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | PITARn   | 可读写 | 0x0000-0000 |  |  |  |  |
| 0x0_8DA8/C8/E8                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | PIWBARn  | 可读写 | 0x0000-0000 |  |  |  |  |
| 0x0_8DAC/CC                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   | PIWBEARn | 可读写 | 0x0000-0000 |  |  |  |  |
| 0x0_8DB0/D0/F0                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | PIWARn   | 可读写 | 0x0000-0000 |  |  |  |  |

值得注意的是,Inbound 寄存器组除了可以进行 PCI 总线地址空间到存储器域地址空间的转换之外,还可以转换分属不同 PCI 总线域的地址空间,以支持 PCI 总线的 Peer-to-Peer 数据传送方式。

## 1 PITARn 寄存器

PITARn 寄存器保存当前 Inbound 窗口在存储器域中的 36 位地址空间的基地址, 其地址窗口的大小至少为 4KB, 因此在该寄存器中仅存放存储器域地址的第 0~23 位, 该寄存器的其主要字段如下所示。

- TEA 字段存放存储器地址空间的第 0~3 位。
- TA 字段存放存储器地址空间的第 4~23 位。

# 2 PIWBARn 和 PIWBEARn 寄存器

- PIWBARn 和 PIWBEARn 寄存器保存当前 Inbound 窗口在 PCI 总线域中的 64 位地址空间的基地址的第 6 3~12 位,Inbound 窗口使用的最小地址空间为 4KB,因此在这两个寄存器中不含有 PCI 总线地址空间的 第 11~0 位。这两个寄存器的主要字段如下所示。
- PIWBARn 寄存器的 BEA 字段存放 PCI 总线地址空间的第 43~32 位。
- PIWBARn 寄存器的 BA 字段存放 PCI 总线地址空间的第 31~12 位。
- PIWBEARn 寄存器的 BEA 字段存放 PCI 总线地址空间的第 63~44 位。

# 3 PIWARn 寄存器

PIWARn 寄存器描述当前 Inbound 窗口的属性,该寄存器由以下位和字段组成。

- EN 位,第 0 位。该位是 Inbound 窗口的使能位,为 1 表示当前 Inbound 寄存器组描述的存储器地址空间 到 PCI 总线地址空间的映射关系有效;为 0 表示无效。
- PF 位,第2位。该位为1表示当前 Inbound 窗口描述的存储区域支持预读;为0表示不支持预读。
- TGI 字段,第 8~11 位。该字段为 0b0010 表示当前 Inbound 窗口描述的存储区域属于 PCIe 总线域地址空间;为 0b1100 表示当前 Inbound 窗口描述的存储区域属于 RapidIO 总线域地址空间。该字段对于 OCea N 实现不同域间的报文转发非常重要,如果当前 Inbound 窗口的 TGI 字段为 0b0010,此时 PCI 总线上的设备可以使用该 Inbound 窗口,通过 OCeaN 直接读取 PCIe 总线的地址空间,而不需要经过 SoC 平台总线。如果 TGI 字段为 0b1111 表示 Inbound 窗口描述的存储器区域属于主存储器地址空间,这也是最常用的方式。使用该字段可以实现 HOST 主桥的 Peer-to-Peer 数据传送方式。
- RTT 字段和 WTT 字段,分别为该寄存器的第 12~15 位和第 16~19 位。Inbound 窗口的 RTT/WTT 字段的 含义与 Outbound 窗口的 RTT/WTT 字段基本类似。只是在 Inbound 窗口中可以规定 PCI 设备访问主存储器时,是否需要进行 Cache 一致性操作(Cache Lock and Allocate),在进行 DMA 写操作时,数据是否可以直接进入到 Cache 中。该字段是 PowerPC 处理器对 PCI 总线规范的有效补充,由于该字段的存在,PowerPC 处理器的 PCI 设备可以将数据直接写入 Cache,也可以视情况决定 DMA 操作是否需要进行 Cache 共享一致性操作。
- IWS 字段,第 26~31 位。该字段描述当前窗口的大小, Inbound 窗口的大小在 4KB~16GB 之间, 其值为 2 IWS+1。

## 4 使用 Inbound 寄存器组进行 DMA 操作

PCI 设备使用 DMA 操作访问主存储器空间,或者访问其他 PCI 总线域地址空间时,需要通过 Inbound 窗口,其步骤如下。

- (1) PCI 设备在访问主存储器空间时,将首先检查当前 PCI 总线地址是否在 PIWBARn 和 PIWBEARn 寄存器描述的窗口中。如果在这个窗口中,则将这个 PCI 总线地址通过 PITARn 寄存器转换为存储器域的地址或者其他 PCI 总线域的地址;如果不在将禁止本次访问。
- (2) 如果 PCI 设备访问的是存储器地址空间,HOST 主桥将来自 PCI 总线的读写请求发送到存储器空间,进行存储器读写操作,并根据 Inbound 寄存器组的 RTT/WTT 位决定是否需要进行 Cache 一致性操作,或者将数据直接写入到 Cache 中。

结合 Outbound 寄存器组,可以发现 PCI 总线地址空间与存储器地址空间是有一定联系的。如果存储器域地址空间被 Inbound 寄存器组反向映射到 PCI 空间,这个存储器地址具有两个地址,一个是在存储器域的地址,一个是在 PCI 总线域的地址;同理 PCI 总线空间的地址如果使用 Outbound 寄存器映射到寄存器地址空间,这个 PCI 总线地址也具有两个地址,一个是在 PCI 总线域的地址,一个是在存储器域的地址。

能够被处理器和 PCI 总线同时访问的地址空间,一定在 PCI 总线域和存储器域中都存在地址映射。再次强调,绝大多数操作系统将同一个空间的 PCI 总线域地址和存储器地址设为相同的值,但是这两个相同的值所代表的含义不同。

由此可以看出,如果 MPC8548 处理器的某段存储器区域没有在 Inbound 窗口中定义时,PCI 设备将不能使用 DMA 机制访问这段存储器空间;同理如果 PCI 设备的空间不在 Outbound 窗口,HOST 处理器也不能访问这段 PCI 地址空间。

在绝大多数 PowerPC 处理器系统中, PCI 设备地址空间都在 HOST 主桥的 Outbound 窗口中建立了映射; 而 MPC8548 处理器可以选择将哪些主存储器空间共享给 PCI 设备,从而对主存储器空间进行保护。

## 2.2.4 x86 处理器的 HOST 主桥

x86 处理器使用南北桥结构连接 CPU 和 PCI 设备。其中北桥(North Bridge)连接快速设备,如显卡、和内存条,并推出 PCI 总线,HOST 主桥包含在北桥中。而南桥(South Bridge)连接慢速设备。x86 处理器使用的南北桥结构如图 2-6 所示。

Intel 使用南北桥概念统一 PC 架构。但是从体系结构的角度上看,南北桥架构并不重要,北桥中存放的主要部件不过是存储器控制器、显卡控制器和 HOST 主桥而已,而南桥存放的是一些慢速设备,如 ISA 总线和中断控制器等。

不同的处理器系统集成这些组成部件的方式并不相同,如 PowerPC、MIPS 和 ARM 处理器系统通常将 C PU 和主要外部设备都集成到一颗芯片中,组成一颗基于 SoC 架构的处理器系统。这些集成方式并不重要,每一个处理器系统都有其针对的应用领域,不同应用领域的需求对处理器系统的集成方式有较大的影响。I ntel 采用的南北桥架构针对 x86 处理器的应用领域而设计,并不能说采用这种结构一定比 MPC8548 处理器中即含有 HOST-to-PCI 主桥也含有 HOST-to-PCIe 主桥更为合理。

在许多嵌入式处理器系统中,即含有 PCI 设备也含有 PCIe 设备,为此 MPC8548 处理器同时提供了 PCI 总线和 PCIe 总线接口,在这个处理器系统中,PCI 设备可以与 PCI 总线直接相连,而 PCIe 设备可以与 PCIe 总线直接相连,因此并不需要使用 PCIe 桥扩展 PCI 总线,从而在一定程度上简化了嵌入式系统的设计。



嵌入式系统所面对的应用千姿百态,进行芯片设计时所要考虑的因素相对较多,因而在某种程度上为设计带来了一些难度。而 x86 处理器系统所面对的应用领域针对个人 PC\*\*务器,向前兼容和通用性显得更加重要。在多数情况下,一个通用处理器系统的设计难过专用处理器系统的设计, Intel 为此付出了极大的代价。

在一些相对较老的北桥中,如 Intel 440 系列芯片组中包含了 HOST 主桥,从系统软件的角度上看 HOST-to-PCI 主桥实现的功能与 HOST-to-PCIe 主桥实现的功能相近。本节仅简单介绍 Intel 的 HOST-to-PCI 主桥如何产生 PCI 的配置周期,有关 Intel HOST-to-PCIe 主桥[9]的详细信息参见第 5 章。

x86 处理器定义了两个 I/O 端口寄存器,分别为 CONFIG\_ADDRESS 和 CONFIG\_DATA 寄存器,其地址为 0xCF8 和 0xCFC。x86 处理器使用这两个 I/O 端口访问 PCI 设备的配置空间。PCI 总线规范也以这个两个寄存器为例,说明处理器如何访问 PCI 设备的配置空间。其中 CONFIG\_ADDRESS 寄存器存放 PCI 设备的 ID 号,而 CONFIG DATA 寄存器存放进行配置读写的数据。

CONFIG\_ADDRESS 寄存器与 PowerPC 处理器中的 CFG\_ADDR 寄存器的使用方法类似,而 CONFIG\_DATA 寄存器与 PowerPC 处理器中的 CFG\_DATA 寄存器的使用方法类似。CONFIG\_ADDRESS 寄存器的结构如图 2-7 所示。



图 2-7 CONFIG\_ADDRESS 寄存器的结构

CONFIG\_ADDRESS 寄存器的各个字段和位的说明如下所示,

- Enable 位,第 31 位。该位为 1 时,对 CONFIG\_DATA 寄存器进行读写时将引发 PCI 总线的配置周期。
- Bus Number 字段, 第 23~16 位, 记录 PCI 设备的总线号。
- Device Number 字段, 第 15~11 位, 记录 PCI 设备的设备号。
- Function Number 字段, 第 10~8 位, 记录 PCI 设备的功能号。
- Register Number 字段,第 7~2 位,记录 PCI 设备的寄存器号。

当 x86 处理器对 CONFIG\_DATA 寄存器进行 I/O 读写访问,且 CONFIG\_ADDR 寄存器的 Enable 位为 1时,HOST 主桥将这个 I/O 读写访问转换为 PCI 配置读写总线事务,然后发送到 PCI 总线上,PCI 总线根据保存在 CONFIG\_ADDR 寄存器中的 ID 号,将 PCI 配置读写请求发送到指定 PCI 设备的指定配置寄存器中。

x86 处理器使用小端地址模式,因此从 CONFIG\_DATA 寄存器中读出的数据不需要进行模式转换,这点和 PowerPC 处理器不同,此外 x86 处理器的 HOST 主桥也实现了存储器域到 PCI 总线域的地址转换,但是 这个概念在 x86 处理器中并不明晰。

本书将在第5章以 HOST-to-PCIe 主桥为例,详细介绍 Intel 处理器的存储器地址与 PCI 总线地址的转换关系,而在本节不对 x86 处理器的 HOST 主桥做进一步说明。x86 处理器系统的升级速度较快,目前在 x86 的处理器体系结构中,已很难发现 HOST 主桥的身影。

目前 Intel 对南北桥架构进行了升级,其中北桥被升级为 MCH(Memory Controller Hub),而南桥被升级为 ICH(I/O Controller Hub)。x86 处理器系统在 MCH 中集成了存储器控制器、显卡芯片和 HOST-to-PCIe 主桥,并通过 Hub Link 与 ICH 相连;而在 ICH 中集成了一些相对低速总线接口,如 AC'97、LPC(Low Pin Count)、IDE 和 USB 总线,当然也包括一些低带宽的 PCIe 总线接口。

在 Intel 最新的 Nehelem[10]处理器系统中,MCH 被一份为二,存储器控制器和图形控制器已经与 CPU 内核集成在一个 Die 中,而 MCH 剩余的部分与 ICH 合并成为 PCH(Peripheral Controller Hub)。但是从体系结构的角度上看,这些升级与整合并不重要。

目前 Intel 在 Menlow[11]平台基础上,计划推出基于 SoC 架构的 x86 处理器,以进军手持设备市场。在基于 SoC 构架的 x86 处理器中将逐渐淡化 Chipset 的概念,其拓扑结构与典型的 SoC 处理器,如 ARM 和 PowerPC 处理器,较为类似。

- [8]WBA 字段并没有保存存储器域的第 24~35 位地址,因为 Outbound 窗口大小至少为 4KB。
- [9]这个 HOST-to-PCIe 主桥也是 RC(Root Complex)的一部分。
- [10] Nehelem 处理器也被称为 Core i7 处理器。
- [11] Menlow 平台于 2008 年 3 月发布, 其目标应用为 MID(Mobile Internet Device)设备。Menlow 平台基于低功耗处理器内核 Atom。

# 2.3 PCI 桥与 PCI 设备的配置空间

发布时间: 2013-03-29 10:38:45

技术类别:接口电路 个人分类:浅谈 PCIe 体系结构

PCI 设备都有独立的配置空间,HOST 主桥通过配置读写总线事务访问这段空间。PCI 总线规定了三种类型的 PCI 配置空间,分别是 PCI Agent 设备使用的配置空间,PCI 桥使用的配置空间和 Cardbus 桥片使用的配置空间。

本节重点介绍 PCI Agent 和 PCI 桥使用的配置空间,而并不介绍 Cardbus 桥片使用的配置空间。值得注意的是,在 PCI 设备配置空间中出现的地址都是 PCI 总线地址,属于 PCI 总线域地址空间。

#### 2.3.1 PCI 桥

PCI 桥的引入使 PCI 总线极具扩展性,也极大地增加了 PCI 总线的复杂度。PCI 总线的电气特性决定了在一条 PCI 总线上挂接的负载有限,当 PCI 总线需要连接多个 PCI 设备时,需要使用 PCI 桥进行总线扩展,扩展出的 PCI 总线可以连接其他 PCI 设备,包括 PCI 桥。在一颗 PCI 总线树上,最多可以挂接 256 个 PC I 设备,包括 PCI 桥。PCI 桥。PCI 桥在 PCI 总线树中的位置如图 2-8 所示。



PCI 桥作为一个特殊的 PCI 设备,具有独立的配置空间。但是 PCI 桥配置空间的定义与 PCI Agent 设备有所不同。PCI 桥的配置空间可以管理其下 PCI 总线子树的 PCI 设备,并可以优化这些 PCI 设备通过 PCI 桥的数据访问。PCI 桥的配置空间在系统软件遍历 PCI 总线树时配置,系统软件不需要专门的驱动程序设置 PCI 桥的使用方法,这也是 PCI 桥被称为透明桥的主要原因。

在某些处理器系统中,还有一类 PCI 桥,叫做非透明桥。非透明桥不是 PCI 总线定义的标准桥片,但是在使用 PCI 总线挂接另外一个处理器系统时非常有用,非透明桥片的主要作用是连接两个不同的 PCI 总线域,进而连接两个处理器系统,本章将在第 2.5 节中详细介绍 PCI 非透明桥。

使用 PCI 桥可以扩展出新的 PCI 总线,在这条 PCI 总线上还可以继续挂接多个 PCI 设备。PCI 桥跨接在两个 PCI 总线之间,其中距离 HOST 主桥较近的 PCI 总线被称为该桥片上游总线(Primary Bus),距离 HOS

T 主桥较远的 PCI 总线被称为该桥片的下游总线(Secondary Bus)。如图 2-8 所示, PCI 桥 1 的上游总线为 PCI 总线 x0, 而 PCI 桥 1 的下游总线为 PCI 总线 x1。这两条总线间的数据通信需要通过 PCI 桥 1。

通过 PCI 桥连接的 PCI 总线属于同一个 PCI 总线域,在图 2-8 中,PCI 桥 1、2 和 3 连接的 PCI 总线都属于 PCI 总线 x 域。在这些 PCI 总线域上的设备可以通过 PCI 桥直接进行数据交换而不需要进行地址转换;而分属不同 PCI 总线域的设备间的通信需要进行地址转换,如与 PCI 非透明桥两端连接的设备之间的通信。

如图 2-8 所示,每一个 PCI 总线的下方都可以挂接一个到多个 PCI 桥,每一个 PCI 桥都可以推出一条新的 PCI 总线。在同一条 PCI 总线上的设备之间的数据交换不会影响其他 PCI 总线。如 PCI 设备 21 与 PCI 设备 22 之间的数据通信仅占用 PCI 总线 x2 的带宽,而不会影响 PCI 总线 x0、x1 与 x3,这也是引入 PCI 桥的另一个重要原因。

由图 2-8 我们还可以发现 PCI 总线可以通过 PCI 桥组成一个胖树结构,其中每一个桥片都是父节点,而 PCI Agent 设备只能是子节点。当 PCI 桥出现故障时,其下的设备不能将数据传递给上游总线,但是并不影响 PCI 桥下游设备间的通信。当 PCI 桥 1 出现故障时,PCI 设备 11、PCI 设备 21 和 PCI 设备 22 将不能与 PCI 设备 01 和存储器进行通信,但是 PCI 设备 21 和 PCI 设备 22 之间的通信可以正常进行。

使用 PCI 桥可以扩展一条新的 PCI 总线,但是不能扩展新的 PCI 总线域。如果当前系统使用 32 位的 PCI 总线地址,那么这个系统的 PCI 总线域的地址空间为 4GB 大小,在这个总线域上的所有设备将共享这个 4GB 大小的空间。如在 PCI 总线 x 域上的 PCI 桥 1、PCI 设备 01、PCI 设备 11、PCI 桥 2、PCI 设备 21和 PCI 设备 22等都将共享一个 4GB 大小的空间。再次强调这个 4GB 空间是 PCI 总线 x 域的"PCI 总线地址空间",和存储器域地址空间和 PCI 总线 y 域没有直接联系。

处理器系统可以通过 HOST 主桥扩展出新的 PCI 总线域,如 MPC8548 处理器的 HOST 主桥 x 和 y 可以 扩展出两个 PCI 总线域 x 和 y。这两个 PCI 总线域 x 和 y 之间的 PCI 空间在正常情况下不能直接进行数据 交换,但是 PowerPC 处理器可以通过设置 PIWARn 寄存器的 TGI 字段使得不同 PCI 总线域的设备直接通信,详见第 2.2.3 节。

许多处理器系统使用的 PCI 设备较少,因而并不需要使用 PCI 桥。因此在这些处理器系统中,PCI 设备都是直接挂接在 HOST 主桥上,而不需要使用 PCI 桥扩展新的 PCI 总线。即便如此读者也需要深入理解 PC I 桥的知识。

PCI 桥对于理解 PCI 和 PCIe 总线都非常重要。在 PCIe 总线中,虽然在物理结构上并不含有 PCI 桥,但是与 PCI 桥相关的知识在 PCIe 总线中无处不在,比如在 PCIe 总线的 Switch 中,每一个端口都与一个虚拟 PCI 桥对应,Switch 使用这个虚拟 PCI 桥管理其下 PCI 总线子树的地址空间。

#### 2.3.2 PCI Agent 设备的配置空间

在一个具体的处理器应用中,PCI 设备通常将 PCI 配置信息存放在 E2PROM 中。PCI 设备进行上电初始 化时,将 E2PROM 中的信息读到 PCI 设备的配置空间中作为初始值。这个过程由硬件逻辑完成,绝大多数 PCI 设备使用这种方式初始化其配置空间。

读者可能会对这种机制产生一个疑问,如果系统软件在 PCI 设备将 E2PROM 中的信息读到配置空间之前,就开始操作配置空间,会不会带来问题?因为此时 PCI 设备的初始值并不"正确",仅仅是 PCI 设备使用的复位值。

读者的这种担心是多余的,因为 PCI 设备在配置寄存器没有初始化完毕之前,即 E2PROM 中的内容没有导入 PCI 设备的配置空间之前,可以使用 PCI 总线规定的"Retry"周期使 HOST 主桥在合适的时机重新发起配置读写请求。

在 x86 处理器中,系统软件使用 CONFIG\_ADDR 和 CONFIG\_DATA 寄存器,读取 PCI 设备配置空间的 这些初始化信息,然后根据处理器系统的实际情况使用 DFS 算法,初始化处理器系统中所有 PCI 设备的配置空间。

在 PCI Agent 设备的配置空间中包含了许多寄存器,这些寄存器决定了该设备在 PCI 总线中的使用方法,本节不会全部介绍这些寄存器,因为系统软件只对部分配置寄存器感兴趣。PCI Agent 设备使用的配置空间如图 2-9 所示。

| 1 24             | 23         | 16         | 15                            | 8 | 7                  | 0  |
|------------------|------------|------------|-------------------------------|---|--------------------|----|
| Device ID        |            |            | Vendor ID                     |   |                    |    |
| Status           |            |            | Command                       |   |                    |    |
| Class Code       |            |            | Revision ID                   |   |                    |    |
| BIST Header Type |            |            | Latency Timer Cache Line Size |   |                    |    |
|                  | В          | ase Addres | ss Register 0                 |   |                    |    |
|                  | В          | ase Addres | ss Register 1                 |   |                    |    |
|                  | В          | ase Addres | ss Register 2                 |   |                    |    |
|                  | В          | ase Addres | s Register 3                  |   |                    |    |
|                  | В          | ase Addres | ss Register 4                 |   |                    |    |
|                  | В          | ase Addres | s Register 5                  |   |                    |    |
|                  |            | Cardbus C  | IS Pointer                    |   |                    |    |
| Subsystem ID     |            |            | Subsystem Vendor ID           |   |                    |    |
|                  | Expa       | nsion RON  | ABase Address                 |   | 7-                 |    |
| Reserved         |            |            |                               |   | Capabilities Point | er |
|                  | ANTE ANTON | Rese       | rved                          |   |                    |    |
| MAX_Lat          | Min_       | Gnt        | Interrupt Pin                 |   | Interrupt Line     |    |
|                  |            |            |                               |   | -                  | -  |

图 2-9 PCI Agent 设备的配置空间

在 PCI Agent 设备配置空间中包含的寄存器如下所示。

### (1) Device ID 和 Vendor ID 寄存器

这两个寄存器的值由 PCISIG 分配,只读。其中 Vendor ID 代表 PCI 设备的生产厂商,而 Device ID 代表 这个厂商所生产的具体设备。如 Intel 公司的基于 82571EB 芯片的系列网卡,其 Vendor ID 为 0x8086[1],而 Device ID 为 0x105E[2]。

### (2) Revision ID 和 Class Code 寄存器

这两个寄存器只读。其中 Revision ID 寄存器记载 PCI 设备的版本号。该寄存器可以被认为是 Device ID 寄存器的扩展。

#### (3) Header Type 寄存器

该寄存器只读,由8位组成。

• 第7位为1表示当前 PCI 设备是多功能设备,为0表示为单功能设备。

• 第 6~0 位表示当前配置空间的类型,为 0 表示该设备使用 PCI Agent 设备的配置空间,普通 PCI 设备都使用这种配置头;为 1 表示使用 PCI 桥的配置空间,PCI 桥使用这种配置头;为 2 表示使用 Cardbus 桥片的配置空间,Card Bus 桥片使用这种配置头,本篇对这类配置头不感兴趣。

系统软件需要使用该寄存器区分不同类型的 PCI 配置空间,该寄存器的初始化必须与 PCI 设备的实际情况对应,而且必须为一个合法值。

#### (4) Cache Line Size 寄存器

该寄存器记录 HOST 处理器使用的 Cache 行长度。在 PCI 总线中和 Cache 相关的总线事务,如存储器写并无效和 Cache 多行读等总线事务需要使用这个寄存器。值得注意的是,该寄存器由系统软件设置,但是在 PCI 设备的运行过程中,只有其硬件逻辑才会使用该寄存器,比如 PCI 设备的硬件逻辑需要得知处理器系统 Cache 行的大小,才能进行存储器写并无效总线事务,单行读和多行读总线事务。

如果 PCI 设备不支持与 Cache 相关的总线事务,系统软件可以不设置该寄存器,此时该寄存器为初始值 0 x00。对于 PCIe 设备,该寄存器的值无意义,因为 PCIe 设备在进行数据传送时,在其报文中含有一次数据传送的大小,PCIe 总线控制器可以使用这个"大小",判断数据区域与 Cache 行的对应关系。

#### (5) Subsystem ID 和 Subsystem Vendor ID 寄存器

这两个寄存器和 Device ID 和 Vendor ID 类似,也是记录 PCI 设备的生产厂商和设备名称。但是这两个寄存器和 Device ID 与 Vendor ID 寄存器略有不同。下文以一个实例说明 Subsystem ID 和 Subsystem Vendor ID 的用途。

Xilinx 公司在 FGPA 中集成了一个 PCIe 总线接口的 IP 核,即 LogiCORE。用户可以使用 LogiCORE 设计各种各样基于 PCIe 总线的设备,但是这些设备的 Device ID 都是 0x10EE,而 Vendor ID 为 0x0007[3]。

#### (6) Expansion ROM base address 寄存器

有些 PCI 设备在处理器还没有运行操作系统之前,就需要完成基本的初始化设置,比如显卡、键盘和硬盘等设备。为了实现这个"预先执行"功能,PCI 设备需要提供一段 ROM 程序,而处理器在初始化过程中将运行这段 ROM 程序,初始化这些 PCI 设备。Expansion ROM base address 记载这段 ROM 程序的基地址。

#### (7) Capabilities Pointer 寄存器

在 PCI 设备中,该寄存器是可选的,但是在 PCI-X 和 PCIe 设备中必须支持这个寄存器,Capabilities Pointer 寄存器存放 Capabilities 寄存器组的基地址,PCI 设备使用 Capabilities 寄存器组存放一些与 PCI 设备相关的扩展配置信息。该组寄存器的详细说明见第 4.3 节。

### (8) Interrupt Line 寄存器

这个寄存器是系统软件对 PCI 设备进行配置时写入的,该寄存器记录当前 PCI 设备使用的中断向量号,设备驱动程序可以通过这个寄存器,判断当前 PCI 设备使用处理器系统中的哪个中断向量号,并将驱动程序的中断服务例程注册到操作系统中[4]。

该寄存器由系统软件初始化,其保存的值与 8259A 中断控制器相关,该寄存器的值也是由 PCI 设备与 82 59A 中断控制器的连接关系决定的。如果在一个处理器系统中,没有使用 8259A 中断控制器管理 PCI 设备的中断,则该寄存器中的数据并没有意义。

在多数 PowerPC 处理器系统中,并不使用 8259A 中断控制器管理 PCI 设备的中断请求,因此该寄存器没有意义。即使在 x86 处理器系统中,如果使用 I/O APIC 中断控制器,该寄存器保存的内容仍然无效。目前在绝大多数处理器系统中,并没有使用该寄存器存放 PCI 设备使用的中断向量号。

#### (9) Interrupt Pin 寄存器

这个寄存器保存 PCI 设备使用的中断引脚,PCI 总线提供了四个中断引脚 INTA#、INTB#、INTC#和 INT D#。Interrupt Pin 寄存器为 1 时表示使用 INTA#引脚向中断控制器提交中断请求,为 2 表示使用 INTB#,为 3 表示使用 INTC#,为 4 表示使用 INTD#。

如果 PCI 设备只有一个子设备时,该设备只能使用 INTA#;如果有多个子设备时,可以使用 INTB~D#信号。如果 PCI 设备不使用这些中断引脚,向处理器提交中断请求时,该寄存器的值必须为 0。值得注意的是,虽然在 PCIe 设备中并不含有 INTA~D#信号,但是依然可以使用该寄存器,因为 PCIe 设备可以使用 INTx 中断消息,模拟 PCI 设备的 INTA~D#信号,详见第 6.3.4 节。

#### (10) Base Address Register 0~5 寄存器

该组寄存器简称为 BAR 寄存器,BAR 寄存器保存 PCI 设备使用的地址空间的基地址,该基地址保存的是该设备在 PCI 总线域中的地址。其中每一个设备最多可以有 6 个基址空间,但多数设备不会使用这么多组地址空间。

在 PCI 设备复位之后,该寄存器将存放 PCI 设备需要使用的基址空间大小,这段空间是 I/O 空间还是存储器空间[5],如果是存储器空间该空间是否可预取,有关 PCI 总线预读机制的详细说明见第 3.4.5 节。

系统软件对 PCI 总线进行配置时,首先获得 BAR 寄存器中的初始化信息,之后根据处理器系统的配置,将合理的基地址写入相应的 BAR 寄存器中。系统软件还可以使用该寄存器,获得 PCI 设备使用的 BAR 空间的长度,其方法是向 BAR 寄存器写入 0xFFFF-FFF,之后再读取该寄存器。

处理器访问 PCI 设备的 BAR 空间时,需要使用 BAR 寄存器提供的基地址。值得注意的是,处理器使用存储器域的地址,而 BAR 寄存器存放 PCI 总线域的地址。因此处理器系统并不能直接使用"BAR 寄存器+偏移"的方式访问 PCI 设备的寄存器空间,而需要将 PCI 总线域的地址转换为存储器域的地址。

如果 x86 处理器系统使能了 IOMMU 后,这两个地址也并不一定相等,因此处理器系统直接使用这个 PCI 总线域的物理地址,并不能确保访问 PCI 设备的 BAR 空间的正确性。除此之外在 Linux 系统中,ioremap 函数的输入参数为存储器域的物理地址,而不能使用 PCI 总线域的物理地址。

而在 pci\_devàresource[bar].start 参数中保存的地址已经经过 PCI 总线域到存储器域的地址转换,因此在编写 Linux 系统的设备驱动程序时,需要使用 pci\_devàresource[bar].start 参数中的物理地址,然后再经过 ioremap 函数将物理地址转换为"存储器域"的虚拟地址。

#### (11) Command 寄存器

该寄存器为 PCI 设备的命令寄存器,该寄存器在初始化时,其值为 0,此时这个 PCI 设备除了能够接收配置请求总线事务之外,不能接收任何存储器或者 I/O 请求。系统软件需要合理设置该寄存器之后,才能访问该设备的存储器或者 I/O 空间。在 Linux 系统中,设备驱动程序调用 pci\_enable\_device 函数,使能该寄存器的 I/O 和 Memory Space 位之后,才能访问该设备的存储器或者 I/O 地址空间。

### (12) Status 寄存器

该寄存器的绝大多数位都是只读位,保存 PCI 设备的状态。

#### (13) Latency Timer 寄存器

在 PCI 总线中,多个设备共享同一条总线带宽。该寄存器用来控制 PCI 设备占用 PCI 总线的时间,当 PCI 设备获得总线使用权,并使能 Frame#信号后,Latency Timer 寄存器将递减,当该寄存器归零后,该设备将使用超时机制停止[6]对当前总线的使用。

如果当前总线事务为 Memeory Write and Invalidate 时,需要保证对一个完整 Cache 行的操作结束后才能停止当前总线事务。对于多数 PCI 设备而言,该寄存器的值为 32 或者 64,以保证一次突发传送的基本单位为一个 Cache 行。

PCIe 设备不需要使用该寄存器,该寄存器的值必须为 0。因为 PCIe 总线的仲裁方法与 PCI 总线不同,使用的连接方法也与 PCI 总线不同。

#### 2.3.3 PCI 桥的配置空间

PCI 桥使用的配置空间的寄存器如图 2-10 所示。PCI 桥作为一个 PCI 设备,使用的许多配置寄存器与 PCI Agent 的寄存器是类似的,如 Device ID、Vendor ID、Status、Command、Interrupt Pin、Interrupt Li ne 寄存器等,本节不再重复介绍这些寄存器。下文将重点介绍在 PCI 桥中与 PCI Agent 的配置空间不相同的寄存器。

| 31 24                      | 23 16                     | 15                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             | 8                 | 7   | 0 |
|----------------------------|---------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------|-----|---|
| Device ID                  |                           | Vendor ID                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |                   |     |   |
| Stat                       |                           | Command                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |                   |     |   |
|                            |                           | Revision ID                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |                   |     |   |
| BIST Header Type           |                           | Primary Latency Times Cache Line Size                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          |                   | 0   |   |
| ***                        | Base Addr                 | ess Register 0                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 |                   |     |   |
|                            | Base Addr                 | ess Register 1                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 |                   |     |   |
| Secondary Latency<br>Timer | Subordinate<br>Bus Number | AND THE RESERVE AND THE PROPERTY AND THE |                   |     |   |
| Secondary                  | IOI                       | imit                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           | I/O Base          |     |   |
| Memory Limit               |                           | Memory Base                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |                   |     |   |
| Prefetchable M             | Prefetchable Memory Base  |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |                   |     |   |
|                            | Prefetchable B            | ase Upper 32                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   | Bits              |     |   |
|                            | Prefetchable L            | mit Upper 32                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   | Bits              |     |   |
| I/O Limit Up               | I/O Base Upper 16 Bits    |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |                   |     |   |
|                            | 78                        |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | Capabilities Poin | ter |   |
|                            | Expansion RC              | MBase Add                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      | re ss             | 10  |   |
| Bridge C                   | Interru                   | pt Pin                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         | Interrupt Line    |     |   |

图 2-10 PCI 桥的配置空间

与 PCI Agent 设备不同,在 PCI 桥中只含有两组 BAR 寄存器,Base Address Register 0~1 寄存器。这 两组寄存器与 PCI Agent 设备配置空间的对应寄存器的含义一致。但是在 PCI 桥中,这两个寄存器是可选的。如果在 PCI 桥中不存在私有寄存器,那么可以不使用这组寄存器设置 BAR 空间。

在大多数 PCI 桥中都不存在私有寄存器,操作系统也不需要为 PCI 桥提供专门的驱动程序,这也是这类桥被称为透明桥的原因。如果在 PCI 桥中不存在私有空间时,PCI 桥将这两个 BAR 寄存器初始化为 0。在 PCI 桥的配置空间中使用两个 BAR 寄存器的目的是这两个 32 位的寄存器可以组成一个 64 位地址空间。

在 PCI 桥的配置空间中,有许多寄存器是 PCI 桥所特有的。PCI 桥除了作为 PCI 设备之外,还需要管理其下连接的 PCI 总线子树使用的各类资源,即 Secondary Bus 所连接 PCI 总线子树使用的资源。这些资源包括存储器、I/O 地址空间和总线号。

在 PCI 桥中,与 Secondary bus 相关的寄存器包括两大类。一类寄存器管理 Secondary Bus 之下 PCI 子树的总线号,如 Secondary 和 Subordinate Bus Number 寄存器;另一类寄存器管理下游 PCI 总线的 I/O 和存储器地址空间,如 I/O 和 Memory Limit、I/O 和 Memory Base 寄存器。在 PCI 桥中还使用 Primary Bus 寄存器保存上游的 PCI 总线号。

其中存储器地址空间还分为可预读空间和不可预读空间,Prefetchable Memory Limit 和 Prefetchable Memory Base 寄存器管理可预读空间,而 Memory Limit、Memory Base 管理不可预读空间。在 PCI 体系结构中,除了了 ROM 地址空间之外,PCI 设备使用的地址空间大多都是不可预读的。

#### (1) Subordinate Bus Number、Secondary Bus Number 和 Primary Bus Number 寄存器

PCI 桥可以管理其下的 PCI 总线子树。其中 Subordinate Bus Number 寄存器存放当前 PCI 子树中,编号最大的 PCI 总线号。而 Secondary Bus Number 寄存器存放当前 PCI 桥 Secondary Bus 使用的总线号,这个 PCI 总线号也是该 PCI 桥管理的 PCI 子树中编号最小的 PCI 总线号。因此一个 PCI 桥能够管理的 PC I 总线号在 Secondary Bus Number~Subordinate Bus Number 之间。这两个寄存器的值由系统软件遍历 PCI 总线树时设置。

Primary Bus Number 寄存器存放该 PCI 桥上游的 PCI 总线号,该寄存器可读写。Primary Bus Number、Subordinate Bus Number 和 Secondary Bus Number 寄存器在初始化时必须为 0,系统软件将根据这几个寄存器是否为 0,判断 PCI 桥是否被配置过。

不同的操作系统使用不同的 Bootloader 引导,有的 Bootloader 可能会对 PCI 总线树进行遍历,此时操作系统可以不再重新遍历 PCI 总线树。在 x86 处理器系统中,BIOS 会遍历处理器系统中的所有 PCI 总线树,操作系统可以直接使用 BIOS 的结果,也可以重新遍历 PCI 总线树。而 PowerPC 处理器系统中的 Bootloa der,如 U-Boot 并没有完全遍历 PCI 总线树,此时操作系统必须重新遍历 PCI 总线树。

### (2) Secondary Status 寄存器

该寄存器的含义与 PCI Agent 配置空间的 Status 寄存器的含义相近,PCI 桥的 Secondary Status 寄存器 记录 Secondary Bus 的状态,而不是 PCI 桥作为 PCI 设备时使用的状态。在 PCI 桥配置空间中还存在一个 Status 寄存器,该寄存器保存 PCI 桥作为 PCI 设备时的状态。

#### (3) Secondary Latency Timer 寄存器

该寄存器的含义与 PCI Agent 配置空间的 Latency Timer 寄存器的含义相近,PCI 桥的 Secondary Latency Timer 寄存器管理 Secondary Bus 的超时机制,即 PCI 桥发向下游的总线事务;在 PCI 桥配置空间中还存在一个 Latency Timer 寄存器,该寄存器管理 PCI 桥发向上游的总线事务。

### (4) I/O Limit 和 I/O Base 寄存器

在 PCI 桥管理的 PCI 子树中包含许多 PCI 设备,而这些 PCI 设备可能会使用 I/O 地址空间。PCI 桥使用这两个寄存器,存放 PCI 子树中所有设备使用的 I/O 地址空间集合的基地址和大小。

#### (5) Memory Limit 和 Memory Base 寄存器

在 PCI 桥管理的 PCI 子树中有许多 PCI 设备,这些 PCI 设备可能会使用存储器地址空间。这两个寄存器存放所有这些 PCI 设备使用的,存储器地址空间集合的基地址和大小,PCI 桥规定这个空间的大小至少为 1MB。

#### (6) Prefetchable Memory Limit 和 Prefetchable Memory Base 寄存器

在 PCI 桥管理的 PCI 子树中有许多 PCI 设备,如果这些 PCI 设备支持预读,则需要从 PCI 桥的可预读空间中获取地址空间。PCI 桥的这两个寄存器存放这些 PCI 设备使用的,可预取存储器空间的基地址和大小。

如果 PCI 桥不支持预读,则其下支持预读的 PCI 设备需要从 Memory Base 寄存器为基地址的存储器空间中获取地址空间。如果 PCI 桥支持预读,其下的 PCI 设备需要根据情况,决定使用可预读空间,还是不可预读空间。PCI 总线建议 PCI 设备支持预读,但是支持预读的 PCI 设备并不多见。

#### (7) I/O Base Upper 16 Bits and I/O Limit Upper 16 寄存器

如果 PCI 桥仅支持 16 位的 I/O 端口,这组寄存器只读,且其值为 0。如果 PCI 桥支持 32 位 I/O 端口,这组寄存器可以提供 I/O 端口的高 16 位地址。

#### (8) Bridge Control Register.

该寄存器用来管理 PCI 桥的 Secondary Bus, 其主要位的描述如下。

- Secondary Bus Reset 位,第 6 位,可读写。当该位为 1 时,将使用下游总线提供的 RST#信号复位与 P CI 桥的下游总线连接的 PCI 设备。通常情况下与 PCI 桥下游总线连接的 PCI 设备,其复位信号需要与 PC I 桥提供的 RST#信号连接,而不能与 HOST 主桥提供的 RST#信号连接。
- Secondary Discard Timer 位,第9位,可读写。当该位为1时,表示在Secondary Bus上的主设备需要在210个时钟周期之内重试这个数据请求,为0时,表示主设备需要在215个时钟周期之内重试这个数据请求,如果主设备在规定的时间内没有进行重试时,PCI 桥将丢弃 Delayed 数据请求。

# 2.4 PCI 总线的配置

发布时间: 2013-04-02 18:03:56

技术类别:接口电路 个人分类:浅谈 PCIe 体系结构

PCI 总线定义了两类配置请求,一个是 Type 00h 配置请求,另一个是 Type 01h 配置请求。PCI 总线使用 这些配置请求访问 PCI 总线树上的设备配置空间,包括 PCI 桥和 PCI Agent 设备的配置空间。

其中 HOST 主桥或者 PCI 桥使用 Type 00h 配置请求,访问与 HOST 主桥或者 PCI 桥直接相连的 PCI Ag ent 设备或者 PCI 桥[1]; 而 HOST 主桥或者 PCI 桥使用 Type 01h 配置请求,需要至少穿越一个 PCI 桥,访问没有与其直接相连的 PCI Agent 设备或者 PCI 桥。如图 2-8 所示,HOST 主桥可以使用 Type 00h 配置请求访问 PCI 设备 01,而使用 Type 01h 配置请求通过 PCI 桥 1、2 或者 3 转换为 Type 00h 配置请求 之后,访问 PCI 总线树上的 PCI 设备 11、21、22、31 和 32[2]。

当 x86 处理器对 CONFIG\_DATA 寄存器进行读写操作时,HOST 主桥将决定向 PCI 总线发送 Type 00h 配置请求还是 Type 01h 配置请求。在 PCI 总线事务的地址周期中,这两种配置请求总线事务的不同反映在 PCI 总线的 AD[31:0]信号线上。

值得注意的是,PCIe 总线还可以使用 ECAM(Enhanced Configuration Access Mechanism)机制访问 PC Ie 设备的扩展配置空间,使用这种方式可以访问 PCIe 设备 256B~4KB 之间的扩展配置空间。但是本节仅介绍如何使用 CONFIG\_ADDRESS 和 CONFIG\_FATA 寄存器产生 Type 00h 和 Type 01h 配置请求。有关 ECAM 机制的详细说明见第 5.3.2 节。

处理器首先将目标 PCI 设备的 ID 号保存在 CONFIG\_ADDRESS 寄存器中,之后 HOST 主桥根据该寄存器的 Bus Number 字段,决定是产生 Type 00h 配置请求,还是 Type 01h 配置请求。当 Bus Number 字段为 0 时,将产生 Type 00h 配置请求,因为与 HOST 主桥直接相连的总线号为 0; 大于 0 时,将产生 Type 01h 配置请求。

# 2.4.1 Type 01h 和 Type 00h 配置请求

本节首先介绍 Type 01h 配置请求,并从 PCI 总线使用的信号线的角度上,讲述 HOST 主桥如何生成 Type 01 配置请求。在 PCI 总线中,只有 PCI 桥能够接收 Type 01h 配置请求。Type 01h 配置请求不能直接 发向最终的 PCI Agent 设备,而只能由 PCI 桥将其转换为 Type 01h 继续发向其他 PCI 桥,或者转换为 Type 00h 配置请求发向 PCI Agent 设备。PCI 桥还可以将 Type 01h 配置请求转换为 Special Cycle 总线事务(HOST 主桥也可以实现该功能),本节对这种情况不做介绍。

在地址周期中,HOST 主桥使用配置读写总线事务,将 CONFIG\_ADDRESS 寄存器的内容拷贝到 PCI 总 线的 AD[31:0]信号线中。CONFIG\_ADDRESS 寄存器与 Type 01h 配置请求的对应关系如图 2-11 所示。



从图 2-11 中可以发现, CONFIG\_ADDRESS 寄存器的内容基本上是原封不动的拷贝到 PCI 总线的 AD[31: 0]信号线上的[3]。其中 CONFIG\_ADDRESS 的 Enable 位不被拷贝, 而 AD 总线的第 0 位为必须为 1,表示当前配置请求是 Type 01h。

当 PCI 总线接收到 Type 01 配置请求时,将寻找合适的 PCI 桥[4]接收这个配置信息。如果这个配置请求是直接发向 PCI 桥下的 PCI 设备时,PCI 桥将接收个 Type 01 配置请求,并将其转换为 Type 00h 配置请求; 否则 PCI 桥将当前 Type 01h 配置请求原封不动的传递给下一级 PCI 总线。

如果 HOST 主桥或者 PCI 桥发起的是 Type 00h 配置请求,CONFIG\_ADDRESS 寄存器与 AD[31:0]的转换如图 2-12 所示。



图 2-12 CONFIG ADDRESS 寄存器与 Type 00h 配置请求的对应关系

此时处理器对 CONFIG\_DATA 寄存器进行读写时,处理器将 CONFIG\_ADDRESS 寄存器中的 Function Number 和 Register Number 字段拷贝到 PCI 的 AD 总线的第 10~2 位;将 AD 总线的第 1~0 位赋值为 0b 00。PCI 总线在配置请求总线事务的地址周期根据 AD[1:0]判断当前配置请求是 Type 00h 还是 Type 01h,如果 AD[1:0]等于 0b00 表示是 Type 00h 配置请求,如果 AD[1:0]等于 0b01 表示是 Type 01h 配置请求。

而 AD[31:11]与 CONFIG\_ADDRESS 的 Device Number 字段有关,在 Type 00h 配置请求的地址周期中, AD[31:11]位有且只有一位为 1,其中 AD[31:11]的每一位选通一个 PCI 设备的配置空间。如第 1.2.2 节所述,PCI 设备配置空间的片选信号是 IDSEL,因此 AD[31:11]将与 PCI 设备的 IDSEL 信号对应相连。

当以下两种请求之一满足时,HOST 主桥或者 PCI 桥将生成 Type 00h 配置头,并将其发送到指定的 PCI 总线上。

- (1) CONFIG\_ADDRESS 寄存器的 Bus Number 字段为 0 时,处理器访问 CONFIG\_DATA 寄存器时,H OST 主桥将直接向 PCI 总线 0 发出 Type 00h 配置请求。因为与 HOST 主桥直接相连的 PCI 总线号为 0,此时表示 HOST 主桥需要访问与其直接相连的 PCI 设备。
- (2) 当 PCI 桥收到 Type 01h 配置头时,将检查 Type 01 配置头的 Bus Number 字段,如果这个 Bus Number 与 PCI 桥的 Secondary Bus Number 相同,则将这个 Type 01 配置头转换为 Type 00h 配置头,并发送到该 PCI 桥的 Secondary 总线上。

## 2.4.2 PCI 总线配置请求的转换原则

当 CONFIG\_ADDRESS 寄存器的 Enable 位为 1,系统软件访问 CONFIG\_DATA 寄存器时,HOST 主桥可以产生两类 PCI 总线配置读写总线事务,分别为 Type 00h 和 Type 01h 配置读写总线事务。在配置读写总线事务的地址周期和数据周期中,CONFIG\_ADDRESS 和 CONFIG\_DATA 寄存器中的数据将被放置到 PCI 总线的 AD 总线上。其中 Type 00h 和 Type 01h 配置读写总线事务映射到 AD 总线的数据并不相同。

其中 Type 00h 配置请求可以直接读取 PCI Agent 设备的配置空间,而 Type 01h 配置请求在通过 PCI 桥时,最终将被转换为 Type 00h 配置请求,并读取 PCI Agent 设备的配置寄存器。本节重点讲述 PCI 桥如 何将 Type 01h 配置请求转换为 Type 00h 配置请求。

首先 Type 00h 配置请求不会被转换成 Type 01h 配置请求,因为 Type 00h 配置请求是发向最终 PCI Ag ent 设备,这些 PCI Agent 设备不会转发这些配置请求。

当 CONFIG\_ADDRESS 寄存器的 Bus Number 字段为 0 时,处理器对 CONFIG\_DATA 寄存器操作时,H OST 主桥将直接产生 Type 00h 配置请求,挂接在 PCI 总线 0 上的某个设备将通过 ID 译码接收这个 Type 00h 配置请求,并对配置寄存器进行读写操作。如果 PCI 总线上没有设备接收这个 Type 00h 配置请求,将引发 Master Abort,详情见 PCI 总线规范,本节对此不做进一步说明。

如果 CONFIG\_ADDRESS 寄存器的 Bus Number 字段为 n(n≠0), 即访问的 PCI 设备不是直接挂接在 PCI 总线 0 上的, 此时 HOST 主桥对 CONFIG\_DATA 寄存器操作时, 将产生 Type 01h 配置请求, PCI 总线 0 将遍历所有在这条总线上的 PCI 桥, 确定由哪个 PCI 桥接收这个 Type 01h 配置请求。

如果 n 大于等于某个 PCI 桥的 Secondary Bus Number 寄存器,而且小于等于 Subordinate Bus numbe r 寄存器,那么这个 PCI 桥将接收在当前 PCI 总线上的 Type 01 配置请求,并采用以下规则进行递归处理。

#### (1) 开始。

- (2) 遍历当前 PCI 总线的所有 PCI 桥。
- (3) 如果 n 等于某个 PCI 桥的 Secondary Bus Number 寄存器,说明这个 Type 01 配置请求的目标设备直接连接在该 PCI 桥的 Secondary bus 上。此时 PCI 桥将 Type 01 配置请求转换为 Type 00h 配置请求,并将这个配置请求发送到 PCI 桥的 Secondary Bus 上,Secondary Bus 上的某个设备将响应这个 Type 00h 配置请求,并与 HOST 主桥进行配置信息的交换,转(5)。
- (4) 如果 n 大于 PCI 桥的 Secondary Bus Number 寄存器,而且小于等于 PCI 桥的 Subordinate Bus number 寄存器,说明这个 Type 01 配置请求的目标设备不与该 PCI 桥的 Secondary Bus 直接相连,但是由这个 PCI 桥下游总线上的某个 PCI 桥管理。此时 PCI 桥将首先认领这个 Type 01 配置请求,并将其转发到 Secondary Bus,转(2)。

#### (5) 结束。

下文将举例说明 PCI 总线配置请求的转换原则,并以图 2-8 为例说明处理器如何访问 PCI 设备 01 和 PCI 设备 31 的配置空间。PCI 设备 01 直接与 HOST 主桥相连,因此 HOST 主桥可以使用 Type 00h 配置请求访问该设备。

而 HOST 主桥需要经过多级 PCI 桥才能访问 PCI 设备 31,因此 HOST 主桥需要首先使用 Type 01h 配置请求,之后通过 PCI 桥 1、2 和 3 将 Type 01h 配置请求转换为 Type 00h 配置请求,最终访问 PCI 设备 3 1。

## 1 PCI 设备 01

这种情况较易处理,当 HOST 处理器访问 PCI 设备 01 的配置空间时,发现 PCI 设备 01 与 HOST 主桥直接相连,所以将直接使用 Type 00h 配置请求访问该设备的配置空间,具体步骤如下。

首先 HOST 处理器将 CONFIG\_ADDRESS 寄存器的 Enable 位置 1, Bus Number 号置为 0, 并对该寄存器的 Device、Function 和 Register Number 字段赋值。当处理器对 CONFIG\_DATA 寄存器访问时,HOS T 主桥将存放在 CONFIG\_ADDRESS 寄存器中的数值,转换为 Type 00h 配置请求,并发送到 PCI 总线 0上,PCI 设备 01 将接收这个 Type 00h 配置请求,并与处理器进行配置信息交换。

## 2 PCI 设备 31

HOST 处理器对 PCI 设备 31 进行配置读写时,需要通过 HOST 主桥、PCI 桥 1、2 和 3,最终到达 PCI 设备 31。

当处理器访问 PCI 设备 31 时,首先将 CONFIG\_ADDRESS 寄存器的 Enable 位置 1,Bus Number 字段 置为 3,并对 Device、Function 和 Register Number 字段赋值。之后当处理器对 CONFIG\_DATA 寄存器 进行读写访问时,HOST 主桥、PCI 桥 1、2 和 3 将按照以下步骤进行处理,最后 PCI 设备 31 将接收这个配置请求。

- (1) HOST 主桥发现 Bus Number 字段的值为 3,该总线号并不是与 HOST 主桥直接相连的 PCI 总线的 B us Number, 所以 HOST 主桥将处理器对 CONFIG\_DATA 寄存器的读写访问直接转换为 Type 01h 配置请求,并将这个配置请求发送到 PCI 总线 0 上。PCI 总线规定 Type 01h 配置请求只能由 PCI 桥负责处理。
- (2) 在 PCI 总线 0 上, PCI 桥 1 的 Secondary Bus Number 为 1 而 Subordinate Bus Number 为 3。而 1 < Bus Number <= 3,所以 PCI 桥 1 将接收来自 PCI 总线 0 的 Type 01h 配置请求,并将这个配置请求直接下推到 PCI 总线 1。
- (3) 在 PCI 总线 1 上, PCI 桥 2 的 Secondary Bus Number 为 2 而 Subordinate Bus Number 为 3。而 1 < Bus Number <= 3,所以 PCI 桥 2 将接收来自 PCI 总线 0 的 Type 01h 配置请求,并将这个配置请求直接下推到 PCI 总线 2。
- (4) 在 PCI 总线 2 上,PCI 桥 3 的 Secondary Bus Number 为 3,因此 PCI 桥 3 将"来自 PCI 总线 2 的 Ty pe 01h 配置请求"转换为 Type 00h 配置请求,并将其下推到 PCI 总线 3。PCI 总线规定,如果 PCI 桥的 S econdary Bus Number 与 Type 01h 配置请求中包含的 Bus Number 相同时,该 PCI 桥将接收的 Type 01h 配置请求转换为 Type 00h 配置请求,然后再发向其 Secondary Bus。
- (5) 在 PCI 总线 3 上,有两个设备 PCI 设备 31 和 PCI 设备 32。在这两个设备中,必然有一个设备将要响应这个 Type 00h 配置请求,从而完成整个配置请求周期。本篇在第 2.4.1 节中,讨论了究竟是 PCI 设备 3 1 还是 PCI 设备 32 接收这个配置请求,这个问题涉及 PCI 总线如何分配 PCI 设备使用的设备号。

## 2.4.3 PCI 总线树 Bus 号的初始化

在一个处理器系统中,每一个 HOST 主桥都推出一颗 PCI 总线树。在一颗 PCI 总线树中有多少个 PCI 桥(包括 HOST 主桥),就含有多少条 PCI 总线。系统软件在遍历当前 PCI 总线树时,需要首先对这些 PCI 总线进行编号,即初始化 PCI 桥的 Primary、Secondary 和 Subordinate Bus Number 寄存器。

在一个处理器系统中,一般将与 HOST 主桥直接相连的 PCI 总线被命名为 PCI 总线 0。然后系统软件使用 DFS(Depth First Search)算法,依次对其他 PCI 总线进行编号。值得注意的是,与 HOST 主桥直接相连的 PCI 总线,其编号都为 0,因此当处理器系统中存在多个 HOST 主桥时,将有多个编号为 0 的 PCI 总线,但是这些编号为 0 的 PCI 总线分属不同的 PCI 总线域,其含义并不相同。

在一个处理器系统中,PCI 总线树的结构如图 2-13 所示。当然在一个实际的处理器系统中,很少会出现这样复杂的 PCI 总线树结构,本节采用这个结构的目的是便于说明 PCI 总线号的分配过程。



图 2-13 PCI 总线树结构

在 PCI 总线中,系统软件使用深度优先 DFS 算法对 PCI 总线树进行遍历,DFS 算法和广度优先 BFS(Bre adth First Search)算法是遍历树型结构的常用算法。与 BFS 算法相比,DFS 算法的空间复杂度较低,因此绝大多数系统系统在遍历 PCI 总线树时,都使用 DFS 算法而不是 BFS 算法。

DFS 是搜索算法的一种,其实现机制是沿着一颗树的深度遍历各个节点,并尽可能深地搜索树的分支,DFS 的算法为线性时间复杂度,适合对拓扑结构未知的树进行遍历。在一个处理器系统的初始化阶段,PCI 总线树的拓扑结构是未知的,适合使用 DFS 算法进行遍历。下文以图 2-13 为例,说明系统软件如何使用 DFS 算法,分配 PCI 总线号,并初始化 PCI 桥中的 Primary Bus Number、Secondary Bus Number 和 Subordinate Bus number 寄存器。所谓 DFS 算法是指按照深度优先的原则遍历 PCI 胖树,其步骤如下。

- (1) HOST 主桥扫描 PCI 总线 0 上的设备。系统软件首先忽略所有这条总线上的 PCI Agent 设备,因为在 这些设备之下不会挂接新的 PCI 总线。例如 PCI 设备 01 下不可能挂接新的 PCI 总线。
- (2) HOST 主桥首先发现 PCI 桥 1,并将 PCI 桥 1 的 Secondary Bus 命名为 PCI 总线 1。系统软件将初始 化 PCI 桥 1 的配置空间,将 PCI 桥 1 的 Primary Bus Number 寄存器赋值为 0,而将 Secondary Bus N umber 寄存器赋值为 1,即 PCI 桥 1 的上游 PCI 总线号为 0,而下游 PCI 总线号为 1。
- (3) 扫描 PCI 总线 1,发现 PCI 桥 2,并将 PCI 桥 2 的 Secondary Bus 命名为 PCI 总线 2。系统软件将初始化 PCI 桥 2 的配置空间,将 PCI 桥 2 的 Primary Bus Number 寄存器赋值为 1,而将 Secondary Bus Number 寄存器赋值为 2。
- (4) 扫描 PCI 总线 2, 发现 PCI 桥 3, 并将 PCI 桥 3 的 Secondary Bus 命名为 PCI 总线 3。系统软件将初始化 PCI 桥 3 的配置空间,将 PCI 桥 3 的 Primary Bus Number 寄存器赋值为 2, 而将 Secondary Bus Number 寄存器赋值为 3。
- (5) 扫描 PCI 总线 3, 没有发现任何 PCI 桥, 这表示 PCI 总线 3 下不可能有新的总线, 此时系统软件将 PCI 桥 3 的 Subordinate Bus number 寄存器赋值为 3。系统软件在完成 PCI 总线 3 的扫描后, 将回退到 PCI 总线 3 的上一级总线, 即 PCI 总线 2, 继续进行扫描。

- (6) 在重新扫描 PCI 总线 2 时,系统软件发现 PCI 总线 2 上除了 PCI 桥 3 之外没有发现新的 PCI 桥,而 PCI 桥 3 之下的所有设备已经完成了扫描过程,此时系统软件将 PCI 桥 2 的 Subordinate Bus number 寄存器赋值为 3。继续回退到 PCI 总线 1。
- (7) PCI 总线 1 上除了 PCI 桥 2 外,没有其他桥片,于是继续回退到 PCI 总线 0,并将 PCI 桥 1 的 Subor dinate Bus number 寄存器赋值为 3。
- (8) 在 PCI 总线 0 上,系统软件扫描到 PCI 桥 4,则首先将 PCI 桥 4 的 Primary Bus Number 寄存器赋值为 0,而将 Secondary Bus Number 寄存器赋值为 4,即 PCI 桥 1 的上游 PCI 总线号为 0,而下游 PCI 总线号为 4。
- (9) 系统软件发现 PCI 总线 4 上没有任何 PCI 桥,将结束对 PCI 总线 4 的扫描,并将 PCI 桥 4 的 Subordi nate Bus number 寄存器赋值为 4,之后回退到 PCI 总线 4 的上游总线,即 PCI 总线 0 继续进行扫描。
- (10) 系统软件发现在 PCI 总线 0 上的两个桥片 PCI 总线 0 和 PCI 总线 4 都已完成扫描后,将结束对 PCI 总线的 DFS 遍历全过程。

从以上算法可以看出,PCI 桥的 Primary Bus 和 Secondary Bus 号的分配在遍历 PCI 总线树的过程中从上向下分配,而 Subordinate Bus 号是从下向上分配的,因为只有确定了一个 PCI 桥之下究竟有多少条 PCI 总线后,才能初始化该 PCI 桥的 Subordinate Bus 号。

## 2.4.4 PCI 总线 Device 号的分配

一条 PCI 总线会挂接各种各样的 PCI 设备,而每一个 PCI 设备在 PCI 总线下具有唯一的设备号。系统软件通过总线号和设备号定位一个 PCI 设备之后,才能访问这个 PCI 设备的配置寄存器。值得注意的是,系统软件使用"地址寻址方式"访问 PCI 设备的存储器和 I/O 地址空间,这与访问配置空间使用的"ID 寻址方式"不同。

PCI 设备的 IDSEL 信号与 PCI 总线的 AD[31:0]信号的连接关系决定了该设备在这条 PCI 总线的设备号。如上文所述,每一个 PCI 设备都使用独立的 IDSEL 信号,该信号将与 PCI 总线的 AD[31:0]信号连接,ID SEL 信号的含义见第 1.2.2 节。

在此我们简要回顾 PCI 的配置读写事务使用的时序。如图 1-3 所示,PCI 总线事务由一个地址周期加若干个数据周期组成。在进行配置读写请求总线事务时,C/BE#信号线的值在地址周期中为 0x1010 或者为 0x 1011,表示当前总线事务为配置读或者配置写请求。此时出现在 AD[31:0]总线上的值并不是目标设备的 PCI 总线地址,而是目标设备的 ID 号,这与 PCI 总线进行 I/O 或者存储器请求时不同,因为 PCI 总线使用 ID 号而不是 PCI 总线地址对配置空间进行访问。

如图 2-12 所示,在配置读写总线事务的地址周期中,AD[10:0]信号已经被 Function Number 和 Register Number 使用,因此 PCI 设备的 IDSEL 只能与 AD[31:11]信号连接。

认真的读者一定可以发现在 CONFIG\_ADDRESS 寄存器中 Device Number 字段一共有 5 位可以表示 32 个设备,而 AD[31:11]只有 21 位,显然在这两者之间无法建立一一对应的映射关系。因此在一条 PCI 总线上如果有 21 个以上的 PCI 设备,那么总是有几个设备无法与 AD[31:11]信号线连接,从而 PCI 总线无法访问这些设备。因为 PCI 总线在配置请求的地址周期中,只能使用第 31~11 这些 AD 信号,所以在一条总线上最多也只能挂接 21 个 PCI 设备。这 21 个设备可能是从 0 到 20,也可能是从 11 到 31 排列。从而系统软件在遍历 PCI 总线时,还是需要从 0 到 31 遍历整条 PCI 总线。

在实际的应用中,一条 PCI 总线能够挂接 21 个设备已经足够了,实际上由于 PCI 总线的负载能力有限,即便总线频率为 33MHz 的情况下,在一条 PCI 总线中最多也只能挂接 10 个负载,一条 PCI 总线所能挂接的负载详见表 1-1。AD 信号线与 PCI 设备 IDSEL 线的连接关系如图 2-14 所示。



PCI 总线推荐了一种 Device Number 字段与 AD[31:16]之间的映射关系。其中 PCI 设备 0 与 Device Number 字段的 0b00000 对应; PCI 设备 1 与 Device Number 字段的 0b00001 对应,并以此类推,PCI 设备 15 与 Device Number 字段的 0b01111 对应。

在这种映射关系之下,一条 PCI 总线中,与信号线 AD16 相连的 PCI 设备其设备号为 0;与信号线 AD17 相连的 PCI 设备其设备号为 1;以此类推,与信号线 AD31 相连的 PCI 设备其设备号为 15。在 Type 00h 配置请求中,设备号并没有像 Function Number 和 Register Number 那样以编码的形式出现在 AD 总线上,而是与 AD 信号——对应,如图 2-12 所示。

这里有一个原则需要读者注意,就是对 PCI 设备的配置寄存器进行访问时,一定要有确定的 Bus Number、Device Number、Function Number 和 Register Number,这"四元组"缺一不可。在 Type 00h 配置请求中,Device Number 由 AD[31:11]信号线与 PCI 设备 IDSEL 信号的连接关系确定; Function Number 保存在 AD[10:8]字段中; 而 Register Number 保存在 AD[7:0]字段中; 在 Type 01h 配置请求中,也有完整的四元组信息。

- [1] 此时 PCI 桥作为一个 PCI 设备,接收访问其配置空间的读写请求。
- [2] 最终 Type 01h 配置请求将会被转换为 Type 00h 配置请求, 然后访问 PCI Agent 设备。
- [3] Type 01h 配置头信息存在于 PCI 总线事务的地址周期中。
- [4] PCI 桥根据 Subordinate Bus Number 和 Secondary Bus Number 寄存器,决定是否接收当前配置请求。

# 2.5 非透明 PCI 桥

发布时间: 2013-04-08 14:09:12

技术类别:接口电路 个人分类:浅谈 PCIe 体系结构

PCI 桥规范定义了透明桥的实现规则,本篇在第 2.3.1 节中详细介绍了这种桥片。通过透明桥,处理器系统可以以 HOST 主桥为根节点,建立一颗 PCI 总线树,在这个树上的 PCI 设备共享同一个 PCI 总线域上的地址空间。

但是在某些场合下 PCI 透明桥并不适用。在图 2-15 所示的处理器系统中存在两个处理器,此时使用 PCI 桥 1 连接处理器 2 并不利于整个处理器系统的配置与管理。我们假定 PCI 总线使用 32 位地址空间,而处理器 1 和处理器 2 所使用的存储器大小都为 2GB,同时我们假定处理器 1 和处理器 2 使用的存储器都可以被 PCI 设备访问。

此时处理器 1 和 2 使用的存储器空间必须映射到 PCI 总线的地址空间中,而 32 位的 PCI 总线只能提供 4 GB 地址空间,此时 PCI 总线 x0 的地址空间将全部被处理器 1 和 2 的存储器空间占用,而没有额外的空间分配给 PCI 设备。



此外有些处理器不能作为 PCI Agent 设备,因此不能直接连接到 PCI 桥上,比如 x86 处理器就无法作为 PCI Agent 设备,因此使用 PCI 透明桥无法将两个 x86 处理器直接相连。如果处理器 2 有两个以上的 PCI 接口,其中一个可以与 PCI 桥 1 相连(此时处理器 2 将作为 PCI Agent 设备),而另一个作为 HOST 主桥 y

连接 PCI 设备。此时 HOST 主桥 y 挂接的 PCI 设备将无法被处理器 1 直接访问。

使用透明桥也不便于解决处理器 1 与处理器 2 间的地址冲突,如图 2-15 所示的处理器系统,如果处理器 1 和 2 都将各自的存储器映射到 PCI 总线地址空间中,有可能会出现地址冲突。虽然 PowerPC 处理器可以使用 Inbound 寄存器,将存储器地址空间映射到不同的 PCI 总线地址空间中,但是不是所有的处理器都具有这种映射机制。许多处理器的存储器地址与 PCI 总线地址使用了"简单相等"这种映射方法,如果 PCI 总线连接了两个这样的处理器,将不可避免地出现 PCI 总线地址的映射冲突。

采用非透明桥将有效解决以上这些问题,非透明桥并不是 PCI 总线定义的标准桥片,但是这类桥片在连接两个处理器系统中得到了广泛的应用。一个使用非透明桥连接两个处理器系统的实例如图 2-16 所示。



图 2-16 使用 PCI 非透明桥连接两个处理器系统

使用非透明 PCI 桥可以方便地连接两个处理器系统。从上图中我们可以发现非透明桥可以将 PCI 总线 x 域 与 PCI 总线 y 域进行隔离。值得注意的是,非透明 PCI 桥的作用是对不同 PCI 总线域地址空间进行隔离, 而不是隔离存储器域地址空间。而 HOST 主桥的作用才是将存储器域与 PCI 总线域进行隔离。

非透明 PCI 桥可以连接两条独立的 PCI 总线,一条被称为 Secondary PCI 总线,另一条被称为 Primary PCI 总线,但是这两条总线没有从属关系,两边是对等的[1]。从处理器 x 的角度上看,与非透明 PCI 桥右 边连接的总线叫 Secondary PCI 总线;而从处理器 y 的角度上看,非透明 PCI 桥左边连接的总线叫 Seco ndary PCI 总线。

HOST 处理器 x 和 PCI 设备可以通过非透明 PCI 桥,直接访问 PCI 总线 y 域的地址空间,并通过 HOST 主桥 y 与访问存储器 y; HOST 处理器 y 和 PCI 设备也可以通过非透明 PCI 桥,直接访问 PCI 总线 x 域的 地址空间,并通过 HOST 主桥 x 访问存储器 x。为此非透明 PCI 桥需要对分属不同 PCI 总线域的地址空间 进行转换。

目前有许多厂商可以提供非透明 PCI 桥的芯片,在具体实现上各有差异,但是其基本原理类似,下文以 In tel 21555 为例说明非透明 PCI 桥。值得注意的是,在 PCIe 体系结构中,也存在非透明 PCI 桥的概念。

## 2.5.1 Intel 21555 中的配置寄存器

Intel 21555 非透明 PCI 桥源于 DEC21554[2], 并在此基础上做了一些改动。Intel 21555 桥片与其他透明 桥在系统中的位置相同。如图 2-16 所示,这个桥片一边与 Primary PCI 总线相连,另一边与 Secondary PCI 总线相连。

在 Intel 21555 桥片中,包含两个 PCI 设备配置空间,分别是 Primary PCI 总线配置空间和 Secondary PCI 总线配置空间,处理器可以使用 Type 00h 配置请求访问这些配置空间。在大多数情况之下,在 Prim ary PCI 总线上的 HOST 处理器管理 Primary PCI 配置空间;在 Secondary PCI 总线上的 HOST 处理器 管理 Secondary PCI 配置空间[3]。

在 Intel 21555 桥片中,还有一组私有寄存器 CSR(Control and Status Register),系统软件使用这组寄 存器对非透明桥进行管理并获得桥片的一些信息,这组寄存器可以被映射成为 PCI 总线的存储器地址空间 或者 I/O 地址空间。

本章仅介绍 Primary PCI 总线这一边的配置寄存器,Secondary PCI 总线的配置寄存器虽然与 Primary PCI 总线的这些寄存器略有不同,但是基本对等,因此本节对此不做介绍。Primary PCI 总线的主要寄存器如表 2-6 所示。

表 2-6 Primary PCI 总线的配置寄存器

| Offset                                        | offset 寄存器                                    |                 | 复位值         |  |  |
|-----------------------------------------------|-----------------------------------------------|-----------------|-------------|--|--|
| 0x13~0x10                                     | Primary CSR and Memory 0 BAR                  | BARO            | 0x0000-0000 |  |  |
| 0x17~0x14                                     | Primary CSR I/O BAR                           | BAR1            | 0x0000-0001 |  |  |
| 0x18~0x18                                     | Downstream Memory 1 BAR                       | BAR2            | 0x0000-0000 |  |  |
| 0x1F~0x1C                                     | Downstream Memory 2 BAR                       | BAR3            | 0x0000-0000 |  |  |
| 0x23~0x20                                     | Downstream Memory 3 BAR                       | BAR4            | 0x0000-0000 |  |  |
| 0x27~0x24                                     | Downstream Memory 3 Upper 32 Bits             | BAR5            | 0x0000-0000 |  |  |
| 0x97~0x94                                     | Downstream Memory 0 Translated<br>Base        | None            | 不确定         |  |  |
| 0x9B~0x98                                     | Downstream I/O or Memory 1<br>Translated Base | None            | 不确定         |  |  |
| 0x9F~0x9C                                     | Downstream Memory 2 Translated<br>Base        | Translated None |             |  |  |
| 0xA3~0xA0 Downstream Memory 3 Translated Base |                                               | None            | 不确定         |  |  |

从表 2-6 中,我们可以发现 Primary PCI 总线的这些配置寄存器共分为两组,一组寄存器与 PCI 设备的配置寄存器的 BAR0~5 对应,这些寄存器与标准 PCI 配置寄存器 BAR0~5 的功能相同;另一组寄存器是 Tr anslated Base 寄存器,这组寄存器的主要作用是将来自 Primary PCI 总线的数据访问转换到 Secondary PCI 总线。

其中 BAR0~5 寄存器在系统初始化时由 Primary PCI 总线上的 HOST 处理器进行配置,配置过程与 PCI 总线上的普通设备完全相同。只是 Intel 21555 规定,BAR0 只能映射为 32 位存储器空间。

CSR 寄存器可以根据需要映射在 BAR0 空间中,此时 BAR0 空间最小为 4KB。CSR 寄存器也可以根据需要使用 BAR1 寄存器映射为 I/O 地址空间,同时 BAR1 寄存器还可以映射其他 I/O 空间; BAR2~3 只能映射为 32 位存储器地址空间; 而 BAR4~5 用来映射 64 位的存储器地址空间。

对于 Primary PCI 总线,所有 BAR0~5 寄存器映射的地址空间都将占用 Primary PCI 总线域,然而这些地址空间中所对应的数据并不在 Primary PCI 总线域中,而是在 Secondary PCI 总线域中。Translated Base 寄存器实现不同 PCI 总线域地址空间的转换,Intel 21555将不同 PCI 总线域地址空间的转换过程称为"地址翻译"。

Intel 21555 支持两种地址翻译方法,一个是直接地址翻译,一个是查表翻译。Primary PCI 总线的 BAR 空间只支持直接地址翻译,而 Secondary PCI 总线的 Memory 2 BAR 空间支持查表翻译,本节仅介绍直接地址翻译方法,对查表翻译有兴趣的读者请阅读 Intel 21555 的数据手册[4]。直接地址翻译过程如图 2-1 7 所示。



当 Primary PCI 总线对非透明桥 21555 的 BAR0~5 地址空间进行数据请求时,这个数据请求将被转换为 对 Secondary PCI 总线的数据请求。Translated Base 寄存器将完成这个地址翻译过程,下节将结合实例说明这个直接地址翻译过程。

## 2.5.2 通过非透明桥片进行数据传递

下文以图 2-16 中处理器 x 访问处理器 y 存储器地址空间的实例,说明非透明桥 21555 如何将 PCI 总线 x 域与 PCI 总线 y 域联系在一起。

处理器 x 需要访问处理器 y 的存储器空间之前,需要做一些必要的准备工作。

- (1) 首先确定由哪一个 BAR 寄存器空间映射处理器 y 的存储器地址空间。本节假定使用 BAR2 寄存器映射处理器 y 的存储器地址空间。
- (2) BAR2 寄存器使用 Downstream Memory 2 Translated Base 寄存器,将来自 Primary PCI 总线的访问转换为对 Secondary PCI 总线地址空间的访问。其中 Downstream Memory 2 Translated Base 寄存器可以由处理器 x 或者处理器 y 根据需要进行设置。

- (1) 首先处理器 x 访问在处理器 x 域中, 且与非透明桥的 BAR2 空间相对应的存储器地址空间。
- (2) HOST 主桥将进行存储器域到 PCI 总线域的转换,并将这个请求发送到 Primary PCI 总线上。
- (3) 非透明桥发现这个数据请求发向 BAR2 地址空间,则接收这个数据请求,并在桥片中暂存这个数据请求。
- (4) 非透明桥根据 Downstream Memory 2 Translated Base 寄存器的内容,按照图 2-17 所示的规则进行地址转换。假设 Downstream Memory 2 Translated Base 寄存器的基地址被预先设置为 0x1000-0000,大小为 256MB(这个物理地址属于处理器 y 的主存储器地址空间)。

- (5) 经过非透明桥的转换后,这个数据请求将穿越非透明桥,从 Primary PCI 总线域进入 Secondary PCI 总线域,然后访问处理器 v 的基地址为 0x1000-0000 的存储器区域。
- (6) 处理器 y 的 HOST 主桥接收这个存储器访问请求,并最终将数据请求发向处理器 y 的存储器中。



非透明桥 21555 除了可以支持存储器到存储器之间的数据传递,还支持 PCI 总线域到存储器域,以及 PCI 总线域之间的数据传递,此外非透明桥 21555 还可以通过 I2O 和 Doorbell 寄存器进行 Primary PCI 总线与 Secondary PCI 总线之间的中断信号传递。本节对这部分内容不做进一步介绍。

非透明桥有效解决了使用 PCI 总线连接两个处理器存在的问题,因而得到了广泛的应用。在 PCIe 体系结构中,也存在非透明 PCI 桥的概念。如在 PLX 的 Switch 芯片中,各个端口都可以设置为非透明模式,

## 2.6 小结

本章介绍了在 PCI 总线中使用的桥,包括 HOST 主桥和 PCI 桥,并较为详细介绍了如何使用这些桥访问 PCI 设备的配置空间。

其中 HOST 主桥并不在 PCI 总线规范的约束范围内,不同的处理器可以根据需要设计出不同的 HOST 主桥。本章更加侧重介绍 PowerPC 处理器使用的 HOST 主桥,在该主桥的设计中,提出了许多新的概念,并极大促进了 PCI 总线的发展,在这个桥片中出现的许多新的思想被 PCI V3.0 总线规范采纳。

在 PowerPC 处理器的 HOST 主桥中,明确了存储器域与 PCI 总线域的概念。而区分存储器域与 PCI 总线域也是本章的书写重点,本书将始终强调这两个域的不同。有些处理器系统并没有明确区分这两个域的差别,因此许多读者忽略了 PCI 总线域的存在,并错误地认为 PCI 总线域是存储器域的一部分。

在本章中,还重点介绍了 PCI 桥的实现机制。在许多较为简单处理器系统中,并不包含 PCI 桥,但是读者仍然需要深入理解 PCI 桥这一重要概念。深入理解 PCI 桥的运行机制,是理解 PCI 体系结构的重要基础。

- [1] 有些非透明桥,如 DEC21554的两边并不是完全对等的,尤其是在处理 64位地址空间时,本文对此不做详细说明。
- [2] DEC21554 是 Digital 公司的产品。
- [3] Intel 21555 非透明桥片两边的 HOST 处理器都可以访问 Primary 和 Secondary 总线的配置寄存器。
- [4] 多数半导体厂商提供两类芯片手册,分别是 Datasheet 和 User manual。其中 Datasheet 偏重硬件电 气特性,User Manual 侧重芯片使用原理。

# 第3章 PCI 总线的数据交换

发布时间: 2013-04-09 18:01:45

技术类别:接口电路 个人分类:浅谈 PCIe 体系结构

PCI Agent 设备之间,以及 HOST 处理器和 PCI Agent 设备之间可以使用存储器读写和 I/O 读写等总线事务进行数据传送。在大多数情况下,PCI 桥不直接与 PCI 设备或者 HOST 主桥进行数据交换,PCI 桥仅转发来自 PCI Agent 设备或者 HOST 主桥的数据。

PCI Agent 设备间的数据交换,并不是本章讨论的重点。本章更侧重讲述 PCI Agent 设备使用 DMA 机制读写主存储器的数据,以及 HOST 处理器如何访问 PCI 设备的 BAR 空间。本章还使用了一定的篇幅讨论在 PCI 总线中与 Cache 相关的总线事务,并在最后一节介绍预读机制。

# 3.1 PCI 设备 BAR 空间的初始化

发布时间: 2013-04-09 18:15:01

技术类别: 接口电路 个人分类: 浅谈 PCIe 体系结构

在 PCI Agent 设备进行数据传送之前,系统软件需要初始化 PCI Agent 设备的 BAR0~5 寄存器和 PCI 桥的 Base、Limit 寄存器。系统软件使用 DFS 算法对 PCI 总线进行遍历时,完成这些寄存器的初始化,即分配这些设备在 PCI 总线域的地址空间。当这些寄存器初始化完毕后,PCI 设备可以使用 PCI 总线地址进行数据传递。

值得注意的是,PCI Agent 设备的 BAR0~5 寄存器和 PCI 桥的 Base 寄存器保存的地址都是 PCI 总线地址。而这些地址在处理器系统的存储器域中具有映像,如果一个 PCI 设备的 BAR 空间在存储器域中没有映像,处理器将不能访问该 PCI 设备的 BAR 空间。

如上文所述,处理器通过 HOST 主桥将 PCI 总线域与存储器域隔离。当处理器访问 PCI 设备的地址空间时,需要首先访问该设备在存储器域中的地址空间,并通过 HOST 主桥将这个存储器域的地址空间转换为 PCI 总线域的地址空间之后,再使用 PCI 总线事务将数据发送到指定的 PCI 设备中。

PCI 设备访问存储器域的地址空间,即进行 DMA 操作时,也是首先访问该存储器地址空间 所对应的 PCI 总线地址空间,之后通过 HOST 主桥将这个 PCI 总线地址空间转换为存储器 地址空间,再由 DDR 控制器对存储器进行读写访问。

不同的处理器系统采用不同的机制实现存储器域和 PCI 总线域的转换。如 PowerPC 处理器 使用 Outbound 寄存器组实现存储器域到 PCI 总线域间的转换,并使用 Inbound 寄存器组实现 PCI 总线域到存储器域间的转换。

而 x86 处理器没有这种地址空间域的转换机制,因此从 PCI 设备的角度上看,PCI 设备可以直接访问存储器地址;从处理器的角度上看,处理器可以直接访问 PCI 总线地址空间。但是读者需要注意,在 x86 处理器的 HOST 主桥中仍然有存储器域与 PCI 总线域这个概念。

只是在 x86 处理器的 HOST 主桥中,存储器域的存储器地址与 PCI 总线地址相等,这种"简单相等"也是一种映射关系。

## 3.1.1 存储器地址与 PCI 总线地址的转换

下文根据 PowerPC 和 x86 处理器的主桥,抽象出一个虚拟的 HOST 主桥,并以此为例讲述 PCI Agent 设备之间,以及 PCI Agent 设备与主存储器间的数据传送过程。

我们假设在一个 32 位处理器中, 其存储器域的 0xF000-0000~0xF7FF-FFFF(共 128MB)这段物理地址空间与 PCI 总线的地址空间存在映射关系。

当处理器访问这段存储器地址空间时,HOST 主桥将会认领这个存储器访问,并将这个存储器访问使用的物理地址空间转换为 PCI 总线地址空间,并与 0x7000-0000~0x77FF-FFF 这段 PCI 总线地址空间对应。

为简化起见,我们假定在存储器域中只映射了 PCI 设备的存储器地址空间,而不映射 PCI 设备的 I/O 地址空间。而 PCI 设备的 BAR 空间使用 0x7000-0000~0x77FF-FFFF 这段 PCI 总线域的存储器地址空间。

在这个 HOST 主桥中,存储器域与 PCI 总线域的对应关系如图 3-1 所示。



图 3-1 存储器域与 PCI 总线域的映射关系

当 PCI 设备使用 DMA 机制,访问存储器域地址空间时,处理器系统同样需要将存储器域的地址空间反向映射到 PCI 总线地址空间。假设在一个处理器系统中,如果主存储器大小为 2 GB,其在存储器域的地址范围为 0x0000-0000~0x7FFF-FFF,而这段地址在 PCI 总线域中对应的"PCI 总线地址空间"为 0x8000-0000~0xFFFF-FFF。

因此 PCI 设备进行 DMA 操作时,必须使用 0x8000-0000~0xFFFF-FFFF 这段 PCI 总线域的地址,HOST 主桥才能认领这个 PCI 总线事务,并将这个总线事务使用的 PCI 总线地址转换为存储器地址,并与 0x0000-0000~0x7FFF-FFFF 这段存储器区域进行数据传递。

在一个实际的处理器系统中,很少有系统软件采用这样的方法,实现存储器域与 PCI 总线域之间的映射,"简单相等"还是最常用的映射方法。本章采用图 3-1 的映射关系,虽然增加了映射复杂度,却便于读者深入理解存储器域到 PCI 总线域之间的映射关系。下文将以这种映射关系为例,详细讲述 PCI 设备 BAR0~5 寄存器的初始化。

## 3.1.2 PCI 设备 BAR 寄存器和 PCI 桥 Base、Limit 寄存器的初始化

PCI 桥的 Base、Limit 寄存器保存"该桥所管理的 PCI 子树"的存储器或者 I/O 空间的基地址和长度。值得注意的是,PCI 桥也是 PCI 总线上的一个设备,在其配置空间中也有 BAR 寄存器,本节不对 PCI 桥 BAR 寄存器进行说明,因为在多数情况下透明桥并不使用其内部的BAR 寄存器。下文以图 3-2 所示的处理器系统为例说明上述寄存器的初始化过程,该处理器系统使用的存储器域与 PCI 总线域的映射关系如图 3-1 所示。



在 PCI 设备的 BAR 寄存器中,包含该设备使用的 PCI 总线域的地址范围。在 PCI 设备的配置空间\*\*有 6 个 BAR 寄存器,因此一个 PCI 设备最多可以使用 6 组 32 位的 PCI 总线地址空间,或者 3 组 64 位的 PCI 总线地址空间。这些 BAR 空间可以保存 PCI 总线域的存储器地址空间或者 I/O地址空间,目前多数 PCI 设备仅使用存储器地址空间。而在通常情况下,一个 PCI 设备使用 2 到 3 个 BAR 寄存器就足够了。

为简化起见,我们首先假定在图 3-2 中所示的 PCI 总线树中,所有 PCI Agent 设备只使用了 BAR0 寄存器,其申请的数据空间大小为 16M 字节(即 0x1000000 字节)而且不可预读,

而且 PCI 桥不占用 PCI 总线地址空间,即 PCI 桥不含有 BAR 空间。并且假定当前 HOST 主桥已经完成了对 PCI 总线树的编号。

根据以上假设,系统软件该 PCI 总线树的遍历过程如下所示。

- (1) 系统软件根据 DFS 算法,系统软件率先寻找到第一组 PCI 设备,分别为 PCI 设备 31 和 PCI 设备 32[1],并根据这两个 PCI 设备需要的 PCI 空间大小,从 PCI 总线地址空间中(0 x7000-0000~0x77FF-FFFF)为这两个 PCI 设备的 BAR0 寄存器分配基地址,分别为 0x700 0-0000 和 0x7100-0000。
- (2) 当系统软件完成 PCI 总线 3 下所有设备的 BAR 空间的分配后,将初始化 PCI 桥 3 的配置空间。这个桥片的 Memory Base 寄存器保存其下所有 PCI 设备使用的"PCI 总线域地址空间的基地址",而 Memory Limit 寄存器保存其下 PCI 设备使用的"PCI 总线域地址空间的大小"。系统软件将 Memory Base 寄存器赋值为 0x7000-0000,而将 Memory Limit 寄存器赋值为 0x200-0000。
- (3) 系统软件回朔到 PCI 总线 2, 并找到 PCI 总线 2 上的 PCI 设备 21, 并将 PCI 设备 21 的 BAR0 寄存器赋值为 0x7200-0000。
- (4) 完成 PCI 总线 2 的遍历后,系统软件初始化 PCI 桥 2 的配置寄存器,将 Memory Bas e 寄存器赋值为 0x7000-0000, Memory Limit 寄存器赋值为 0x300-0000。
- (5) 系统软件回朔到 PCI 总线 1,并找到 PCI 设备 11,并将这个设备的 BAR0 寄存器赋值 为 0x7300-0000。并将 PCI 桥 1 的 Memory Base 寄存器赋值为 0x7000-0000,Memory Limit 寄存器赋值为 0x400-0000。
- (6) 系统软件回朔到 PCI 总线 0,并在这条总线上发现另外一个 PCI 桥,即 PCI 桥 4。并使用 DFS 算法继续遍历 PCI 桥 4。首先系统软件将遍历 PCI 总线 4,并发现 PCI 设备 41 和 PCI 设备 42,并将这两个 PCI 设备的 BAR0 寄存器分别赋值为 0x7400-0000 和 0x7500-000 0。
- (7) 系统软件初始化 PCI 桥 4 的配置寄存器,将 Memory Base 寄存器赋值为 0x7400-000 0,Memory Limit 寄存器赋值为 0x200-0000。系统软件再次回到 PCI 总线 0,这一次系统软件没有发现新的 PCI 桥,于是将初始化这条总线上的所有 PCI 设备。
- (8) PCI 总线 0 上只有一个 PCI 设备, PCI 设备 01。系统软件将这个设备的 BAR0 寄存器 赋值为 0x7600-0000, 并结束整个 DFS 遍历过程。
- [1] HOST 主桥下的第一个桥片是 PCI 桥片 1,PCI 桥片 1 下的第一个桥片是 PCI 桥片 2,而 PCI 桥片 2 下的第一个桥片是 PCI 桥片 3,因而第一组 PCI 设备为 PCI 总线 3 下的 PCI 设备。不同的系统软件查找第一组 PCI 设备的方法不同,Linux 认为第一组 PCI 设备为 PCI 总线 0 下的 PCI 设备。

# 3.2 PCI 设备的数据传递

发布时间: 2013-04-17 13:51:52

技术类别:接口电路 个人分类:浅谈 PCIe 体系结构

PCI 设备的数据传递使用地址译码方式,当一个存储器读写总线事务到达 PCI 总线时,在这条总线上的所有 PCI 设备将进行地址译码,如果当前总线事务使用的地址在某个 PCI 设备的 BAR 空间中时,该 PCI 设备将使能 DEVSEL#信号,认领这个总线事务。

如果 PCI 总线上的所有设备都不能通过地址译码,认领这个总线事务时,这条总线的"负向译码"设备将认领这个总线事务,如果在这条 PCI 总线上没有"负向译码"设备,该总线事务的发起者将使用 Master Abort 总线周期结束当前 PCI 总线事务。

### 3.2.1 PCI 设备的正向译码与负向译码

如上文所示 PCI 设备使用"地址译码"方式接收存储器读写总线请求。在 PCI 总线中定义了两种"地址译码"方式,一个是正向译码,一个是负向译码。

我们仍以图 3-2 所示的处理器系统为例,说明数据传送使用的寻址方法。当 HOST 主桥通过存储器或者 I/O 读写总线事务访问其下所有 PCI 设备时,PCI 总线 0 下的所有 PCI 设备都将对出现在地址周期中的 PCI 总线地址进行译码。如果这个地址在某个 PCI 设备的 BAR空间中命中时,这个 PCI 设备将接收这个 PCI 总线请求。这个过程也被称为 PCI 总线的正向译码,这种方式也是大多数 PCI 设备所采用的译码方式。

但是在 PCI 总线上的某些设备,如 PCI-to-(E)ISA 桥并不使用正向译码接收来自 PCI 总线的请求,PCI-to-ISA 桥在处理器系统中的位置如图 1-1 所示。PCI 总线 0 上的总线事务在三个时钟周期后,没有得到任何 PCI 设备响应时(即总线请求的 PCI 总线地址不在这些设备的 BAR 空间中),PCI-to-ISA 桥将被动地接收这个数据请求。这个过程被称为 PCI 总线的负向译码。可以进行负向译码的设备也被称为负向译码设备。

在 PCI 总线中,除了 PCI-to-(E)ISA 桥可以作为负向译码设备,PCI 桥也可以作为负向译码设备,但是 PCI 桥并不是在任何时候都可以作为负向译码设备。在绝大多数情况下,PCI 桥无论是处理"来自上游总线",还是处理"来自下游总线"的总线事务时,都使用正向译码方式,但是在某些特殊应用中,PCI 桥也可以作为负向译码设备。

如笔记本在连接 Dock 插座时,也使用了 PCI 桥。因为在大多数情况下,笔记本与 Dock 插座是分离使用的,而且 Dock 插座上连接的设备多为慢速设备,此时用于连接 Dock 插座的 PCI 桥使用负向译码。Dock 插座在笔记本系统中的位置如图 3-3 所示。



图 3-3 Dock 插座与笔记本的连接关系

当笔记本与 Dock 建立连接之后,如果处理器需要访问 Dock 中的外部设备时, Dock 中的 P CI 桥将首先使用负向译码方式接收 PCI 总线事务,之后将这个 PCI 总线事务转发到 Dock 的 PCI 总线中,然后再访问相应的 PCI 设备。

在 Dock 中使用负向译码 PCI 桥的优点是,该桥管理的设备并不参与处理器系统对 PCI 总线的枚举过程。当笔记本插入到 Dock 之后,系统软件并不需要重新枚举 Dock 中的设备并为这些设备分配系统资源,而仅需要使用负向译码 PCI 桥管理好其下的设备即可,从而极大降低了 Dock 对系统软件的影响。

当 HOST 处理器访问 Dock 中的设备时,负向译码 PCI 桥,将首先接管这些存储器读写总 线事务,然后发送到 Dock 设备中。值得注意的是,在许多笔记本的 Dock 实现中,并没有使用负向译码 PCI 桥,而使用 PCI-to-ISA 桥。

PCI 总线规定使用负向译码的 PCI 桥,其 Base Class Code 寄存器为 0x06, Sub Class Code 寄存器为 0x04, 而 Interface 寄存器为 0x01; 使用正向译码方式的 PCI 桥的 Interface 寄存器为 0x00。系统软件(E2PROM)在初始化 Interface 寄存器时务必注意这个细节。

综上所述,在 PCI 总线中有两种负向译码设备,PCI-to-E(ISA)桥和 PCI 桥。但是 PCI 桥并不是在任何时候都是负向译码设备,只有 PCI 桥连接 Dock 插座时,PCI 桥的 Primary Bus 才使用负向译码方式。而这个 PCI 桥的 Secondary Bus 在接收 Dock 设备的请求时仍然使用正向译码方式。

PCI 桥使用的正向译码方式与 PCI 设备使用的正向译码方式有所不同。如图 3-4 所示,当一个总线事务是从 PCI 桥的 Primary Bus 到 Secondary Bus 时,PCI 桥使用的正向译码方式与 PCI 设备使用的方式类似。如果该总线事务使用的地址在 PCI 桥任意一个 Memory Base 窗口[1]命中时,该 PCI 桥将使用正向译码方式接收该总线事务,并根据实际情况决定是否将这个总线事务转发到 Secondary Bus。



图 3-4 PCI 桥使用的正向译码方式

当一个总线事务是从 PCI 桥的 Secondary Bus 到 Primary Bus 时,如果该总线事务使用的地址没有在 PCI 桥所有的 Memory Base 窗口命中时,表明当前总线事务不是访问该 PCI 桥管理的 PCI 子树中的设备,因此 PCI 桥将接收当前总线事务,并根据实际情况决定是否将这个总线事务转发到 Primary Bus。

以图 3-2 为例,当 PCI 设备 11 访问主存储器空间时,首先将存储器读写总线事务发送到 P CI 总线 1 上,而这个存储器地址显然不会在 PCI 总线 1 的任何 PCI 设备的 BAR 空间中,此时 PCI 桥 1 将认领这个 PCI 总线的数据请求,并将这个总线事务转发到 PCI 总线 0 上。最后 HOST 主桥将接收这个总线事务,并将 PCI 总线地址转换为存储器域的地址,与主存储器进行读写操作。

值得注意的是,PCI 总线并没有规定 HOST 主桥使用正向还是负向译码方式接收这个存储器读写总线事务,但是绝大多数 HOST 主桥使用正向译码方式接收来自下游的存储器读写总线事务。在 PowerPC 处理器中,如果当前存储器读写总线事务使用的地址在 Inbound 窗口内时,HOST 主桥将接收这个总线事务,并将其转换为存储器域的读写总线事务,与主存储器进行数据交换。

#### 3.3.2 处理器到 PCI 设备的数据传送

下文以图 3-2 所示的处理器系统为例,说明处理器向 PCI 设备 11 进行存储器写的数据传送过程。处理器向 PCI 设备进行读过程与写过程略有区别,因为存储器写使用 Posted 方式,而存储器读使用 Non-Posted 方式,但是存储器读使用的地址译码方式与存储器写类似,因此本节对处理器向 PCI 设备进行存储器读的过程不做进一步介绍。

PCI 设备 11 在 PCI 总线域的地址范围是 0x7300-0000~0x73FF-FFF。这段空间在存储器域中对应的地址范围是 0xF300-0000~0xF3FF-FFF。下文我们假设处理器使用存储器写指令,访问 0xF300-0008 这个存储器地址,其步骤如下。

- (1) 存储器域将 0xF300-0008 这个地址发向 HOST 主桥,0xF000-0000~0xF7FF-FFFF 这 段地址已经由 HOST 主桥映射到 PCI 总线域地址空间,所以 HOST 主桥认为这是一个对 PCI 设备的访问。因此 HOST 主桥将首先接管这个存储器写请求。
- (2) HOST 主桥将存储器域的地址 0xF300-0008 转换为 PCI 总线域的地址 0x7300-0008,并通过总线仲裁获得 PCI 总线 0 的使用权,启动 PCI 存储器写周期,并将这个存储器写总线事务发送到 PCI 总线 0 上。值得注意的是,这个存储器读写总线事务使用的地址为 0x73 00-0008,而不是 0xF300-0008。
- (3) PCI 总线 0 的 PCI 桥 1 发现 0x7300-0008 在自己管理的地址范围内,于是接管这个存储器写请求,并通过总线仲裁逻辑获得 PCI 总线 1 的使用权,并将这个请求转发到 PCI 总线 1 上。
- (4) PCI 总线 1 的 PCI 设备 11 发现 0x7300-0008 在自己的 BAR0 寄存器中命中,于是接收 这个 PCI 写请求,并完成存储器写总线事务。

#### 3.2.3 PCI 设备的 DMA 操作

下文以图 3-2 所示的处理器系统为例,说明 PCI 设备 11 向存储器进行 DMA 写的数据传送过程。PCI 设备的 DMA 写使用 Posted 方式而 DMA 读使用 Non-Posted 方式。本节不介绍 PCI 设备进行 DMA 读的过程,而将这部分内容留给读者分析。

假定 PCI 设备 11 需要将一组数据,发送到 0x1000-0000~0x1000-FFFF 这段存储器域的地址空间中。由上文所述,存储器域的 0x0000-0000~0x7FFF-FFFF 这段存储器空间与 PCI 总线域的 0x8000-0000~0xFFFF-FFFF 这段 PCI 总线地址空间对应。

PCI 设备 11 并不能直接操作 0x1000-0000~0x1000-FFFF 这段存储器域的地址空间,PCI 设备 11 需要对 PCI 总线域的地址空间 0x9000-0000~0x9000-FFFF 进行写操作,因为 PCI 总线地址空间 0x9000-0000~0x9000-FFFF 已经被 HOST 主桥映射到 0x1000-0000~0x100 0-FFFF 这段存储器域。这个 DMA 写具体的操作流程如下。

- (1) 首先 PCI 设备 11 通过总线仲裁逻辑获得 PCI 总线 1 的使用权,之后将存储器写总线事务发送到 PCI 总线 1 上。值得注意的是,这个存储器写总线事务的目的地址是 PCI 总线域的地址空间 0x9000-0x9000-0x9000-FFFF,这个地址是主存储器在 PCI 总线域的地址映像。
- (2) PCI 总线 1 上的设备将进行地址译码,确定这个写请求是不是发送到自己的 BAR 空间,在 PCI 总线 1 上的设备除了 PCI 设备 11 之外,还有 PCI 桥 2 和 PCI 桥 1。
- (3) 首先 PCI 桥 1、2 和 PCI 设备 11 对这个地址同时进行正向译码。PCI 桥 1 发现这个 PCI 地址并不在自己管理的 PCI 总线地址范围之内,因为 PCI 桥片 1 所管理的 PCI 总线地址空间为 0x7000-0000~0x73FF-FFFF。此时 PCI 桥 1 将接收这个存储器写总线事务,因为 PCI 桥 1 所管理的 PCI 总线地址范围并不包含当前存储器写总线事务的地址,所以其下所有 PCI 设备都不可能接收这个存储器写总线事务。
- (4) PCI 桥 1 发现自己并不能处理当前这个存储器写总线事务,则将这个存储器写总线事务 转发到上游总线。PCI 桥 1 首先通过总线仲裁逻辑获得 PCI 总线 0 的使用权后,然后将这个总线事务转发到 PCI 总线 0。
- (5) HOST 主桥发现 0x9000-0000~0x9000-FFFF 这段 PCI 总线地址空间与存储器域的存储器地址空间 0x1000-0000~0x1000-FFFF 对应,于是将这段 PCI 总线地址空间转换成为存储器域的存储器地址空间,并完成对这段存储器的写操作。
- (6) 存储器控制器将从 HOST 主桥接收数据,并将其写入到主存储器。

PCI 设备间的数据传递与 PCI 设备到存储器的数据传送大体类似。我们以 PCI 设备 11 将数据传递到 PCI 设备 42 为例说明这个转递过程。我们假定 PCI 设备 11 将一组数据发送到 PCI 设备 42 的 PCI 总线地址 0x7500-0000~0x7500-FFFF 这段地址空间中。这个过程与 PCI 设备 11 将数据发送到存储器的第 1~5 步基本类似,只是第 5、6 步不同。PCI 设备 11 将数据发送到 PCI 设备 42 的第 5、6 步如下所示。

(1) PCI 总线 0 发现其下的设备 PCI 桥 4 能够处理来自 PCI 总线 0 的数据请求,则 PCI 桥 4 将接管这个 PCI 写请求,并通过总线仲裁逻辑获得 PCI 总线 4 的使用权,之后将这个存储器写请求发向 PCI 总线 4。此时 HOST 主桥不会接收当前存储器写总线事务,因为 0x75 00-0000~0x7500-FFFF 这段地址空间并不是 HOST 主桥管理的地址范围。

(2) PCI 总线 4 的 PCI 设备 42 将接收这个存储器写请求,并完成这个 PCI 存储器写请求总线事务。

PCI 总线树内的数据传送始终都在 PCI 总线域中进行,因此不存在不同域之间的地址转换,因此 PCI 设备 11 向 PCI 设备 42 进行数据传递时,并不会进行 PCI 总线地址空间到存储器地址空间的转换。

#### 3.2.4 PCI 桥的 Combining、Merging 和 Collapsing

由上文所述,PCI 设备间的数据传递有时将通过 PCI 桥。在某些情况下,PCI 桥可以合并一些数据传递,以提高数据传递的效率。PCI 桥可以采用 Combining、Merging 和 Collapsing 三种方式,优化数据通过 PCI 桥的效率。

#### 1 Combining

PCI 桥可以将接收到的多个存储器写总线事务合并为一个突发存储器写总线事务。PCI 桥进行这种 Combining 操作时需要注意数据传送的"顺序"。当 PCI 桥接收到一组物理地址连续的存储器写访问时,如对 PCI 设备的某段空间的 DW1、2 和 4 进行存储器写访问时,PCI 桥可以将这组访问转化为一个对 DW1~4 的突发存储器写访问,并使用字节使能信号 C/BE[3: 0]#进行控制,其过程如下所示。

PCI 桥将在数据周期 1 中,置 C/BE[3:0]#信号为有效表示传递数据 DW1;在数据周期 2 中,置 C/BE[3:0]#信号为有效表示传递数据 DW2;在数据周期 3 中,置 C/BE[3:0]#信号为无效表示在这个周期中所传递的数据无效,从而跳过 DW3;并在数据周期 4 中,置 C/BE[3:0]#信号为有效表示传递数据 DW4。

目标设备将最终按照发送端的顺序,接收 DW1、DW2 和 DW4,采用这种方法在不改变传送序的前提下,提高了数据的传送效率。值得注意的是,有些 HOST 主桥也提供这种 Combining 方式,合并多次数据访问。如果目标设备不支持突发传送方式,该设备可以使用 Disconnect 周期,终止突发传送,此时 PCI 桥/HOST 主桥可以使用多个存储器写总线事务分别传送 DW1、DW2 和 DW4,而不会影响数据传送。

如果 PCI 桥收到"乱序"的存储器写访问,如对 PCI 设备的某段空间的 DW4、3 和 1 进行存储器写访问时,PCI 桥不能将这组访问转化为一个对 DW1~4 的突发存储器写访问,此时 P CI 桥必须使用三个存储器写总线事务转发这些存储器写访问。

#### 2 Merge

PCI 桥可以将收到的多个对同一个 DW 地址的 Byte、Word 进行的存储器写总线事务,合并为一个对这个 DW 地址的存储器写总线事务。PCI 规范并没有要求这些对 Byte、Word 进行的存储器写在一个 DW 的边界之内,但是建议 PCI 桥仅处理这种情况。本节也仅介绍在这种情况下,PCI 桥的处理过程。

PCI 规范允许 PCI 桥进行 Merge 操作的存储器区域必须是可预读的,而可预读的存储器区域必须支持这种 Merge 操作。Merge 操作可以不考虑访问顺序,可以将对 Byte0、Byte1、Byte3 的存储器访问合并为一个 DW,也可以将对 Byte3、Byte1、Byte0 的存储器访问合并

为一个 DW。在这种情况下,PCI 总线事务仅需屏蔽与 Byte2 相关的字节使能信号 C/BE2#即可。

如果 PCI 设备对 Byte1 进行存储器写、然后再对 Byte1、Byte2、Byte3 进行存储器写时,PCI 桥不能将这两组存储器写合并为一次对 DW 进行存储器写操作。但是 PCI 桥可以合并后一组存储器写,即首先对 Byte1 进行存储器写,然后合并后一组存储器写(Byte1、Byte2和 Byte3)为一个 DW 写,并屏蔽相应的 C/BE0#信号。Combining 与 Merge 操作之间没有直接联系,PCI 桥可以同时支持这两种方式,也可以支持任何一种方式。

### 3 Collapsing

Collapsing 指 PCI 桥可以将对同一个地址进行的 Byte、Word 和 DW 存储器写总线事务合并为一个存储器写操作。使用 PCI 桥的 Collapsing 方式是,具有某些条件限制,在多数情况下,PCI 桥不能使用 Collapsing 方式合并多个存储器写总线事务。

当 PCI 桥收到一个对"DW 地址 X"的 Byte3 进行的存储器写总线事务,之后又收到一个对"DW 地址 X"的 Byte、Word 或者 DW 存储器写总线事务时,而且后一个对 DW 地址 X 进行的存储器写仍然包含 Byte3 时,如果 PCI 桥支持 Collapsing 方式,就可以将这两个存储器写合并为一个存储器写。

PCI 桥在绝大多数情况下不能支持这种方式,因为很少有 PCI 设备支持这种数据合并方式。 通常情况下,对 PCI 设备的同一地址的两次写操作代表不同的含义,因此 PCI 桥不能使用 Collapsing 方式将这两次写操作合并。 PCI 规范仅是提出了 Collapsing 方式的概念,几乎没有 PCI 桥支持这种数据合并方式。

[1] PCI 桥除了具有 Memory Base 窗口外,还有 I/O Base 窗口和 Prefetchable Memory Base 窗口。

## 3.3 与 Cache 相关的 PCI 总线事务

发布时间: 2013-04-17 14:01:52

技术类别:接口电路 个人分类:浅谈 PCIe 体系结构

PCI 总线规范定义了一系列与 Cache 相关的总线事务,以提高 PCI 设备与主存储器进行数据交换的效率,即 DMA 读写的效率。当 PCI 设备使用 DMA 方式向存储器进行读写操作时,一定需要经过 HOST 主桥,而 HOST 主桥通过 FSB 总线[1]向存储器控制器进行读写操作时,需要进行 Cache 共享一致性操作。

PCI 设备与主存储器进行的 Cache 共享一致性增加了 HOST 主桥的设计复杂度。在高性能处理器中 Cache 状态机的转换模型十分复杂。而 HOST 主桥是 FSB 上的一个设备,需要按照 FSB 规定的协议处理这个 Cache 一致性,而多级 Cache 的一致性和状态转换模型一直是高性能处理器设计中的难点。

不同的 HOST 主桥处理 PCI 设备进行的 DMA 操作时,使用的 Cache 一致性的方法并不相同。因为 Cache 一致性操作不仅与 HOST 主桥的设计相关,而且主要与处理器和 Cache Memory 系统设计密切相关。

PowerPC 和 x86 处理器可以对 PCI 设备所访问的存储器进行设置,其设置方法并不相同。 其中 PowerPC 处理器,如 MPC8548 处理器,可以使用 Inbound 寄存器的 RTT 字段和 W TT 字段,设置在 PCI 设备进行 DMA 操作时,是否需要进行 Cache 一致性操作,是否可以 将数据直接写入 Cache 中。RTT 字段和 WTT 字段的详细说明见第 2.2.3 节。

而 x86 处理器可以使用 MTRR(Memory Type Range Registers)设置物理存储器区间的属性,是否为可 Cache 空间。下文分别讨论在 PowerPC 与 x86 处理器中,PCI 设备进行 D MA 写操作时,如何进行 Cache 一致性操作。

但是与 PowerPC 处理器相比,x86 处理器在处理 PCI 设备的 Cache 一致性上略有不足,特别是网络设备与存储器系统进行数据交换的效率。因为 x86 处理器所重点优化的是 PCIe 设备,目前 x86 处理器使用的 IOAT(I/O Acceleration Technology)技术,极大增强了 PCIe 设备与主存储器进行数据通信的效率,但是这种技术仍然不能与一些 Data Plane 处理器,如 XLP832,P4080 处理器优化 I/O 访问的技术相提并论。毕竟 x86 处理器所适用的领域依然是 PC、服务器等计算和控制领域,并不是 Data Plane 处理器领域。

# 3.3.1 Cache 一致性的基本概念

发布时间: 2013-04-19 17:45:53

技术类别:接口电路 个人分类:浅谈 PCIe 体系结构

PCI 设备对可 Cache 的存储器空间进行 DMA 读写的操作的过程较为复杂,有关 Cache 一致性的话题可以独立成书。而不同的处理器系统使用的 Cache Memory 的层次结构和访问机制有较大的差异,这部分内容也是现代处理器系统设计的重中之重。

本节仅介绍在 Cache Memory 系统中与 PCI 设备进行 DMA 操作相关的,一些最为基础的概念。在多数处理器系统中,使用了以下概念描述 Cache 一致性的实现过程。

#### 1 Cache 一致性协议

多数 SMP 处理器系统使用了 MESI 协议处理多个处理器之间的 Cache 一致性。该协议也被称为 Illinois protocol,MESI 协议在 SMP 处理器系统中得到了广泛的应用。MESI 协议使用四个状态位描述每一个 Cache 行。

- M(Modified)位。M 位为 1 时表示当前 Cache 行中包含的数据与存储器中的数据不一致,而且它仅在本 CPU 的 Cache 中有效,不在其他 CPU 的 Cache 中存在拷贝,在这个 Cache 行的数据是当前处理器系统中最新的数据拷贝。当 CPU 对这个 Cache 行进行替换操作时,必然会引发系统总线的写周期,将 Cache 行中数据与内存中的数据同步。
- E(Exclusive)位。E 位为 1 时表示当前 Cache 行中包含的数据有效,而且该数据仅在当前 CPU 的 Cache 中有效,而不在其他 CPU 的 Cache 中存在拷贝。在该 Cache 行中的数据 是当前处理器系统中最新的数据拷贝,而且与存储器中的数据一致。
- S(Shared)位。S 位为 1 表示 Cache 行中包含的数据有效,而且在当前 CPU 和至少在其他一个 CPU 中具有副本。在该 Cache 行中的数据是当前处理器系统中最新的数据拷贝,而且与存储器中的数据一致。
- I(Invalid)位。I 位为 1 表示当前 Cache 行中没有有效数据或者该 Cache 行没有使能。ME SI 协议在进行 Cache 行替换时,将优先使用 I 位为 1 的 Cache 行。

MESI 协议还存在一些变种,如 MOESI 协议和 MESIF 协议。基于 MOESI 协议的 Cache 一致性模型如图 3-5 所示,该模型基于 AMD 处理器使用的 MOESI 协议。不同的处理器在实现 MOESI 协议时,状态机的转换原理类似,但是在处理上仍有细微区别。



图 3-5 基于 MOESI 协议的 Cache 一致性模型

MOESI 协议引入了一个 O(Owned)状态,并在 MESI 协议的基础上,进行了重新定义了 S 状态,而 E、M 和 I 状态和 MESI 协议的对应状态相同。

- O位。O位为 1 表示在当前 Cache 行中包含的数据是当前处理器系统最新的数据拷贝,而且在其他 CPU 中一定具有该 Cache 行的副本,其他 CPU 的 Cache 行状态为 S。如果主存储器的数据在多个 CPU 的 Cache 中都具有副本时,有且仅有一个 CPU 的 Cache 行状态为O,其他 CPU 的 Cache 行状态只能为 S。与 MESI 协议中的 S 状态不同,状态为 O 的 Cache 行中的数据与存储器中的数据并不一致。
- S位。在 MOESI 协议中,S 状态的定义发生了细微的变化。当一个 Cache 行状态为 S 时,其包含的数据并不一定与存储器一致。如果在其他 CPU 的 Cache 中不存在状态为 O 的副本时,该 Cache 行中的数据与存储器一致;如果在其他 CPU 的 Cache 中存在状态为 O 的副本时,Cache 行中的数据与存储器不一致。

在一个处理器系统中,主设备(CPU 或者外部设备)进行存储器访问时,将试图从存储器系统(主存储器或者其他 CPU 的 Cache)中获得最新的数据拷贝。如果该主设备访问的数据没有在本地命中时,将从其他 CPU 的 Cache 中获取数据,如果这些数据仍然没有在其他 CPU 的 Cache 中命中,主存储器将提供数据。外设设备进行存储器访问时,也需要进行 Cache 共享一致性。

在 MOESI 模型中,"Probe Read"表示主设备从其他 CPU 中获取数据拷贝的目的是为了读取数据;而"Probe Write"表示主设备从其他 CPU 中获取数据拷贝的目的是为了写入数据;"Read Hit"和"Write Hit"表示主设备在本地 Cache 中获得数据副本;"Read Miss"和"Write Miss"表示主设备没有在本地 Cache 中获得数据副本;"Probe Read Hit"和"Probe Write Hit"表示主设备在其他 CPU 的 Cache 中获得数据副本。

本节为简便起见,仅介绍 CPU 进行存储器写和与 O 状态相关的 Cache 行状态迁移,CPU 进行存储器读的情况相对较为简单,请读者自行分析这个过程。

当 CPU 对一段存储器进行写操作时,如果这些数据在本地 Cache 中命中时,其状态可能为 E、S、M 或者 O。

- 状态为 E 或者 M 时,数据将直接写入到 Cache 中,并将状态改为 M。
- 状态为S时,数据将直接写入到Cache中,并将状态改为M,同时其他CPU保存该数据副本的Cache 行状态将从S或者O迁移到I(Probe Write Hit)。
- 状态为 O 时,数据将直接写入到 Cache 中,并将状态改为 M,同时其他 CPU 保存该数据 副本的 Cache 行状态将从 S 迁移到 I(Probe Write Hit)。 当 CPU A 对一段存储器进行写操作时,如果这些数据没有在本地 Cache 中命中时,而在 其他 CPU,如 CPU B 的 Cache 中命中时,其状态可能为 E、S、M 或者 O。其中 CPU A 使用 CPU B 在同一个 Cache 共享域中。
- Cache 行状态为 E 时, CPU B 将该 Cache 行状态改为 I; 而 CPU A 将从本地申请一新的个 Cache 行,将数据写入,并该 Cache 行状态更新为 M。
- Cache 行状态为 S 时,CPU B 将该 Cache 行状态改为 I,而且具有同样副本的其他 CPU 的 Cache 行也需要将状态改为 I;而 CPU A 将从本地申请一个 Cache 行,将数据写入,并该 Cache 行状态更新为 M。
- Cache 行状态为 M 时,CPU B 将原 Cache 行中的数据回写到主存储器,并将该 Cache 行状态改为 I; 而 CPU A 将从本地申请一个 Cache 行,将数据写入,并该 Cache 行状态更新为 M。
- Cache 行状态为 O 时,CPU B 将原 Cache 行中的数据回写到主存储器,并将该 Cache 行状态改为 I,具有同样数据副本的其他 CPU 的 Cache 行也需要将状态从 S 更改为 I;CPU A 将从本地申请一个 Cache 行,将数据写入,并该 Cache 行状态更新为 M。Cache 行状态可以从 M 迁移到 O。例如当 CPU A 读取的数据从 CPU B 中命中时,如果在 CPU B 中 Cache 行的状态为 M 时,将迁移到 O,同时 CPU B 将数据传送给 CPU A 新申请的 Cache 行中,而且 CPU A 的 Cache 行状态将被更改为 S。

当 CPU 读取的数据在本地 Cache 中命中,而且 Cache 行状态为 O 时,数据将从本地 Cache 获得,并不会改变 Cache 行状态。如果 CPU A 读取的数据在其他 Cache 中命中,如在 CPU B 的 Cache 中命中而且其状态为 O 时,CPU B 将该 Cache 行状态保持为 O,同时 C PU B 将数据传送给 CPU A 新申请的 Cache 行中,而且 CPU A 的 Cache 行状态将被更改为 S。

在某些应用场合,使用 MOESI 协议将极大提高 Cache 的利用率,因为该协议引入了 O 状态,从而在发送 Read Hit 的情况时,不必将状态为 M 的 Cache 回写到主存储器,而是直接从一个 CPU 的 Cache 将数据传递到另外一个 CPU。目前 MOESI 协议在 AMD 和 RMI 公司的处理器中得到了广泛的应用。

Intel 提出了另外一种 MESI 协议的变种,即 MESIF 协议,该协议与 MOESI 协议有较大的 不同,也远比 MOESI 协议复杂,该协议由 Intel 的 QPI(QuickPath Interconnect)技术引入,其主要目的是解决"基于点到点的全互连处理器系统"的 Cache 共享一致性问题,而不是"基于共享总线的处理器系统"的 Cache 共享一致性问题。

在基于点到点互连的 NUMA(Non-Uniform Memroy Architecture)处理器系统中,包含多个子处理器系统,这些子处理器系统由多个 CPU 组成。如果这个处理器系统需要进行全机 C ache 共享一致性,该处理器系统也被称为 ccNUMA(Cache Cohenrent NUMA)处理器系统。MESIF 协议主要解决 ccNUMA 处理器结构的 Cache 共享一致性问题,这种结构通常使用目录表,而不使用总线监听处理 Cache 的共享一致性。

MESIF 协议引入了一个 F(Forware)状态。在 ccNUMA 处理器系统中,可能在多个处理器的 Cache 中存在相同的数据副本,在这些数据副本中,只有一个 Cache 行的状态为 F, 其他 Cache 行的状态都为 S。Cache 行的状态位为 F 时,Cache 中的数据与存储器一致。

当一个数据请求方读取这个数据副本时,只有状态为 F 的 Cache 行,可以将数据副本转发给数据请求方,而状态位为 S 的 Cache 不能转发数据副本。从而 MESIF 协议有效解决了在 ccNUMA 处理器结构中,所有状态位为 S 的 Cache 同时转发数据副本给数据请求方,而造成的数据拥塞。

在 ccNUMA 处理器系统中,如果状态位为 F 的数据副本,被其他 CPU 拷贝时,F 状态位将会被迁移,新建的数据副本的状态位将为 F,而老的数据副本的状态位将改变为 S。当状态位为 F 的 Cache 行被改写后,ccNUMA 处理器系统需要首先 Invalidate 状态位为 S 其他的 Cache 行,之后将 Cache 行的状态更新为 M。

独立地研究 MESIF 协议并没有太大意义,该协议由 Boxboro-EX 处理器系统[1]引入,目前 Intel 并没有公开 Boxboro-EX 处理器系统的详细设计文档。MESIF 协议仅是解决该处理器系统中 Cache 一致性的一个功能,该功能的详细实现与 QPI 的 Protocal Layer 相关,QPI 由多个层次组成,而 Protocal Layer 是 QPI 的最高层。

对 MESIF 协议 QPI 互连技术有兴趣的读者,可以在深入理解"基于目录表的 Cache 一致性协议"的基础上,阅读 Robert A. Maddox, Gurbir Singh and Robert J. Safranek 合著的书籍"Weaving High Performance Multiprocessor Fabric"以了解该协议的实现过程和与QPI 互连技术相关的背景知识。

值得注意的是,MESIF 协议解决主要的问题是 ccNUMA 架构中 SMP 子系统与 SMP 子系统之间 Cache 一致性。而在 SMP 处理器系统中,依然需要使用传统的 MESI 协议。Nehel em EX 处理器也可以使用 MOESI 协议进一步优化 SMP 系统使用的 Cache 一致性协议,但是并没有使用该协议。

为简化起见,本章假设处理器系统使用 MESI 协议进行 Cache 共享一致性,而不是 MOESI 协议或者 MESIF 协议。

#### 2 HIT#和 HITM#信号

在 SMP 处理器系统中,每一个 CPU 都使用 HIT#和 HITM#信号反映 HOST 主桥访问的地址是否在各自的 Cache 中命中。当 HOST 主桥访问存储器时,CPU 将驱动 HITM#和 HIT#信号,其描述如表 3-1 所示。

表 3-1 HITM#和 HIT#信号的含义

| HITM# | HIT# | 描述                                                                                             |
|-------|------|------------------------------------------------------------------------------------------------|
| 1     | 1    | 表示 HOST 主桥访问的地址没有在 CPU 的 Cache 中命中。                                                            |
| 1     | 0    | 表示 HOST 主桥访问的地址在 CPU 的 Cache 中命中,而且 Cache 的状态为 S(Shared)或者 E(Exclusive),即 Cache 中的数据与存储器的数据一致。 |

| 0 | 1 | 表示 HOST 主桥访问的地址在 CPU 的 Cache 中命中,而且 Cache 的状态为 M(Modified),即 Cache 中的数据与存储器的数据不一致,在 Cache 中保存最新的数据拷贝。 |
|---|---|-------------------------------------------------------------------------------------------------------|
| 0 |   | MESI协议规定这种情况不允许出现,但是在有些处理器系统中仍然使用了这种状态,表示暂时没有获得是否在 Cache 命中的信息,需要等待几拍后重试。                             |

HIT#和 HITM#信号是 FSB 中非常重要的两个信号,各个 CPU 的 HIT#和 HITM#信号通过"线与方式"直接相连[2]。而在一个实际 FSB 中,还包括许多信号,本节并不会详细介绍这些信号。

### 3 Cache 一致性协议中使用的 Agent

在处理器系统中,与 Cache 一致性相关的 Agent 如下所示。

- Request Agent。FSB 总线事务的发起设备。在本节中,Request Agent 特指 HOST 主桥。 实际上在 FSB 总线上的其他设备也可以成为 Request Agent,但这些 Request Agent 并不是本节的研究重点。Request Agent 需要进行总线仲裁后,才能使用 FSB,在多数处理器的 FSB 中,需要对地址总线与数据总线分别进行仲裁。
- Snoop Agents。FSB 总线事务的监听设备。Snoop Agents 为 CPU,在一个 SMP 处理器系统中,有多个 CPU 共享同一个 FSB,此时这些 CPU 都是这条 FSB 上的 Snoop Agents。 Snoop Agents 监听 FSB 上的存储器读写事务,并判断这些总线事务访问的地址是否在 Ca che 中命中。Snoop Agents 通过 HIT#和 HITM#信号向 FSB 通知 Cache 命中的结果。在某些情况下,Snoop Agents 需要将 Cache 中的数据回写到存储器,同时为 Request Age nt 提供数据。
- Response Agent。FSB 总线事务的目标设备。在本节中,Response Agent 特指存储器控制器。Response Agent 根据 Snoop Agents 提供的监听结果,决定如何接收数据或者向 Request Agent 设备提供数据。在多数情况下,当前数据访问没有在 Snoop Agents 中命中时,Response Agent 需要提供数据,此外 Snoop Agents 有时需要将数据回写到 Response Agent 中。

#### 4 FSB 的总线事务

一个 FSB 的总线事务由多个阶段组成,包括 Request Phase、Snoop Phase、Response Phase 和 Data Phase。目前在多数高端处理器中,FSB 支持流水操作,即在同一个时间段内,不同的阶段可以重叠,如图 3-6 所示。



图 3-6 FSB 的流水操作

在一个实际的 FSB 中,一个总线事务还可能包含 Arbitration Phase 和 Error Phase。而本节仅讲述图 3-6 中所示的 4 个基本阶段。

- Request Phase。Request Agent 在获得 FSB 的地址总线的使用权后,在该阶段将访问数据区域的地址和总线事务类型发送到 FSB 上。
- Snoop Phase。Snoop Agents 根据访问数据区域在 Cache 中的命中情况,使用 HIT#和 H ITM#信号,向其他 Agents 通知 Cache 一致性的结果。有时 Snoop Agent 需要将数据回写到存储器。
- Reponse Phase。Response Agent 根据 Request 和 Snoop Phase 提供的信号,可以要求 Request Agent 重试(Retry),或者 Response Agent 延时处理(Defer)当前总线事务。在FSB 总线事务的各个阶段中,该步骤的处理过程最为复杂。本章将在下文结合 PCI 设备的DMA 读写执行过程,说明该阶段的实现原理。
- Data Phase。一些不传递数据的 FSB 总线事务不包含该阶段。该阶段用来进行数据传递,包括 Request Agent 向 Response Agent 写入数据; Response Agent 为 Request Agent 提供数据; 和 Snoop Agent 将数据回写到 Response Agent。
   下文将使用本小节中的概念,描述在 PCI 总线中,与 Cache 相关的总线事务,并讲述相关

的 FSB 的操作流程。

- [1] Boxboro-EX 处理器系统由多个 Nehalem EX 处理器组成,而 Nehalem EX 处理器由两个 SMP 处理器系统组成,一个 SMP 处理器系统由 4 个 CPU 组成,而每一个 CPU 具有 2 个线程。其中 SMP 处理器系统之间使用 QPI 进行连接,而在一个 SMP 处理器内部的各个 CPU 仍然使用 FSB 连接。
- [2] HIT#和 HITM#信号是 Open Drain (开漏) 信号,Open Drain 信号可以直接相连,而不用使用逻辑门。

# 3.3.2 PCI 设备对不可 Cache 的存储器空间进行 DMA 读写

发布时间: 2013-04-19 17:50:45

技术类别:接口电路 个人分类:浅谈 PCle 体系结构

在 x86 处理器和 PowerPC 处理器中,PCI 设备对"不可 Cache 的存储器空间"进行 DMA 读写的过程并不相同。其中 PowerPC 处理器对"不可 Cache 的存储器空间"进行 DMA 读写进行了专门的处理,而 x86 处理器在对这类空间操作时,效率相对较低。

#### 1 x86 处理器

x86 处理器使用 MTRR(Memory Type Range Register)寄存器设置存储器空间的属性,如果存储器空间为"可 Cache 空间", x86 处理器还可以进一步设置这段空间为"Write Through"、"Write Combining"、"Write Protect"和"Write Back"。但是这些设置与 PCI 设备进行 DMA操作时,是否进行 Cache 一致性操作并没有直接关系。

在 x86 处理器系统中,一个 PCI 设备进行 DMA 写操作,可以将数据从 PCI 设备写入到主存储器中。这个数据首先需要通过 HOST 主桥,然后经过 FSB 发送到存储器控制器。虽然在 x86 处理器系统中,CPU 知道这个存储器区域是否为"可 Cache 的",但是 HOST 主桥并不知道 PCI 设备访问的存储器地址是否为"可 Cache 的",因此都需要使用"Cache 一致"的 FSB 总线传送事务[1]进行存储器写操作,从而数据在发向 FSB 时,CPU 必须要进行总线监听,通知 FSB 总线这段空间是"不可 Cache 的"。

在 x86 处理器中,PCI 设备向不可 Cache 的存储器空间进行读操作时,CPU 也必须进行 C ache 共享一致性操作,而这种没有必要的 Cache 共享一致性操作将影响 PCI 总线的传送效率。当 PCI 设备所访问的存储器空间没有在 CPU 的 Cache 命中时,CPU 会通知 FSB,数据没有在 Cache 中命中,此时 PCI 设备访问的数据将从存储器中直接读出。

x86 处理器在前端总线上进行 Cache 共享一致性操作时,需要使用 Snoop Phase,如果 P CI 设备能事先得知所访问的存储器是"不可 Cache 的",就可以不在前端总线上进行 Cache 共享一致性操作,即 FSB 总线事务可以不包含 Snoop Phase,从而可以提高前端总线的使用效率。但是 x86 处理器并不支持这种方式。

在 x86 处理器系统中,无论 PCI 设备访问的存储器空间是否为"不可 Cache 的",都需要进行 Cache 共享一致性操作。这也是 PCI 总线在 x86 处理器使用中的一个问题。而 PCIe 总线通过在数据报文中设置"Snooping"位解决了这个问题,有关 PCIe 总线 Snooping 位的内容参见第 6.1.3 节。

#### 2 PowerPC 处理器

在 MPC8548 处理器中,HOST 主桥可以通过 PIWARn 寄存器[2]的 RTT 字段和 WTT 字段 预知 PCI 设备访问的存储器空间是否为可 Cache 空间。当 HOST 主桥访问"不可 Cache 空间时",可以使用 FSB 总线的"不进行 Cache 一致性"的总线事务。

此时 PowerPC 处理器不会在 FSB 总线中进行 Cache 一致性操作,即忽略 FSB 总线事务的 Snoop Phase。PCI 设备进行 DMA 写时,数据将直接进入主存储器,而 PCI 设备进行 DM A 读所读取的数据将直接从主存储器获得。与 x86 处理器相比,PowerPC 处理器可以忽略 CPU 进行总线监听的动作,从而提高了 FSB 传送效率。

[1] FSB 总线定义了许多总线事务,有的 FSB 总线提供了一个 Snoop 信号,该信号为 1 时表示当前 FSB 的总线事务需要进行 Cache 共享一致性,为 0 时不需要进行 Cache 共享一致性。

[2] 该寄存器在 Inbound 寄存器组中,详见第 2.2.3 节。

# 3.3.3 PCI 设备对可 Cache 的存储器空间进行 DMA 读

发布时间: 2013-04-25 11:32:14

技术类别:接口电路 个人分类:浅谈 PCIe 体系结构

PCI 设备向"可 Cache 的存储器空间"进行读操作的过程相对简单。对于 x86 处理器或者 Po werPC 处理器,如果访问的数据在 Cache 中命中, CPU 会通知 FSB 总线, PCI 设备所访 问的数据在 Cache 中。

首先 HOST 主桥发起存储器读总线事务,并在 Request Phase 中,提供地址。Snoop Aq ent 在 Snoop Phase 进行总线监听,并通过 HIT#和 HITM#信号将监听结果通知给 Respon se Agent。如果 Cache 行的状态为 E 时,Response Agent 将提供数据,而 CPU 不必改 变 Cache 行状态。如果 Snoop Agent 可以直接将数据提供给 HOST 主桥, 无疑数据访问 的延时更短,但是采用这种方法无疑会极大的提高 Cache Memory 系统的设计难度,因此 采用这种数据传送方式的处理器[1]并不多。

如果 Cache 行的状态为 M 时,Response Agent 在 Response Phase 阶段,要求 Snoop Agents 将 Cache 中数据回写到存储器,并将 Cache 行状态更改为 E。Snoop Agents 在 D ata Phase,将 Cache 中数据回写给存储器控制器,同时为 HOST 主桥提供数据。Snoop Agents 也可以直接将数据提供给 HOST 主桥,不需要进行数据回写过程,也不更改 Cache 行状态,但是采用这种方法会提高 Cache Memory 系统的设计难度。

如果 PCI 设备访问的数据没有在 Cache 中命中, Snoop Agents 会通知 FSB 总线, PCI 设 备所访问的数据不在 Cache 中,此时存储器控制器(Response Agent)将在 Data Phase 向 HOST 主桥提供数据。

PCI 设备向"可 Cache 的"存储器区域进行写操作,无论对于 PowerPC 处理器还是 x86 处理 器,都较为复杂。当 HOST 主桥通过 FSB 将数据发送给存储器控制器时,在这个系统总线 上的所有 CPU 都需要对这个 PCI 写操作进行监听,并根据监听结果,合理地改动 Cache 行状态,并将数据写入存储器。

下文以图 3-7 所示的 SMP 处理器系统为例,说明 PCI 设备对"可 Cache 的存储器空间"进行 DMA 写的实现过程。



在图 3-7 所示的处理器系统中,存在 4 个 CPU,这 4 个 CPU 通过一条 FSB 连接在一起,而 CPU 之间使用 MESI 协议进行 Cache 一致性处理,而 HOST 主桥和存储器控制器与 FS B 直接相连。HOST 主桥向存储器控制器传递数据时,需要处理 Cache 的一致性。

在这个处理器系统中,当 PCI 设备,如 PCI 设备 01,进行 DMA 写操作时,数据将首先到 达 HOST 主桥,而 HOST 主桥将首先接管该 PCI 设备数据访问并将其转换为 FSB 总线事务,并在 Request Phase 中,提供本次 FSB 总线事务的地址。CPU 将在 Snoop Phase 对这个地址进行监听,判断当前地址在 Cache 中的命中情况。

当 HOST 主桥访问的地址不在 Cache 中命中时,此时在处理器系统中,所有 CPU 都没有驱动 HIT#和 HITM#信号,HIT#和 HITM#信号都为 1,表示 HOST 主桥访问的地址没有在 CPU 的 Cache 中命中,HOST 主桥可以简单地将数据写入存储器。当 HOST 主桥访问的存储器地址在 Cache 中命中时,Cache 行的状态可以为 S、E 或者为 M,此时处理器系统的处理过程相对较为复杂,下一节将专门讨论这种情况。

[1] 目前 Cortex A8/A9 和 Intel 的 Nehelem 处理器支持这种方式。

# 3.3.4 PCI 设备进行 DMA 写时发生 Cache 命中

发布时间: 2013-04-25 11:41:55

技术类别:接口电路 个人分类:浅谈 PCIe 体系结构

如果 PCI 设备访问的地址在某个 CPU 的 Cache 行中命中时,可能会出现三种情况。

第一种情况是命中的 Cache 行其状态为 E,即 Cache 行中的数据与存储器中的数据一致;而第二种情况是命中的 Cache 行其状态为 S。其中 E 位为 1 表示该数据在 SMP 处理器系统中,有且仅有一个 CPU 的 Cache 中具有数据副本;而 S 位为 1 表示在 SMP 处理器系统中,该数据至少在两个以上 CPU 的 Cache 中具有数据副本。

当 Cache 行状态为 E 时,这种情况比较容易处理。因为 PCI 设备(通过 HOST 主桥)写入存储器的信息比 Cache 行中的数据新,而且 PCI 设备在进行 DMA 写操作之前,存储器与 Cache 中数据一致,此时 CPU 仅需要在 Snoop Phase 使无效(Invalidate)这个 Cache 行,然后 FSB 总线事务将数据写入存储器即可。当然如果 FSB 总线事务可以将数据直接写入 Cache,并将 Cache 行的状态更改为 M,也可提高 DMA 写的效率,这种方式的实现难度较大,第 3.3.5 节将介绍这种优化方式。

Cache 行状态为 S 时的处理情况与状态为 E 时的处理情况大同小异,PCI 设备在进行写操作时也将数据直接写入主存储器,并使无效状态为 S 的 Cache 行。

第三种情况是命中的 Cache 行其状态为 M(Modified),即 Cache 行中的数据与存储器的数据不一致,Cache 行中保存最新的数据拷贝,主存储器中的部分数据无效。对于 SMP 系统,此时有且仅有一个 CPU 中的 Cache 行的状态为 M,因为 MESI 协议规定存储器中的数据不能在多个 CPU 的 Cache 行中的状态为 M。

我们假定一个处理器的 Cache 行长度为 32B,即 256b。当这个 Cache 行的状态为 M 时,表示这个 Cache 行的某个字节、双字、几个双字、或者整个 Cache 行中的数据比主存储器中含有的数据新。

假设 HOST 主桥访问的地址,在 Snoop Phase,通过 CPU 进行总线监听后,发现其对应的 Cache 行状态为 M。此时 HOST 主桥进行存储器写操作时,处理情况较为复杂,此时这些状态为 M 的数据需要回写到主存储器。

我们考虑如图 3-8 所示的实例。假定处理器的 Cache 使用回写(Write-Back)策略进行更新。在这个实例中,HOST 主桥对存储器的某个地址进行写操作,而所有 CPU 通过 FSB 总线进行总线监听时发现,HOST 主桥使用的这个目的地址在某个 CPU 的 Cache 行命中,此时这个 CPU 将置 HITM#信号为 0,并置 HIT#信号为 1,表示当前 Cache 行中含有的数据比存储器中含有的数据更新。



我们假设此时在 Cache 行中,阴影部分的数据比存储器中的数据新,而其他数据与存储器 保持一致,即在这个 Cacho 行中第 0.3 个双字的数据是当前处理器系统中最新的数据。而

保持一致,即在这个 Cache 行中第 0~3 个双字的数据是当前处理器系统中最新的数据,而第 4~7 个双字中的数据与存储器保持一致。

如果 PCI 设备向存储器写的数据区域可以完全覆盖这些阴影部分,如对第 0~5 个双字进行写操作时,这种情况不难处理。此时 CPU 只需在总线监听阶段,将这个 Cache 行使无效,然后将数据写入存储器即可。因为完成这个存储器写操作之后,PCI 设备写入的数据是最新的,而且这个最新的数据将完全覆盖在 Cache 行中阴影部分的数据,所以 CPU 只需要简单地将这个 Cache 行使无效即可。

然而 PCI 设备(HOST 主桥)无法预先知道这些 Cache 行中的数据哪些是有效的,哪些是无效的,而仅知道命中了一个"被修改过"的 Cache 行,从而 PCI 设备(HOST 主桥)无法保证能够对 Cache 行中有效数据进行覆盖。因此 PCI 设备对存储器进行写操作时,不能简单地使无效(Invalid)状态位为 M 的 Cache 行。

我们仍然以图 3-8 为例,考虑一个 PCI 设备将 4 个双字(第 4~7 个双字)的数据写入到一个存储器中,这 4 个双字所访问的数据在某个 CPU 的 Cache 行中命中,而且该 Cache 行的状态为 M,而且这个 Cache 行的前 4 个双字曾被处理器修改过。

此时 CPU 对 FSB 总线监听时,不能简单将当前 Cache 行使无效,因为这个使无效操作将丢失阴影部分的有效数据。这个阴影部分中的有效数据并没有被 PCI 设备重新写入,因此在整个处理器系统中,这个阴影部分仍然包含最新的数据。将最新的数据丢弃显然是一种错误做法,将会导致处理器系统的崩溃。

为此 HOST 主桥需要专门处理这种情况,不同的 HOST 主桥采用了不同的方法处理这种情况,但无外乎以下三种方法。

- (1) CPU 进行总线监听后发现,HOST 主桥访问的数据命中了一个状态位为 M 的 Cache 行,此时存储器控制器将通知 HOST 主桥重试或者延时处理,并暂时停止 HOST 主桥发起的这次存储器写操作。随后 CPU 将状态位为 M 的 Cache 行与存储器进行同步后,再使无效这个 Cache 行。之后 HOST 主桥在合适的时机,重新发起被 HOST 主桥要求重试的总线事务,此时 CPU 再次进行总线监听时不会再次出现 Cache 命中的情况,因此 HOST 主桥可以直接将数据写入存储器。许多 HOST 主桥使用这种方法处理 PCI 设备的存储器写总线事务。
- (2) 首先 HOST 主桥将接收 PCI 设备进行 DMA 写的数据,并将这些数据放入存储器控制器的一个缓冲区中,同时结束 PCI 设备的存储器写总线事务。之后 CPU 进行总线监听,如果 CPU 发现 HOST 主桥访问的数据命中了一个状态位为 M 的 Cache 行时,则这个 Cache 行

放入存储器控制器的另一个缓冲区后,使无效这个 Cache 行。最后存储器控制器将这两个缓冲区的数据合并然后统一写入到存储器中。

(3) HOST 主桥并不结束当前 PCI 总线周期,而直接进行总线监听,如果 CPU 进行总线监听发现 HOST 主桥访问的数据命中了一个状态位为 M 的 Cache 行时,则将这个 Cache 行整体写入存储器控制器的缓冲区后使无效这个 Cache 行,之后 HOST 主桥开始从 PCI 设备接收数据,并将这些数据直接写入这个缓冲区中。最后 HOST 主桥结束 PCI 设备的存储器写总线周期,同时存储器控制器将这个缓冲区内的数据写入存储器。

以上这几种情况是 PCI 设备进行存储器写时,HOST 主桥可能的处理情况,其中第 1 种方法最常用。而 x86 处理器使用的 implicit writeback 方式,与第 2 种方法基本类似。第 3 种方法与第 2 种方法并没有本质不同。

但是如果 PCI 设备对一个或者多个完整 Cache 行的存储器区域进行写操作时,上述过程显得多余。对完整 Cache 行进行写操作,可以保证将 Cache 行对应的存储器区域完全覆盖,此时 Cache 行中的数据在 PCI 设备完成这样的操作后,在处理器系统中将不再是最新的。PCI 设备进行这样的存储器写操作时,可以直接将数据写入存储器,同时直接使无效状态为 M 的 Cache 行。

PCI 总线使用存储器写并无效(Memory Write and Invalidate)总线事务,支持这种对一个完整 Cache 行进行的存储器写总线事务。PCI 设备使用这种总线事务时,必须要事先知道当前处理器系统中 CPU 使用的 Cache 行大小,使用这种总线事务时,一次总线事务传递数据的大小必须以 Cache 行为单位对界。为此 PCI 设备必须使用配置寄存器 Cache Line Size 保存当前 Cache 行的大小,Cache Line Size 寄存器在 PCI 配置空间的位置见图 2-9。

存储器读(Memory Read)、存储器多行读(Memory Read Multiple)和存储器单行读(Memory Read Line)总线事务也是 PCI 总线中的重要总线事务,这些总线事务不仅和 Cache 有关,还和 PCI 总线的预读机制有关,本篇在第 3.4.5 节中重点介绍这些总线事务。

# 3.3.5 DMA 写时发生 Cache 命中的优化

发布时间: 2013-04-27 11:34:36

技术类别:接口电路 个人分类:浅谈 PCIe 体系结构

在许多高性能处理器中,还提出了一些新的概念,以加速外设到存储器的 DMA 写过程。如 Freescale 的 I/O Stashing 和 Intel 的 IOAT 技术。

如图 3-8 所示,当设备进行存储器写时,如果可以对 Cache 直接进行写操作时,即便这个存储器写命中了一个状态为 M 的 Cache 行,可以不将该 Cache 行的数据回写到存储器中,而是直接将数据写入 Cache,之后该 Cache 行的状态依然为 M。采用这种方法可以有效提高设备对存储器进行写操作的效率。采用直接向 Cache 行写的方法,PCI 设备对存储器写命中一个状态为 M 的 Cache 行时,将执行以下操作。

- (1) HOST 主桥将对存储器的写请求发送到 FSB 总线上。
- (2) CPU 通过对 FSB 监听,发现该写请求在某个 Cache 行中命中,而且该 Cache 行的状态为 M。
- (3) HOST 主桥将数据直接写入到 Cache 行中,并保持 Cache 行的状态为 M。注意此时设备不需要将数据写入存储器中。

从原理上看,这种方法并没有奇特之处,仅需 Cache 能够提供一个接口,使外部设备能够直接写入即可。但是从具体实现上看,设备直接将数据写入 Cache 中,还是有相当大的难度。特别是考虑在一个处理器中,可能存在多级 Cache,当 CPU 进行总线监听时,可能是在 L1、L2 或者 L3 Cache 中命中,此时的情况较为复杂,多级 Cache 间的协议状态机远比 FSB 总线协议复杂的多。

在一个处理器系统中,如果 FSB 总线事务在"与 FSB 直接相连的 Cache"中命中时,这种情况相对容易处理;但是在与 BSB(Back-Side Bus)直接相连的 Cache 命中时,这种情况较难处理。下文分别对这两种情况进行讨论,在一个处理器中,采用 FSB 和 BSB 连接 Cache 的拓扑如图 3-9 所示。



当采用 FSB 总线连接 L2 Cache 时,L2 Cache 直接连接到 FSB 总线上,设备通过 FSB 总线向 L2 Cache 进行写操作并不难实现,MPC8548 处理器就是采用了这种结构将 L2 Ca che 直接连接到 FSB 总线上。

但是由于 FSB 总线的频率远低于 BSB 总线频率,因此采用这种结构将影响 L2 Cache 的访问速度,为此高端处理器多采用 BSB 总线连接 L2 Cache, x86 处理器在 Pentium Pro 之后的高性能处理器都使用 BSB 总线连接 L2 Cache, Freescale 的 G4 系列处理器和最新的 P4080 处理器也使用 BSB 总线连接 L2 Cache。

当 L2 Cache 没有直接连接到 FSB 上时,来自外部设备的数据并不容易到达 BSB 总线。除了需要考虑 Cache 连接在 BSB 总线的情况外,在外部设备进行 DMA 操作时,还需要考虑 多处理器系统的 Cache 共享一致性协议。设计一个专用通道,将数据从外部设备直接写入 到处理器的 Cache 中并不容易实现。Intel 的 IOAT 和 Freescale 的 I/O Stashing 可能使用了这种专用通道技术,直接对 L1 和 L2 Cache 进行写操作,并在极大增加了设计复杂度的前提下,提高了处理器系统的整体效率。

以上对 Cache 进行直接写操作,仅是 Intel 的 IOAT 和 Freescale 的 I/O Stashing 技术的一个子集。目前 Intel 和 Freescale 没有公开这些技术的具体实现细节。在一个处理器系统中,可能存在多级 Cache,这些 Cache 的层次组成结构和状态机模型异常复杂,本章对这些内容不做进一步说明。

# 3.4 预读机制 2

发布时间: 2013-05-03 18:14:47

技术类别:接口电路 个人分类:浅谈 PCIe 体系结构

软件预读机制由来已久,首先实现预读指令的处理器是 Motorola 的 88110 处理器,这颗处理器首先实现 了"touch load"指令,这条指令是 PowerPC 处理器 dcbt 指令[5]的雏形。88110 处理器是 Motorola 第一颗 RISC 处理器,具有里程碑意义,这颗处理器从内核到外部总线的设计都具有许多亮点。这颗处理器是 Motorola 对 PowerPC 架构做出的巨大贡献,PowerPC 架构中著名的 60X 总线也源于 88110 处理器。

后来绝大多数处理器都采用这类指令进行软件预读,Intel 在 i486 处理器中提出了 Dummy Read 指令,这条指令也是后来 x86 处理器中 PREFETCHh 指令[6]的雏形。

这些软件预读指令都有一个共同的特点,就是在处理器真正需要数据之前,向存储器发出预读请求,这个 预读请求[7]不需要等待数据真正到达存储器之后,就可以执行完毕。从而处理器可以继续执行其他指令, 以实现存储器访问与处理器运算同步进行,从而提高了程序的整体执行效率。由此可见,处理器采用软件 预读可以有效提高程序的执行效率。我们考虑源代码 3-1 所示的实例。

源代码 3-1 没有采用软件预读机制的程序

#### 3.4.3 软件预读

软件预读机制由来已久,首先实现预读指令的处理器是 Motorola 的 88110 处理器,这颗处理器首先实现了"touch load"指令,这条指令是 PowerPC 处理器 dcbt 指令[5]的雏形。88110 处理器是 Motorola 第一颗 RISC 处理器,具有里程碑意义,这颗处理器从内核到外部总线的设计都具有许多亮点。这颗处理器是 Motorola 对 PowerPC 架构做出的巨大贡献,PowerPC 架构中著名的 60X 总线也源于 88110 处理器。

后来绝大多数处理器都采用这类指令进行软件预读,Intel 在 i486 处理器中提出了 Dummy Read 指令,这条指令也是后来 x86 处理器中 PREFETCHh 指令[6]的雏形。

这些软件预读指令都有一个共同的特点,就是在处理器真正需要数据之前,向存储器发出预读请求,这个预读请求[7]不需要等待数据真正到达存储器之后,就可以执行完毕。从而处理器可以继续执行其他指令,以实现存储器访问与处理器运算同步进行,从而提高了程序的整体执行效率。由此可见,处理器采用软件预读可以有效提高程序的执行效率。我们考虑源代码 3-1 所示的实例。

源代码 3-1 没有采用软件预读机制的程序

```
int ip, a[N], b[N];
for (i = 0; i < N; i++)
ip = ip + a[i]*b[i];
```

这个例子在对数组进行操作时被经常使用,这段源代码的作用是将 int 类型的数组 a 和数组 b 的每一项进行相乘,然后赋值给 ip,其中数组 a 和 b 都是 Cache 行对界的。源代码 3-1 中的程序并没有使用预读机制进行优化,因此这段程序在执行时会因为 a[i]和 b[i]中的数据不在处理器的 Cache 中,而必须启动存储器读操作。因此在这段程序在执行过程中,必须要等待存储器中的数据后才能继续,从而降低了程序的执行效率。为此我们将程序进行改动,如源代码 3-2 所示。

源代码 3-2 采用软件预读机制的程序

```
int ip, a[N], b[N];
for (i = 0; i < N; i++) {
fetch(&a[i+1]);
fetch(&b[i+1]);
```

```
ip = ip + a[i]*b[i];
```

以上程序对变量 ip 赋值之前,首先预读数组 a 和 b,当对变量 ip 赋值时,数组 a 和 b 中的数据已经在 Ca che 中,因而不需要进行再次进行存储器操作,从而在一定程度上提高了代码的执行效率。以上代码仍然并不完美,首先 ip,a[0]和 b[0]并没有被预读,其次在一个处理器,预读是以 Cache 行为单位进行的,因此对 a[0],a[1]进行预读时都是对同一个 Cache 行进行预读[8],从而这段代码对同一个 Cache 行进行了多次预读,从而影响了执行效率。为此我们将程序再次进行改动,如源代码 3-3 所示。

源代码 3-3 软件预读机制的改进程序

```
int ip, a[N], b[N];
fetch(&ip);
fetch(&a[0]);
fetch(&b[0]);
for (i = 0; i < N-4; i+=4) {
  fetch(&a[i+4]);
  fetch(&b[i+4]);
  ip = ip + a[i]*b[i];
  ip = ip + a[i+1]*b[i+1];
  ip = ip + a[i+2]*b[i+2];
  ip = ip + a[i+3]*b[i+3];
}
for (; i < N; i++)
  ip = ip + a[i]*b[i];</pre>
```

对于以上这个例子,采用这种预读方法可以有效提高执行效率,对此有兴趣的读者可以对以上几个程序进行简单的对比测试。但是提醒读者注意,有些较为先进的编译器,可以自动的加入这些预读语句,程序员可以不手工加入这些预读指令。实际上源代码 3-3 中的程序还可以进一步优化。这段程序的最终优化如源代码 3-4 所示。

源代码 3-4 软件预读机制的改进程序

```
int ip, a[N], b[N];
fetch( &ip);
for (i = 0; i < 12; i += 4){
  fetch( &a[i]);
  fetch( &b[i]);
}

for (i = 0; i < N-12; i += 4){
  fetch( &a[i+12]);
  fetch( &b[i+12]);
  ip = ip + a[i] *b[i];
  ip = ip + a[i+1]*b[i+1];
  ip = ip + a[i+2]*b[i+2];
  ip = ip + a[i+3]*b[i+3];
}</pre>
```

for (; i < N; i++) ip = ip + a[i]\*b[i];

因为我们还可以对 ip、数据 a 和 b 进行充分预读之后;再一边预读数据,一边计算 ip 的值;最后计算 ip 的最终结果。使用这种方法可以使数据预读和计算充分并行,从而优化了整个任务的执行时间。

由以上程序可以发现,采用软件预读机制可以有效地对矩阵运算进行优化,因为矩阵运算进行数据访问时 非常有规律,便于程序员或编译器进行优化,但是并不是所有程序都能如此方便地使用软件预读机制。此 外预读指令本身也需要占用一个机器周期,在某些情况下,采用硬件预读机制更为合理。

#### 3.4.4 硬件预读

采用硬件预读的优点是不需要软件进行干预,也不需要浪费一条预读指令来进行预读。但硬件预读的缺点是预读结果有时并不准确,有时预读的数据并不是程序执行所需要的。在许多处理器中这种硬件预读通常与指令预读协调工作。硬件预读机制的历史比软件预读更为久远,在 IBM 370/168 处理器系统中就已经支持硬件预读机制。

大多数硬件预读仅支持存储器到 Cache 的预读,并在程序执行过程中,利用数据的局部性原理进行硬件预读。其中最为简单的硬件预读机制是 OBL(One Block Lookahead)机制,采用这种机制,当程序对数据块 b 进行读取出现 Cache Miss 时,将数据块 b 从存储器更新到 Cache 中,同时对数据块 b+1 也进行预读并将其放入 Cache 中,如果数据块 b+1 已经在 Cache 中,将不进行预读。

这种 OBL 机制有很多问题,一个程序可能只使用数据块 b 中的数据,而不使用数据块 b+1 中的数据,在这种情况下,采用 OBL 预读机制没有任何意义。而且使用这种预读机制时,每次预读都可能伴随着 Cache Miss,这将极大地影响效率。有时预读的数据块 b+1 会将 Cache 中可能有用的数据替换出去,从而造成 Cache 污染。有时仅预读数据块 b+1 可能并不足够,有可能程序下一个使用的数据块来自数据块 b+2。为了解决 OBL 机制存在的问题,有许多新的预读方法涌现出来,如"tagged 预读机制"。采用这种机制,将设置一个"tag 位",处理器访问数据块 b 时,如果数据块 b 没有在 Cache 中命中,则将数据块 b 从存储器更新到 Cache 中,同时对数据块 b+1 进行预读并将其放入 Cache 中;如果数据块 b 已经在 Cache 中,但是这个数据块 b 首次被处理器使用,此时也将数据块 b+1 预读到 Cache 中;如果数据块 b 已经在 Cache中,但是这个数据块 b 已经被处理器使用过,此时不将数据块 b+1 预读到 Cache中。

这种"tagged 预读机制"还有许多衍生机制,比如可以将数据块 b+1,b+2 都预读到 Cache 中,还可以根据程序的执行信息,将数据块 b-1,b-2 预读到 Cache 中。

但是这些方法都无法避免因为预读而造成的 Cache 污染问题,于是 Stream buffer 机制被引入。采用该机制,处理器可以将预读的数据块放入 Stream Buffer 中,如果处理器使用的数据没有在 Cache 中,则首先在 Stream Buffer 中查找,采用这种方法可以消除预读对 Cache 的污染,但是增加了系统设计的复杂性。与软件预读机制相比,硬件预读机制可以根据程序执行的实际情况进行预读操作,是一种动态预读方法;而软件预读机制需要对程序进行静态分析,并由编译器自动或者由程序员手工加入软件预读指令来实现。

#### 3.4.5 PCI 总线的预读机制

在一个处理器系统中,预读的目标设备并不仅限于存储器,程序员还可以根据实际需要对外部设备进行预读。但并不是所有的外部设备都支持预读,只有"well-behavior"存储器支持预读。处理器使用的内部存储器,如基于 SDRAM、DDR-SDRAM 或者 SRAM 的主存储器是"well-behavior"存储器,有些外部设备也是"well-behavior"存储器。这些 well-behavior 存储器具有以下特点。

(1) 对这些存储器设备进行读操作时不会改变存储器的内容。显然主存储器具有这种性质。如果一个主存储器的一个数据为 0, 那么读取这个数据 100 次也不会将这个结果变为 1。但是在外部设备中,一些使用存储器映像寻址的寄存器具有读清除的功能。比如某些中断状态寄存器[9]。当设备含有未处理的中断请求时,该寄存器的中断状态位为 1, 对此寄存器进行读操作时,硬件将自动地把该中断位清零,这类采用存储映像寻址的寄存器就不是 well-behavior 存储器。

- (2) 对"well-behavior"存储器的多次读操作,可以合并为一次读操作。如向这个设备的地址 n, n+4, n+8 和 n+12 地址处进行四个双字的读操作,可以合并为对 n 地址的一次突发读操作(大小为 4 个双字)。
- (3) 对"well-behavior"存储器的多次写操作,可以合并为一次写操作。如向这个设备的地址 n, n+4, n+8 和 n+12 地址处进行四个双字的写操作,可以合并为对 n 地址的一次突发写操作。对于主存储器,进行这种操作不会产生副作用,但是对于有些外部设备,不能进行这种操作。
- (4) 对"well-behavior"的存储器写操作,可以合并为一次写操作。向这个设备的地址 n, n+1, n+2 和 n+3 地址处进行四个单字的写操作,可以合并为对 n 地址的一次 DW 写操作。对主存储器进行这种操作不会出现错误,但是对于有些外部设备,不能进行这种操作。

如果外部设备满足以上四个条件,该外部设备被称为"well-behavior"。PCI 配置空间的 BAR 寄存器中有一个"Prefectchable"位,该位为 1 时表示这个 BAR 寄存器所对应的存储器空间支持预读。PCI 总线的预读机制需要 HOST 主桥、PCI 桥和 PCI 设备的共同参与。在 PCI 总线中,预读机制需要分两种情况进行讨论,一个是 HOST 处理器通过 HOST 主桥和 PCI 桥访问最终的 PCI 设备;另一个是 PCI 设备使用 DMA 机制访问存储器。

PCI 总线预读机制的拓扑结构如图 3-12 所示。



由上图所示,HOST 处理器预读 PCI 设备时,需要经过 HOST 主桥,并可能通过多级 PCI 桥,最终到达 PCI 设备,在这个数据传送路径上,有的 PCI 桥支持预读,有的不支持预读。而 PCI 设备对主存储器进行预读时也将经过多级 PCI 桥。PCI 设备除了可以对主存储器进行预读之外,还可以预读其他 PCI 设备,但是这种情况在实际应用中极少出现,本节仅介绍 PCI 设备预读主存储器这种情况。

## 1 HOST 处理器预读 PCI 设备

PCI 设备的 BAR 寄存器可以设置预读位,首先支持预读的 BAR 寄存器空间必须是一个 Well-behavior 的存储器空间,其次 PCI 设备必须能够接收来自 PCI 桥和 HOST 主桥的 MRM(Memory Read Multiple)和 MR L(Memory Read Line)总线事务。

如果 PCI 设备支持预读,那么当处理器对这个 PCI 设备进行读操作时,可以通过 PCI 桥启动预读机制(该 PCI 桥也需要支持预读),使用 MRM 和 MRL 总线事务,对 PCI 设备进行预读,并将预读的数据暂时存放在 PCI 桥的预读缓冲中。

之后当 PCI 主设备继续读取 PCI 设备的 BAR 空间时,如果访问的数据在 PCI 桥的预读缓冲中,PCI 桥可以不对 PCI 设备发起存储器读总线事务,而是直接从预读缓冲中获取数据,并将其传递给 PCI 主设备。当 PCI 主设备完成读总线事务后,PCI 桥必须丢弃预读的数据以保证数据的完整性。此外当 PCI 桥预读的地址空间超越了 PCI 设备可预读 BAR 空间边界时,PCI 设备需要"disconnect"该总线事务。

如果 PCI 桥支持"可预读"的存储器空间,而且其下挂接的 PCI 设备 BAR 空间也支持预读时,系统软件需要 从 PCI 桥"可预读"的存储器空间中为该 PCI 设备分配空间。此时 PCI 桥可以将从 PCI 设备预读的数据暂存在 PCI 桥的预读缓冲中。

PCI 总线规定,如果下游 PCI 桥地址空间支持预读,则其上游 PCI 桥地址空间可以支持也可以不支持预读 机制。如图 3-12 所示,如果 PCI 桥 B 管理的 PCI 子树使用了可预读空间时,PCI 桥 A 可以不支持可预读 空间,此时 PCI 桥 A 只能使用存储器读总线事务读取 PCI 设备,而 PCI 桥 B 可以将这个存储器读总线事务转换为 MRL 或者 MRM 总线事务,预读 PCI 设备的 BAR 空间(如果 PCI 设备的 BAR 空间支持预读),并将预读的数据保存在 PCI 桥 B 的数据缓冲中。

但是 PCI 总线不允许 PCI 桥 A 从其"可预读"的地址空间中,为 PCI 桥 B 的"不可预读"区域预留空间,因为这种情况将影响数据的完整性。

大多数 HOST 主桥并不支持对 PCI 设备的预读,这些 HOST 主桥并不能向 PCI 设备发出 MRL 或者 MRM 总线事务。由于在许多处理器系统中,PCI 设备是直接挂接到 HOST 主桥上的,如果连 HOST 主桥也不支持这种预读,即便 PCI 设备支持了预读机制也没有实际作用。而且如果 PCI 设备支持预读机制,硬件上需要增加额外的开销,这也是多数 PCI 设备不支持预读机制的原因。

尽管如此本节仍需要对 HOST 处理器预读 PCI 设备进行探讨。假设在图 3-12 所示的处理器系统中,HOS T 主桥和 PCI 桥 A 不支持预读,而 PCI 桥 B 支持预读,而且处理器的 Cache 行长度为 32B(0x20)。

如果 HOST 处理器对 PCI 设备的 0x8000-0000~0x8000-0003 这段地址空间进行读操作时。HOST 主桥将使用存储器读总线事务读取 PCI 设备的"0x8000-0000~0x8000-0003 这段地址空间",这个存储器读请求首先到达 PCI 桥 A,并由 PCI 桥 A 转发给 PCI 桥 B。

PCI 桥 B 发现"0x8000-0000~0x8000-0003 这段地址空间"属于自己的可预读存储器区域,即该地址区域在该桥的 Prefetchable Memory Base 定义的范围内,则将该存储器读请求转换为 MRL 总线事务,并使用该总线事务从 PCI 设备[10]中读取 0x8000-0000~0x8000-001F 这段数据,并将该数据存放到 PCI 桥 B 的预读缓冲中。MRL 总线事务将从需要访问的 PCI 设备的起始地址开始,一直读到当前 Cache 行边界。

之后当 HOST 处理器读取 0x8000-0004~0x8000-001F 这段 PCI 总线地址空间的数据时,将从 PCI 桥 B 的 预读缓冲中直接获取数据,而不必对 PCI 设备进行读取。

#### 2 PCI 设备读取存储器

PCI 设备预读存储器地址空间时,需要使用 MRL 或者 MRM 总线事务。与 MRL 总线周期不同,MRM 总线事务将从需要访问的存储器起始地址开始,一直读到下一个 Cache 行边界为止。

对于一个 Cache 行长度为 32B(0x20)的处理器系统,如果一个 PCI 设备对主存储器的 0x1000-0000~0x10 00-0007 这段存储器地址空间进行读操作时,由于这段空间没有跨越 Cache 行边界,此时 PCI 设备将使用 MRL 总线事务对 0x1000-0000~0x1000-001F 这段地址区域发起存储器读请求。

如果一个 PCI 设备对主存储器的 0x1000-001C~0x1000-0024 这段存储器地址空间进行读操作时,由于这 段空间跨越了 Cache 行边界,此时 PCI 设备将使用 MRM 总线事务对 0x1000-001C~0x1000-002F 这段地址空间发起存储器读请求。

在图 3-12 所示的例子中,PCI 设备读取 0x1000-001C~0x1000-0024 这段存储器地址空间时,首先将使用 MRM 总线事务发起读请求,该请求将通过 PCI 桥 B 和 A 最终到达 HOST 主桥。HOST 主桥[11]将从主存储器中读取 0x1000-001C~0x1000-002F 这段地址空间的数据。如果 PCI 桥 A 也支持下游总线到上游总线的预读,这段数据将传递给 PCI 桥 A; 如果 PCI 桥 A 和 B 都支持这种预读,这段数据将到达 PCI 桥 B的预读缓冲。

如果 PCI 桥 A 和 B 都不支持预读,0x1000-0024~0x1000-002F 这段数据将缓存在 HOST 主桥中,HOST 主桥仅将 0x1000-001C~0x1000-0024 这段数据通过 PCI 桥 A 和 B 传递给 PCI 设备。之后当 PCI 设备需要读取 0x1000-0024~0x1000-002F 这段数据时,该设备将根据不同情况,从 HOST 主桥、PCI 桥 A 或者 B 中获取数据而不必读取主存储器。值得注意的是,PCI 设备在完成一次数据传送后,暂存在 HOST 主桥中的预读数据将被清除。PCI 设备采用这种预读方式,可以极大提高访问主存储器的效率。

PCI 总线规范有一个缺陷,就是目标设备并不知道源设备究竟需要读取或者写入多少个数据。例如 PCI 设备使用 DMA 读方式从存储器中读取 4KB 大小的数据时,只能通过 PCI 突发读方式,一次读取一个或者多个 Cache 行。

假定 PCI 总线一次突发读写只能读取 32B 大小的数据,此时 PCI 设备读取 4KB 大小的数据,需要使用 12 8 次突发周期才能完成全部数据传送。而 HOST 主桥只能一个一个的处理这些突发传送,从而存储器控制器并不能准确预知何时 PCI 设备将停止读取数据。在这种情况下,合理地使用预读机制可以有效地提高 PCI 总线的数据传送效率。

我们首先假定 PCI 设备一次只能读取一个 Cache 行大小的数据,然后释放总线,之后再读取一个 Cache 行大小的数据。如果使用预读机制,虽然 PCI 设备在一个总线周期内只能获得一个 Cache 行大小的数据,但是 HOST 主桥仍然可以从存储器获得 2 个 Cache 行以上的数据,并将这个数据暂存在 HOST 主桥的缓冲中,之后 PCI 设备再发起突发周期时,HOST 主桥可以不从存储器,而是从缓冲中直接将数据传递给 PCI 设备,从而降低了 PCI 设备对存储器访问的次数,提高了整个处理器系统的效率。

以上描述仅是实现 PCI 总线预读的一个例子,而且仅仅是理论上的探讨。实际上绝大多数半导体厂商都没有公开 HOST 主桥预读存储器系统的细节,在多数处理器中,HOST 主桥以 Cache 行为单位读取主存储器的内容,而且为了支持 PCI 设备的预读功能 HOST 主桥需要设置必要的缓冲部件,这些缓冲的管理策略较为复杂。

目前 PCI 总线已经逐渐退出历史舞台,进一步深入研究 PCI 桥和 HOST 主桥,意义并不重大,不过读者依然可以通过学习 PCI 体系结构,获得处理器系统中有关外部设备的必要知识,并以此为基础,学习 PCIe 体系结构。

#### 3.5 小结

本章重点介绍了 PCI 总线的数据交换。其中最重要的内容是与 Cache 相关的 PCI 总线事务和预读机制。 虽然与 Cache 相关的 PCI 总线事务并不多见,但是理解这些内容对于理解 PCI 和处理器体系结构,非常 重要。

- [1] 为简便起见,下文将转移指令成功进行转移称为"Taken"; 而将不进行转移称为"Not Taken"。
- [2] 假定从访问 Cache 到发现 Cache Miss 需要一个时钟周期。
- [3] PowerPC 处理器使用 dcbt 指令, 而 x86 处理器使用 PREFETCHh 指令, 实现这种软件预读。
- [4] 假定从 Cache 中获得数据需要一个时钟周期。
- [5] dcbt 指令是 PowerPC 处理器的一条存储器预读指令,该指令可以将内存中的数据预读到 L1 或者 L2 Cache 中。
- [6] PREFETCHh 指令是 x86 处理器的一条存储器预读指令。
- [7] 预读指令在一个时钟周期内就可以执行完毕。
- [8] 假定这个处理器系统的 Cache 行长度为 4 个双字,即 128 位。
- [9] 假设中断状态寄存器支持读清除功能。
- [10] 此时 PCI 设备的这段区域一定是可预读的存储器区域。
- [11] 假设 HOST 主桥读取存储器时支持预读,多数 HOST 主桥都支持这种预读。

# 第 II 篇 PCI Express 体系结构概述

发布时间: 2013-05-13 11:54:30

技术类别:接口电路 个人分类:浅谈 PCIe 体系结构

虽然 PCI 总线取得了巨大的成功,但是随着处理器主频的不断提高,PCI 总线提供的带宽愈发显得捉襟见肘。PCI 总线也在不断地进行升级,其位宽和频率从最初的 32 位/33M Hz 扩展到 64 位/66MHz,而 PCI-X 总线更是将总线频率提高到 533MHz,能够提供的最大理论带宽为 4263MB。但是 PCI 总线仍无法解决其体系结构中存在的一些缺陷。PCI 总线面临着一系列挑战,包括带宽、流量控制和数据传送质量等。

PCI 总线的最高工作频率为 66M,最大位宽为 64b,从理论上讲,PCI 总线可以提供的最大传输带宽为 532MB。然而 PCI 总线作为一个共享总线,在其上的所有 PCI 设备必须要共享 PCI 总线的带宽。同时由于 PCI 总线的协议开销,导致 PCI 总线可以实际利用的数据带宽远小于其峰值带宽。

PCI 总线采用提高总线位宽和频率的方法增加其传输带宽。但是这种方法从性能价格比的角度上看,并不是最优的。数据总线位宽的提高将直接影响芯片的生产成本,64 位的PCI 总线接口需要设计者使用更多的芯片引脚,从而导致64 位的PCI 总线接口芯片的价格远高于32 位的PCI 总线接口芯片。与32 位 PCI 总线接口相比,设计者还需要使用更多的印制板层数来实现64 位 PCI 总线接口。

而提高总线频率,除了给硬件工程师带来了一系列信号完整性的问题之外,更直接影响 PCI 总线的负载能力。一条 33MHz 的 PCI 总线最多可以驱动 10 个负载,而 66Mhz 的 PCI 总线最多只能驱动 4 个负载。因此片面提高 PCI 总线的频率和位宽,并不能有效地提高 PCI 总线的带宽。

除此之外 PCI 总线在设计之初并没有考虑服务质量的问题。有些实时数据采集卡,音频或者视频的多媒体应用需要 PCI 总线提供额定带宽,而 PCI 总线上的设备只能轮流使用 PCI 总线,当一个设备长期占用 PCI 总线时,将阻止其他 PCI 设备使用 PCI 总线,从而影响了 PCI 总线的传送质量。

基于以上几个原因,PCI 总线在某种程度上说并不能完全适应现代处理器系统的需要,而使用 PCIe 总线可以有效解决 PCI 总线存在的一些问题。首先 PCIe 总线可以提供更大的总线带宽,PCIe V3.0 支持的最高总线频率为 4GHz,远高于 PCI-X 总线提供的最高总线频率。

其次 PCIe 总线支持虚通路 VC(Virtual Channel)技术,优先级不同的数据报文可以使用不同的虚通路,而每一路虚通路可以独立设置缓冲,从而相对合理地解决了数据传送过程中存在的服务质量问题。

PCIe 总线由若干层次组成,包括事务层、数据链路层和物理层。PCIe 总线使用数据报文进行数据传递,这些数据报文需要通过 PCIe 总线的这些层次。PCIe 总线的这种数据传递方式与互联网使用 TCP/IP 协议进行数据传递有类似之处。

实际上在互联网中存在的许多概念也存在于 PCIe 总线中,如交换、路由和仲裁机制等,不过这两者之间在实现上的最大不同在于前者主要使用软件程序实现其协议栈,而后者使用硬件逻辑实现。

半导体工艺的逐步提高,使得更多的软件算法可以使用硬件逻辑来实现,这给从事 IC Design 的工程师带来了巨大的挑战,因为他们使用 Verilog/VHDL 程序书写的算法,之前是使用 C 或者是 C++这样的高别语言实现的。

PCIe 总线在系统软件级与 PCI 总线兼容,基于 PCI 总线的系统软件几乎可以不经修改直接移植到 PCIe 总线中。绝大多数 PCI/PCI-X 总线使用的总线事务都被 PCIe 总线保留,而 PCI 设备使用的配置空间也被 PCIe 总线继承。基于 PCI 体系结构的系统编程模型,几乎可以在没有本质变化的前提下,直接在 PCIe 体系结构中使用。

但是从体系系统的角度上看,PCIe 总线还是增加了一些新的特性,其中一些特性不仅仅是称呼上的变化,而且在功能上也得到了增强。如在 PCIe 体系结构中出现的 RC(Root Complex)。RC 的主要功能与 PCI 总线中的 HOST 主桥类似,但是在 HOST 主桥的基础上增加了许多功能。

在不同处理器系统中,RC 的实现方式不同,因此仅仅用 PCle 总线控制器称呼 RC 是不够的,实际上 PCle 总线规范对 RC 并没有一个合适的解释。RC 本身也是随处理器系统的不同而不同,是一个很模糊的概念。

Intel 并没有使用 PCIe 总线控制器,而是使用 RC 管理 PCIe 总线,基于深层次的考虑。在 x86 处理器体系结构中,RC 并不仅仅管理 PCIe 设备的数据访问,而且还包含访问控制、错误处理和虚拟化技术等一系列内容。因此使用 PCIe 总线控制器统称 RC,在 x86 处理器体系结构中,并不合适。

在 PCIe 总线中,还有一些特性与 PCIe 总线协议的实现相关。与 PCI 总线相比,PCI e 总线使用端到端的连接方式,添加流量控制机制,并对"访问序"做出了进一步优化。虽然从系统软件的角度上看,PCI 总线与 PCIe 总线基本一致。但是从硬件设计的角度上看 PCI e 总线完全不同于 PCI 总线,基于 PCIe 总线各类设备的硬件设计难度远大于基于 PCI 总线的对应设备的设计难度。

目前 PCIe 总线规范,依然在迅猛发展,但并不是所有 PCIe 设备都支持这些在 PCIe 总线的最新规范中提及的概念。一般说来,PCIe 总线规范提出的新的概念,最先在 x86 处理器系统的 Chipset 和 Intel 设计的 EP 中出现。

## 第4章 PCIe 总线概述

发布时间: 2013-05-13 12:16:22

技术类别:接口电路 个人分类:浅谈 PCIe 体系结构

随着现代处理器技术的发展,在互连领域中,使用高速差分总线替代并行总线是大势所趋。与单端并行信号相比,高速差分信号可以使用更高的时钟频率,从而使用更少的信号线,完成之前需要许多单端并行数据信号才能达到的总线带宽。

PCI 总线使用并行总线结构,在同一条总线上的所有外部设备共享总线带宽,而 PCIe 总线使用了高速差分总线,并采用端到端的连接方式,因此在每一条 PCIe 链路中只能连接两个设备。这使得 PCIe 与 PCI 总线采用的拓扑结构有所不同。PCIe 总线除了在连接方式上与 PCI 总线不同之外,还使用了一些在网络通信中使用的技术,如支持多种数据路由方式,基于多通路的数据传递方式,和基于报文的数据传送方式,并充分考虑了在数据传送中出现服务质量 QoS (Quality of Service)问题。

## 4.1 PCIe 总线的基础知识

发布时间: 2013-05-23 11:20:29

技术类别:接口电路 个人分类:浅谈 PCIe 体系结构

与 PCI 总线不同,PCIe 总线使用端到端的连接方式,在一条 PCIe 链路的两端只能各连接一个设备,这两个设备互为是数据发送端和数据接收端。PCIe 总线除了总线链路外,还具有多个层次,发送端发送数据时将通过这些层次,而接收端接收数据时也使用这些层次。PCIe 总线使用的层次结构与网络协议栈较为类似。

#### 4.1.1 端到端的数据传递

PCIe 链路使用"端到端的数据传送方式",发送端和接收端中都含有 TX(发送逻辑)和 RX(接收逻辑), 其结构 如图 4-1 所示。



图 4-1 PCIe 总线的物理链路

由上图所示,在 PCIe 总线的物理链路的一个数据通路(Lane)中,由两组差分信号,共 4 根信号线组成。 其中发送端的 TX 部件与接收端的 RX 部件使用一组差分信号连接,该链路也被称为发送端的发送链路, 也是接收端的接收链路;而发送端的 RX 部件与接收端的 TX 部件使用另一组差分信号连接,该链路也被 称为发送端的接收链路,也是接收端的发送链路。一个 PCIe 链路可以由多个 Lane 组成。

高速差分信号电气规范要求其发送端串接一个电容,以进行 AC 耦合。该电容也被称为 AC 耦合电容。PC le 链路使用差分信号进行数据传送,一个差分信号由 D+和 D-两根信号组成,信号接收端通过比较这两个信号的差值,判断发送端发送的是逻辑"1"还是逻辑"0"。

与单端信号相比,差分信号抗干扰的能力更强,因为差分信号在布线时要求"等长"、"等宽"、"贴近",而且在同层。因此外部干扰噪声将被"同值"而且"同时"加载到 D+和 D-两根信号上,其差值在理想情况下为 0,对信号的逻辑值产生的影响较小。因此差分信号可以使用更高的总线频率。

此外使用差分信号能有效抑制电磁干扰 EMI(Electro Magnetic Interference)。由于差分信号 D+与 D-距离 很近而且信号幅值相等、极性相反。这两根线与地线间耦合电磁场的幅值相等,将相互抵消,因此差分信号对外界的电磁干扰较小。当然差分信号的缺点也是显而易见的,一是差分信号使用两根信号传送一位数据;二是差分信号的布线相对严格一些。

PCIe 链路可以由多条 Lane 组成,目前 PCIe 链路可以支持 1、2、4、8、12、16 和 32 个 Lane,即×1、 ×2、×4、×8、×12、×16 和×32 宽度的 PCIe 链路。每一个 Lane 上使用的总线频率与 PCIe 总线使用的版本相关。

第 1 个 PCIe 总线规范为 V1.0, 之后依次为 V1.0a, V1.1, V2.0 和 V2.1。目前 PCIe 总线的最新规范为 V 2.1, 而 V3.0 正在开发过程中,预计在 2010 年发布。不同的 PCIe 总线规范所定义的总线频率和链路编码方式并不相同,如表 4-1 所示。

表 4-1 PCIe 总线规范与总线频率和编码的关系

| PCIe 总线规范 | 总线频率[1] | 单 Lane 的峰值带宽 | 编码方式        |
|-----------|---------|--------------|-------------|
| 1. x      | 1.25GHz | 2.5GT/s      | 8/10b 编码    |
| 2. x      | 2.5GHz  | 5GT/s        | 8/10b 编码    |
| 3. 0      | 4GHz    | 8GT/s        | 128/130b 编码 |

如上表所示,不同的 PCIe 总线规范使用的总线频率并不相同,其使用的数据编码方式也不相同。PCIe 总线 V1.x 和 V2.0 规范在物理层中使用 8/10b 编码,即在 PCIe 链路上的 10 bit 中含有 8 bit 的有效数据;而 V3.0 规范使用 128/130b 编码方式,即在 PCIe 链路上的 130 bit 中含有 128 bit 的有效数据。

由上表所示, V3.0 规范使用的总线频率虽然只有 4GHz, 但是其有效带宽是 V2.x 的两倍。下文将以 V2.x 规范为例,说明不同宽度 PCle 链路所能提供的峰值带宽,如表 4-2 所示。

表 4-2 PCIe 总线的峰值带宽

| PCIe 总线的数据位宽 | ×1 | $\times 2$ | ×4 | ×8 | ×12 | ×16 | ×32 |
|--------------|----|------------|----|----|-----|-----|-----|
| 峰值带宽(GT/s)   | 5  | 10         | 20 | 40 | 60  | 80  | 160 |

由上表所示,x32 的 PCIe 链路可以提供 160GT/s 的链路带宽,远高于 PCI/PCI-X 总线所能提供的峰值带宽。而即将推出的 PCIe V3.0 规范使用 4GHz 的总线频率,将进一步提高 PCIe 链路的峰值带宽。

在 PCIe 总线中,使用 GT(Gigatransfer)计算 PCIe 链路的峰值带宽。GT 是在 PCIe 链路上传递的峰值带宽,其计算公式为总线频率×数据位宽×2。

在 PCIe 总线中,影响有效带宽的因素有很多,因而其有效带宽较难计算,这部分内容详见第 8.4.1 节。尽管如此,PCIe 总线提供的有效带宽还是远高于 PCI 总线。PCIe 总线也有其弱点,其中最突出的问题是传送延时。

PCIe 链路使用串行方式进行数据传送,然而在芯片内部,数据总线仍然是并行的,因此 PCIe 链路接口需要进行串并转换,这种串并转换将产生较大的延时。除此之外 PCIe 总线的数据报文需要经过事务层、数据链路层和物理层,这些数据报文在穿越这些层次时,也将带来延时。本书将在第 8.4 节详细讨论 PCIe 总线的延时与带宽之间的联系。

在基于 PCIe 总线的设备中,x1 的 PCIe 链路最为常见,而x12 的 PCIe 链路极少出现,x4 和x8 的 PCIe 设备也不多见。Intel 通常在 ICH 中集成了多个x1 的 PCIe 链路用来连接低速外设,而在 MCH 中集成了一个x16 的 PCIe 链路用于连接显卡控制器。而 PowerPC 处理器通常能够支持x8、x4、x2 和x1 的 PCIe 链路。

PCIe 总线物理链路间的数据传送使用基于时钟的同步传送机制,但是在物理链路上并没有时钟线,PCIe 总线的接收端含有时钟恢复模块 CDR(Clock Data Recovery), CDR 将从接收报文中提取接收时钟,从而进行同步数据传递。

值得注意的是,在一个 PCIe 设备中除了需要从报文中提取时钟外,还使用了 REFCLK+和 REFCLK-信号 对作为本地参考时钟,这个信号对的描述见下文。

#### 4.1.2 PCIe 总线使用的信号

PCIe 设备使用两种电源信号供电,分别是 Vcc 与 Vaux,其额定电压为 3.3V。其中 Vcc 为主电源,PCIe 设备使用的主要逻辑模块均使用 Vcc 供电,而一些与电源管理相关的逻辑使用 Vaux 供电。在 PCIe 设备中,一些特殊的寄存器通常使用 Vaux 供电,如 Sticky Register,此时即使 PCIe 设备的 Vcc 被移除,这些与电源管理相关的逻辑状态和这些特殊寄存器的内容也不会发生改变。

在 PCIe 总线中,使用 Vaux 的主要原因是为了降低功耗和缩短系统恢复时间。因为 Vaux 在多数情况下并不会被移除,因此当 PCIe 设备的 Vcc 恢复后,该设备不用重新恢复使用 Vaux 供电的逻辑,从而设备可以很快地恢复到正常工作状状态。

PCIe 链路的最大宽度为x32,但是在实际应用中,x32 的链路宽度极少使用。在一个处理器系统中,一般提供x16 的 PCIe 插槽,并使用 PETp0~15、PETn0~15 和 PERp0~15、PERn0~15 共 64 根信号线组成 3 2 对差分信号,其中 16 对 PETxx 信号用于发送链路,另外 16 对 PERxx 信号用于接收链路。除此之外 PCIe 总线还使用了下列辅助信号。

### 1 PERST#信号

该信号为全局复位信号,由处理器系统提供,处理器系统需要为 PCle 插槽和 PCle 设备提供该复位信号。 PCle 设备使用该信号复位内部逻辑。当该信号有效时,PCle 设备将进行复位操作。PCle 总线定义了多种 复位方式,其中 Cold Reset 和 Warm Reset 这两种复位方式的实现与该信号有关,详见第 4.1.5 节。

## 2 REFCLK+和 REFCLK-信号

在一个处理器系统中,可能含有许多 PCIe 设备,这些设备可以作为 Add-In 卡与 PCIe 插槽连接,也可以作为内置模块,与处理器系统提供的 PCIe 链路直接相连,而不需要经过 PCIe 插槽。PCIe 设备与 PCIe 插槽都具有 REFCLK+和 REFCLK-信号,其中 PCIe 插槽使用这组信号与处理器系统同步。

在一个处理器系统中,通常采用专用逻辑向 PCIe 插槽提供 REFCLK+和 REFCLK-信号,如图 4-2 所示。 其中 100Mhz 的时钟源由晶振提供,并经过一个"一推多"的差分时钟驱动器生成多个同相位的时钟源,与 PCIe 插槽——对应连接。



PCIe 插槽需要使用参考时钟,其频率范围为 100MHz±300ppm。处理器系统需要为每一个 PCIe 插槽、M CH、ICH 和 Switch 提供参考时钟。而且要求在一个处理器系统中,时钟驱动器产生的参考时钟信号到每一个 PCIe 插槽(MCH、ICH 和 Swith)的距离差在 15 英寸之内。通常信号的传播速度接近光速,约为 6 英寸/ns,由此可见,不同 PCIe 插槽间 REFCLK+和 REFCLK-信号的传送延时差约为 2.5ns。

当 PCIe 设备作为 Add-In 卡连接在 PCIe 插槽时,可以直接使用 PCIe 插槽提供的 REFCLK+和 REFCLK-信号,也可以使用独立的参考时钟,只要这个参考时钟在 100MHz±300ppm 范围内即可。内置的 PCIe 设备与 Add-In 卡在处理 REFCLK+和 REFCLK-信号时使用的方法类似,但是 PCIe 设备可以使用独立的参考时钟,而不使用 REFCLK+和 REFCLK-信号。

在 PCIe 设备配置空间的 Link Control Register 中,含有一个"Common Clock Configuration"位。当该位为 1 时,表示该设备与 PCIe 链路的对端设备使用"同相位"的参考时钟;如果为 0,表示该设备与 PCIe 链路的对端设备使用的参考时钟是异步的。

在 PCIe 设备中,"Common Clock Configuration"位的缺省值为 0,此时 PCIe 设备使用的参考时钟与对端设备没有任何联系,PCIe 链路两端设备使用的参考时钟可以异步设置。这个异步时钟设置方法对于使用 PCIe 链路进行远程连接时尤为重要。

在一个处理器系统中,如果使用 PCIe 链路进行机箱到机箱间的互连,因为参考时钟可以异步设置,机箱 到机箱之间进行数据传送时仅需要差分信号线即可,而不需要参考时钟,从而极大降低了连接难度。

### 3 WAKE#信号

当 PCIe 设备进入休眠状态,主电源已经停止供电时,PCIe 设备使用该信号向处理器系统提交唤醒请求,使处理器系统重新为该 PCIe 设备提供主电源 Vcc。在 PCIe 总线中,WAKE#信号是可选的,因此使用 WAKE#信号唤醒 PCIe 设备的机制也是可选的。值得注意的是产生该信号的硬件逻辑必须使用辅助电源 Vaux 供电。

WAKE#是一个 Open Drain 信号,一个处理器的所有 PCle 设备可以将 WAKE#信号进行线与后,统一发送给处理器系统的电源控制器。当某个 PCle 设备需要被唤醒时,该设备首先置 WAKE#信号有效,然后在经过一段延时之后,处理器系统开始为该设备提供主电源 Vcc,并使用 PERST#信号对该设备进行复位操

作。此时 WAKE#信号需要始终保持为低,当主电源 Vcc 上电完成之后,PERST#信号也将置为无效并结束复位,WAKE#信号也将随之置为无效,结束整个唤醒过程。

PCIe 设备除了可以使用 WAKE#信号实现唤醒功能外,还可以使用 Beacon 信号实现唤醒功能。与 WAKE #信号实现唤醒功能不同,Beacon 使用 In-band 信号,即差分信号 D+和 D-实现唤醒功能。Beacon 信号 D C 平衡,由一组通过 D+和 D-信号生成的脉冲信号组成。这些脉冲信号宽度的最小值为 2ns,最大值为 16 us。当 PCIe 设备准备退出 L2 状态(该状态为 PCIe 设备使用的一种低功耗状态)时,可以使用 Beacon 信号,提交唤醒请求。

#### 4 SMCLK 和 SMDAT 信号

SMCLK 和 SMDAT 信号与 x86 处理器的 SMBus(System Mangement Bus)相关。SMBus 于 1995 年由 I ntel 提出,SMBus 由 SMCLK 和 SMDAT 信号组成。SMBus 源于 I2C 总线,但是与 I2C 总线存在一些差异。

SMBus 的最高总线频率为 100KHz,而 I2C 总线可以支持 400KHz 和 2MHz 的总线频率。此外 SMBus 上的从设备具有超时功能,当从设备发现主设备发出的时钟信号保持低电平超过 35ms 时,将引发从设备的超时复位。在正常情况下,SMBus 的主设备使用的总线频率最低为 10KHz,以避免从设备在正常使用过程中出现超时。

在 SMbus 中,如果主设备需要复位从设备时,可以使用这种超时机制。而 I2C 总线只能使用硬件信号才能实现这种复位操作,在 I2C 总线中,如果从设备出现错误时,单纯通过主设备是无法复位从设备的。

SMBus 还支持 Alert Response 机制。当从设备产生一个中断时,并不会立即清除该中断,直到主设备向 0b0001100 地址发出命令。

上文所述的 SMBus 和 I2C 总线的区别还是局限于物理层和链路层上,实际上 SMBus 还含有网络层。SM Bus 还在网络层上定义了 11 种总线协议,用来实现报文传递。

SMBus 在 x86 处理器系统中得到了大规模普及,其主要作用是管理处理器系统的外部设备,并收集外设的运行信息,特别是一些与智能电源管理相关的信息。PCI 和 PCIe 插槽也为 SMBus 预留了接口,以便于 PCI/PCIe 设备与处理器系统进行交互。

在 Linux 系统中,SMBus 得到了广泛的应用,ACPI 也为 SMBus 定义了一系列命令,用于智能电池、电池充电器与处理器系统之间的通信。在 Windows 操作系统中,有关外部设备的描述信息,也是通过 SMB us 获得的。

#### 5 JTAG 信号

JTAG(Joint Test Action Group)是一种国际标准测试协议,与 IEEE 1149.1 兼容,主要用于芯片内部测试。目前绝大多数器件都支持 JTAG 测试标准。JTAG 信号由 TRST#、TCK、TDI、TDO 和 TMS 信号组成。其中 TRST#为复位信号;TCK 为时钟信号;TDI 和 TDO 分别与数据输入和数据输出对应;而 TMS 信号为模式选择。

JTAG 允许多个器件通过 JTAG 接口串联在一起,并形成一个 JTAG 链。目前 FPGA 和 EPLD 可以借用 JTAG 接口实现在线编程 ISP(In-System Programming)功能。处理器也可以使用 JTAG 接口进行系统级调

试工作,如设置断点、读取内部寄存器和存储器等一系列操作。除此之外 JTAG 接口也可用作"逆向工程",分析一个产品的实现细节,因此在正式产品中,一般不保留 JTAG 接口。

#### 6 PRSNT1#和 PRSNT2#信号

PRSNT1#和 PRSNT2#信号与 PCIe 设备的热插拔相关。在基于 PCIe 总线的 Add-in 卡中, PRSNT1#和 PRSNT2#信号直接相连, 而在处理器主板中, PRSNT1#信号接地, 而 PRSNT2#信号通过上拉电阻接为高。 PCIe 设备的热插拔结构如图 4-3 所示。



如上图所示,当 Add-In 卡没有插入时,处理器主板的 PRSNT2#信号由上拉电阻接为高,而当 Add-In 卡插入时主板的 PRSNT2#信号将与 PRSNT1#信号通过 Add-In 卡连通,此时 PRSNT2#信号为低。处理器主板的热插拔控制逻辑将捕获这个"低电平",得知 Add-In 卡已经插入,从而触发系统软件进行相应地处理。

Add-In 卡拔出的工作机制与插入类似。当 Add-in 卡连接在处理器主板时,处理器主板的 PRSNT2#信号为低,当 Add-In 卡拔出后,处理器主板的 PRSNT2#信号为高。处理器主板的热插拔控制逻辑将捕获这个"高电平",得知 Add-In 卡已经被拔出,从而触发系统软件进行相应地处理。

不同的处理器系统处理 PCIe 设备热拔插的过程并不相同,在一个实际的处理器系统中,热拔插设备的实现也远比图 4-3 中的示例复杂得多。值得注意的是,在实现热拔插功能时,Add-in Card 需要使用"长短针"结构。

如图 4-3 所示,PRSNT1#和 PRSNT2#信号使用的金手指长度是其他信号的一半。因此当 PCle 设备插入插槽时,PRSNT1#和 PRSNT2#信号在其他金手指与 PCle 插槽完全接触,并经过一段延时后,才能与插槽完全接触;当 PCle 设备从 PCle 插槽中拔出时,这两个信号首先与 PCle 插槽断连,再经过一段延时后,其他信号才能与插槽断连。系统软件可以使用这段延时,进行一些热拔插处理。

#### 4.1.3 PCIe 总线的层次结构

PCIe 总线采用了串行连接方式,并使用数据包(Packet)进行数据传输,采用这种结构有效去除了在 PCI 总线中存在的一些边带信号,如 INTx 和 PME#等信号。在 PCIe 总线中,数据报文在接收和发送过程中,需要通过多个层次,包括事务层、数据链路层和物理层。PCIe 总线的层次结构如图 4-4 所示。



PCIe 总线的层次组成结构与网络中的层次结构有类似之处,但是 PCIe 总线的各个层次都是使用硬件逻辑 实现的。在 PCIe 体系结构中,数据报文首先在设备的核心层(Device Core)中产生,然后再经过该设备的 事务层(Transaction Layer)、数据链路层(Data Link Layer)和物理层(Physical Layer),最终发送出去。而接收端的数据也需要通过物理层、数据链路和事务层,并最终到达 Device Core。

## 1 事务层

事务层定义了 PCIe 总线使用总线事务,其中多数总线事务与 PCI 总线兼容。这些总线事务可以通过 Swit ch 等设备传送到其他 PCIe 设备或者 RC。RC 也可以使用这些总线事务访问 PCIe 设备。

事务层接收来自 PCIe 设备核心层的数据,并将其封装为 TLP(Transaction Layer Packet)后,发向数据链路层。此外事务层还可以从数据链路层中接收数据报文,然后转发至 PCIe 设备的核心层。

事务层的一个重要工作是处理 PCIe 总线的"序"。在 PCIe 总线中,"序"的概念非常重要,也较难理解。在 PCIe 总线中,事务层传递报文时可以乱序,这为 PCIe 设备的设计制造了不小的麻烦。事务层还使用流量控制机制保证 PCIe 链路的使用效率。有关事务层的详细说明见第 6 章。

## 2 数据链路层

数据链路层保证来自发送端事务层的报文可以可靠、完整地发送到接收端的数据链路层。来自事务层的报文在通过数据链路层时,将被添加 Sequence Number 前缀和 CRC 后缀。数据链路层使用 ACK/NAK 协议保证报文的可靠传递。

PCIe 总线的数据链路层还定义了多种 DLLP(Data Link Layer Packet), DLLP 产生于数据链路层,终止于数据链路层。值得注意的是,TLP 与 DLLP 并不相同, DLLP 并不是由 TLP 加上 Sequence Number 前缀和 CRC 后缀组成的。

### 3 物理层

物理层是 PCIe 总线的最底层,将 PCIe 设备连接在一起。PCIe 总线的物理电气特性决定了 PCIe 链路只能使用端到端的连接方式。PCIe 总线的物理层为 PCIe 设备间的数据通信提供传送介质,为数据传送提供可靠的物理环境。

物理层是 PCIe 体系结构最重要,也是最难以实现的组成部分。PCIe 总线的物理层定义了 LTSSM(Link Tr aining and Status State Machine)状态机,PCIe 链路使用该状态机管理链路状态,并进行链路训练、链路恢复和电源管理。

PCIe 总线的物理层还定义了一些专门的"序列",有的书籍将物理层这些"序列"称为 PLP(Phsical Layer Packer),这些序列用于同步 PCIe 链路,并进行链路管理。值得注意的是 PCIe 设备发送 PLP 与发送 TLP 的过程有所不同。对于系统软件而言,物理层几乎不可见,但是系统程序员仍有必要较为深入地理解物理层的工作原理。

#### 4.1.4 PCIe 链路的扩展

PCIe 链路使用端到端的数据传送方式。在一条 PCIe 链路中,这两个端口是完全对等的,分别连接发送与接收设备,而且一个 PCIe 链路的一端只能连接一个发送设备或者接收设备。因此 PCIe 链路必须使用 Switch 扩展 PCIe 链路后,才能连接多个设备。使用 Switch 进行链路扩展的实例如图 4-5 所示。



在 PCIe 总线中,Switch[2]是一个特殊的设备,该设备由 1 个上游端口和 2~n 个下游端口组成。PCIe 总线规定,在一个 Switch 中可以与 RC 直接或者间接相连[3]的端口为上游端口,在 PCIe 总线中,RC 的位置一般在上方,这也是上游端口这个称呼的由来。在 Switch 中除了上游端口外,其他所有端口都被称为下游端口。下游端口一般与 EP 相连,或者连接下一级 Switch 继续扩展 PCIe 链路。其中与上游端口相连的 PCIe 链路被称为上游链路,与下游端口相连的 PCIe 链路被称为下游链路。

上游链路和下游链路是一个相对的概念。如上图所示,Switch 与 EP2 连接的 PCle 链路,对于 EP2 而言是上游链路,而对 Switch 而言是下游链路。

在上图所示的 Switch 中含有 3 个端口,其中一个是上游端口(Upstream Port),而其他两个为下游端口(Do wnstream Port)。其中上游端口与 RC 或者其他 Switch 的下游端口相连,而下游端口与 EP 或者其他 Switch 的上游端口相连。

在 Switch 中,还有两个与端口相关的概念,分别是 Egress 端口和 Ingress 端口。这两个端口与通过 Swit ch 的数据流向有关。其中 Egress 端口指发送端口,即数据离开 Switch 使用的端口; Ingress 端口指接收端口即数据进入 Switch 使用的端口。

Egress 端口和 Ingress 端口与上下游端口没有对应关系。在 Switch 中,上下游端口可以作为 Egress 端口,也可以作为 Ingress 端口。如图 4-5 所示,RC 对 EP3 的内部寄存器进行写操作时,Switch 的上游端口为 Ingress 端口,而下游端口为 Egress 端口;当 EP3 对主存储器进行 DMA 写操作时,该 Switch 的上游端口为 Egress 端口,而下游端口为 Ingress 端口。

PCle 总线还规定了一种特殊的 Switch 连接方式,即 Crosslink 连接模式。支持这种模式的 Switch,其上游端口可以与其他 Switch 的上游端口连接,其下游端口可以与其他 Switch 的下游端口连接。

PCIe 总线提供 CrossLink 连接模式的主要目的是为了解决不同处理器系统之间的互连,如图 4-6 所示。使用 CrossLink 连接模式时,虽然从物理结构上看,一个 Switch 的上/下游端口与另一个 Switch 的上/下游端口直接相连,但是这个 PCIe 链路经过训练后,仍然是一个端口作为上游端口,而另一个作为下游端口。



图 4-6 使用 CrossLink 方式连接两个处理器系统

处理器系统 1 与处理器系统 2 间的数据交换可以通过 Crosslink 进行。当处理器系统 1(2)访问的 PCI 总线域的地址空间或者 Requester ID 不在处理器系统 1(2)内时,这些数据将被 Crosslink 端口接收,并传递到对端处理器系统中。Crosslink 对端接口的 P2P 桥将接收来自另一个处理器域的数据请求,并将其转换为本处理器域的数据请求。

使用 Crosslink 方式连接两个拓扑结构完全相同的处理器系统时,仍然有不足之处。假设图 4-6 中的处理器系统 1 和 2 的 RC 使用的 ID 号都为 0,而主存储器都是从 0x0000-0000 开始编址时。当处理器 1 读取 EP 2 的某段 PCI 总线空间时,EP2 将使用 ID 路由方式,将完成报文传送给 ID 号为 0 的 PCI 设备,此时是处理器 2 的 RC 而不是处理器 1 的 RC 收到 EP2 的数据。因为处理器 1 和 2 的 RC 使用的 ID 号都为 0,EP 2 不能区分这两个 RC。

由上所述,使用 Crosslink 方式并不能完全解决两个处理器系统的互连问题,因此在有些 Switch 中支持非透明桥结构。这种结构与 PCI 总线非透明桥的实现机制类似,本章对此不做进一步说明。

使用非透明桥仅解决了两个处理器间数据通路问题,但是不便于 NUMA 结构对外部设备的统一管理。PCI e 总线对此问题的最终解决方法是使用 MR-IOV 技术,该技术要求 Switch 具有多个上游端口分别与不同的 RC 互连。目前 PLX 公司已经可以提供具有多个上游端口的 Switch,但是尚未实现 MR-IOV 技术涉及的一些与虚拟化相关的技术。

即便 MR-IOV 技术可以合理解决多个处理器间的数据访问和对 PCIe 设备的配置管理,使用 PCIe 总线进行两个或者多个处理器系统间的数据传递仍然是一个不小问题。因为 PCIe 总线的传送延时仍然是制约其在大规模处理器系统互连中应用的重要因素。

# 4.2 PCIe 体系结构的组成部件

发布时间: 2013-05-23 11:37:38

技术类别:接口电路 个人分类:浅谈 PCIe 体系结构

PCIe 总线作为处理器系统的局部总线,其作用与 PCI 总线类似,主要目的是为了连接处理器系统中的外部设备,当然 PCIe 总线也可以连接其他处理器系统。在不同的处理器系统中, PCIe 体系结构的实现方法略有不同。但是在大多数处理器系统中,都使用了 RC、Switch 和 PCIe-to-PCI 桥这些基本模块连接 PCIe 和 PCI 设备。在 PCIe 总线中,基于 PCIe 总线的设备,也被称为 EP(Endpoint)。

### 4.2.1 基于 PCle 架构的处理器系统

在不同的处理器系统中,PCIe 体系结构的实现方式不尽相同。PCIe 体系结构以 Intel 的 x86 处理器为蓝本实现,已被深深地烙下 x86 处理器的印记。在 PCIe 总线规范中,有许多内容是 x86 处理器独有的,也仅在 x86 处理器的 Chipset 中存在。在 PCIe 总线规范中,一些最新的功能也在 Intel 的 Chipset 中率先实现。本节将以一个虚拟的处理器系统 A 和 PowerPC 处理器为例简要介绍 RC 的实现,并简单归纳 RC 的通用实现机制。

### 1 处理器系统 A

在有些处理器系统中,没有直接提供 PCI 总线,此时需要使用 PCIe 桥,将 PCIe 链路转换为 PCI 总线之后,才能连接 PCI 设备。在 PCIe 体系结构中,也存在 PCI 总线号的概念,其编号方式与 PCI 总线兼容。一个基于 PCIe 架构的处理器系统 A 如图 4-7 所示。



在上图的结构中,处理器系统首先使用一个虚拟的 PCI 桥分离处理器系统的存储器域与 PCI 总线域。FSB 总线下的所有外部设备都属于 PCI 总线域。与这个虚拟 PCI 桥直接相连的总线为 PCI 总线 0。这种架构与 Intel 的 x86 处理器系统较为类似。

在这种结构中,RC 由两个 FSB-to-PCle 桥和存储器控制器组成。值得注意的是在图 4-7 中,虚拟 PCl 桥的作用只是分离存储器域与 PCl 总线域,但是并不会改变信号的电气特性。RC 与处理器通过 FSB 连接,而从电气特性上看,PCl 总线 0 与 FSB 兼容,因此在 PCl 总线 0 上挂接的是 FSB-to-PCle 桥,而不是 PC l-to-PCle 桥。

在 PCI 总线 0 上有一个存储器控制器和两个 FSB-to-PCIe 桥。这两个 FSB-to-PCIe 桥分别推出一个 $\mathbf{x}$ 16 和  $\mathbf{x}$ 8 的 PCIe 链路,其中 $\mathbf{x}$ 16 的 PCIe 链路连接显卡控制器(GFX),其编号为 PCI 总线 1;  $\mathbf{x}$ 8 的 PCIe 链路连接一个 Switch 进行 PCIe 链路扩展。而存储器控制器作为 PCI 总线 0 的一个 Agent 设备,连接 DDR 插槽或者颗粒。

此外在这个 PCI 总线上还可能连接了一些使用"PCI 配置空间"管理的设备,这些设备的访问方法与 PCI 总线兼容,在 x86 处理器的 Chipset 中集成了一些内嵌的设备。这些内嵌的设备使用均使用"PCI 配置空间"进行管理,包括存储器控制器。

PCIe 总线使用端到端的连接方式,因此只有使用 Switch 才能对 PCIe 链路进行扩展,而每扩展一条 PCIe 链路将产生一个新的 PCI 总线号。如图 4-7 所示,Switch 可以将 1 个x8 的 PCIe 端口扩展为 4 个x2 的 PCIe 端口,其中每一个 PCIe 端口都可以挂接 EP。除此之外 PCIe 总线还可以使用 PCIe 桥,将 PCIe 总线转换为 PCI 总线或者 PCI-X 总线,之后挂接 PCI/PCI-X 设备。多数 x86 处理器系统使用这种结构连接 PCIe 或者 PCI 设备。

在 PCIe 总线规范中并没有明确提及 PCIe 主桥,而使用 RC 概括除了处理器之外的所有与 PCIe 总线相关的内容。在 PCIe 体系结构中,RC 是一个很模糊也很混乱的概念。Intel 使用 PCI 总线的概念管理所有外部设备,包括与这些外部设备相关的寄存器,因此在 RC 中包含一些实际上与 PCIe 总线无关的寄存器。使用这种方式有利于系统软件使用相同的平台管理所有外部设备,也利于平台软件的一致性,但是仍有其不足之处。

### 2 PowerPC 处理器

PowerPC 处理器挂接外部设备使用的拓扑结构与 x86 处理器不同。在 PowerPC 处理器中,虽然也含有 P CI/PCIe 总线,但是仍然有许多外部设备并不是连接在 PCI 总线上的。在 PowerPC 处理器中,PCI/PCIe 总线并没有在 x86 处理器中的地位。在 PowerPC 处理器中,还含有许多内部设备,如 TSEC(Three Spe ed Ethenet Controller)和一些内部集成的快速设备,与 SoC 平台总线直接相连,而不与 PCI/PCIe 总线相连。在 PowerPC 处理器中,PCI/PCIe 总线控制器连接在 SoC 平台总线的下方。

Freescale 即将发布的 P4080 处理器,采用的互连结构与之前的 PowerPC 处理器有较大的不同。P4080 处理器是 Freescale 第一颗基于 E500 mc 内核的处理器。E500 mc 内核与之前的 E500 V2 和 V1 相比,从指令流水线结构、内存管理和中断处理上说并没有本质的不同。E500mc 内核内置了一个 128KB 大小的 L2 Cache,该 Cache 连接在 BSB 总线上;而 E500 V1/V2 内核中并不含有 L2 Cache,而仅含有 L1 Ca che 而且与 FSB 直接相连。在 E500mc 内核中,还引入了虚拟化的概念。在 P4080 处理器中,一些快速外部设备,如 DDR 控制器、以太网控制器和 PCI/PCIe 总线接口控制器也是直接或者间接地连接到 Core Net 中,在 P4080 处理器,L3 Cache 也是连接到 CoreNet 中。P4080 处理器的拓扑结构如图 4-8 所示。



图 4-8 基于 PCIe 总线的 PowerPC 处理器系统

目前 Freescale 并没有公开 P4080 处理器的 L1、L2 和 L3 Cache 如何进行 Cache 共享一致性。多数采用 CoreNet 架构互连的处理器系统使用目录表法进行 Cache 共享一致性,如 Intel 的 Nehelem EX 处理器。 P4080 处理器并不是一个追求峰值运算的 SMP 处理器系统,而针对 Data Plane 的应用,因此 P4080 处理器可能并没有使用基于目录表的 Cache 一致性协议。在基于全互连网络的处理器系统中如果使用"类总线监听法"进行 Cache 共享一致性,将不利于多个 CPU 共享同一个存储器系统,在 Cache 一致性的处理过程中容易形成瓶颈。

如图 4-8 所示,P4080 处理器的设计重点并不是 E500mc 内核,而是 CoreNet。CoreNet 内部由全互连网络组成,其中任意两个端口间的通信并不会影响其他端口间的通信。与 MPC8548 处理器相同,P4080 处理器也使用 OceaN[1]结构连接 PCIe 与 RapidIO 接口。

在 P4080 处理器中不存在 RC 的概念,而仅存在 PCIe 总线控制器,当然也可以认为在 P4080 处理器中,PCIe 总线控制器即为 RC。P4080 处理器内部含有 3 个 PCIe 总线控制器,如果该处理器需要连接更多的 PCIe 设备时,需要使用 Switch 扩展 PCIe 链路。

在 P4080 处理器中,所有外部设备与处理器内核都连接在 CoreNet 中,而不使用传统的 SoC 平台总线[2] 进行连接,从而在有效提高了处理器与外部设备间通信带宽的同时,极大降低了访问延时。此外 P4080 处理器系统使用 PAMU(Peripheral Access Management Unit)分隔外设地址空间与 CoreNet 地址空间。在这种结构下,10GE/1GE 接口使用的地址空间与 PCI 总线空间独立。

P4080 处理器使用的 PAMU 是对 MPC8548 处理器 ATMU 的进一步升级。使用这种结构时,外部设备使用的地址空间、PCI 总线域地址空间和存储器域地址空间的划分更加明晰。在 P4080 处理器中,存储器控制器和存储器都属于一个地址空间,即存储器域地址空间。此外这种结构还使用 OCeaN 连接 SRIO[3]和 PCIe 总线控制器,使得在 OCeaN 中的 PCIe 端口之间[4]可以直接通信,而不需要通过 CoreNet,从而减轻了 CoreNet 的负载。

从内核互连和外部设备互连的结构上看,这种结构具有较大的优势。但是采用这种结构需要使用占用芯片更多的资源,CoreNet 的设计也十分复杂。而最具挑战的问题是,在这种结构之下,Cache 共享一致性模型的设计与实现。在 Boxboro EX 处理器系统中,可以使用 QPI 将多个处理器系统进行点到点连接,也可

以组成一个全互连的处理器系统。这种结构与 P4080 处理器使用的结构类似, 但是 Boxboro EX 处理器系 统包含的 CPU 更多。

### 3 基于 PCIe 总线的通用处理器结构

在不同的处理器系统中,RC 的实现有较大差异。PCIe 总线规范并没有规定RC 的实现细则。在有些处理 器系统中, RC 相当于 PCle 主桥, 也有的处理器系统也将 PCle 主桥称为 PCle 总线控制器。而在 x86 处 理器系统中,RC 除了包含 PCIe 总线控制器之外,还包含一些其他组成部件,因此RC 并不等同于PCIe 总线控制器。

如果一个RC中可以提供多个PCIe端口,这种RC也被称为多端口RC。如MPC8572处理器的RC可以 直接提供 3 条 PCIe 链路,因此可以直接连接 3 个 EP。如果 MPC8572 处理器需要连接更多 EP 时,需要 使用 Switch 进行链路扩展。

而在 x86 处理器系统中,RC 并不是存在于一个芯片中,如在 Montevina 平台中,RC 由 MCH 和 ICH 两个 芯片组成。本节并不对 x86 和 PowerPC 处理器使用的 PCIe 总线结构做进一步讨论,而只介绍这两种结构 的相同之处。一个通用的,基于 PCIe 总线的处理器系统如图 4-9 所示。



图 4-9 基于 PCIe 总线的通用处理器系统

上图所示的结构将 PCIe 总线端口、存储器控制器等一系列与外部设备有关的接口都集成在一起,并统称 为 RC。RC 具有一个或者多个 PCIe 端口,可以连接各类 PCIe 设备。PCIe 设备包括 EP(如网卡、显卡等 设备)、Switch 和 PCIe 桥。PCIe 总线采用端到端的连接方式,每一个 PCIe 端口只能连接一个 EP,当然 PCIe 端口也可以连接 Switch 进行链路扩展。通过 Switch 扩展出的 PCIe 链路可以继续挂接 EP 或者其他 Switch.

### 4.2.2 RC 的组成结构

RC 是 PCIe 体系结构的一个重要组成部件,也是一个较为混乱的概念。RC 的提出与 x86 处理器系统密切 相关。事实上,只有x86处理器才存在PCle总线规范定义的"标准RC",而在多数处理器系统,并不含有 在 PCIe 总线规范中涉及的,与 RC 相关的全部概念。

不同处理器系统的 RC 设计并不相同,在图 4-7中的处理器系统中,RC 包括存储器控制器、两个 FSB-to-PCIe 桥。而在图 4-8 中的 PowerPC 处理器系统中, RC 的概念并不明晰。在 PowerPC 处理器中并不存 在真正意义上的 RC,而仅包含 PCIe 总线控制器。

在 x86 处理器系统中, RC 内部集成了一些 PCI 设备、RCRB(RC Register Block)和 Event Collector 等组 成部件。其中 RCRB 由一系列"管理存储器系统"的寄存器组成,而仅存在于 x86 处理器中;而 Event Coll ector 用来处理来自 PCIe 设备的错误消息报文和 PME 消息报文。RCRB 寄存器组属于 PCI 总线域地址空

间,x86 处理器访问 RCRB 的方法与访问 PCI 设备的配置寄存器相同。在有些x86 处理器系统中,RCRB 在 PCI 总线 0 的设备 0 中。

RCRB 是 x86 处理器所独有的,PowerPC 处理器也含有一组"管理存储器系统"的寄存器,这组寄存器与 R CRB 所实现的功能类似。但是在 PowerPC 处理器中,该组寄存器以 CCSRBAR 寄存器为基地址,处理器采用存储器映像方式访问这组寄存器。

如果将 RC 中的 RCRB、内置的 PCI 设备和 Event Collector 去除,该 RC 的主要功能与 PCI 总线中的 H OST 主桥类似,其主要作用是完成存储器域到 PCI 总线域的地址转换。但是随着虚拟化技术的引入,尤其是引入 MR-IOV 技术之后,RC 的实现变得异常复杂。

但是 RC 与 HOST 主桥并不相同,RC 除了完成地址空间的转换之外,还需要完成物理信号的转换。在 Po werPC 处理器的 RC 中,来自 OCeaN 或者 FSB 的信号协议与 PCIe 总线信号使用的电气特性并不兼容,使用的总线事务也并不相同,因此必须进行信号协议和总线事务的转换。

在 P4080 处理器中,RC 的下游端口可以挂接 Switch 扩展更多的 PCIe 端口,也可以只挂接一个 EP。在 P4080 处理器的 RC 中,设置了一组 Inbound 和 Outbound 寄存器组,用于存储器域与 PCI 总线域之间地址空间的转换;而 P4080 处理器的 RC 还可以使用 Outbound 寄存器组将 PCI 设备的配置空间直接映射到存储器域中。PowerPC 处理器在处理 PCI/PCIe 接口时,都使用这组 Inbound 和 Outbound 寄存器组。

在 P4080 处理器中,RC 可以使用 PEX\_CONFIG\_ADDR 与 PEX\_CONFIG\_DATA 寄存器对 EP 进行配置读写,这两个寄存器与 MPC8548 处理器 HOST 主桥的 PCI\_CONFIG\_ADDR 和 PCI\_CONFIG\_DATA 寄存器类似,本章不再详细介绍这组寄存器。

而 x86 处理器的 RC 设计与 PowerPC 处理器有较大的不同,实际上和大多数处理器系统都不相同。x86 处理器赋予了 RC 新的含义,PCIe 总线规范中涉及的 RC 也以 x86 处理器为例进行说明,而且一些在 PCI e 总线规范中出现的最新功能也在 Intel 的 x86 处理器系统中率先实现。在 x86 处理器系统中的 RC 实现也比其他处理器系统复杂得多。深入理解 x86 处理器系统的 RC 对于理解 PCIe 体系结构非常重要。

#### 4.2.3 Switch

本篇在第 4.1.4 节,简单介绍了在 PCIe 总线中,如何使用 Switch 进行链路扩展,本节主要介绍 Switch[5] 的内部结构。从系统软件的角度上看,每一个 PCIe 链路都占用一个 PCI 总线号,但是一条 PCIe 链路只能连接一个 PCI 设备,Switch、EP 或者 PCIe 桥片。PCIe 总线使用端到端的连接方式,一条 PCIe 链路只能连接一个设备。

一个 PCIe 链路需要挂接多个 EP 时,需要使用 Switch 进行链路扩展。一个标准 Switch 具有一个上游端口和多个下游端口。上游端口与 RC 或者其他 Switch 的下游端口相连,而下游端口可以与 EP、PCIe-to-PCI -X/PCI 桥或者下游 Switch 的上游端口相连。

PCIe 总线规范还支持一种特殊的连接方式,即 Crosslink 连接方式。使用这种方式时,Switch 的下游端口可以与其他 Switch 的下游端口直接连接,上游端口也可以其他 Switch 的上游端口直接连接。在 PCIe 总线规范中,Crosslink 连接方式是可选的,并不要求 PCIe 设备一定支持这种连接方式。

在 PCIe 体系结构中,Switch 的设计难度仅次于 RC,Switch 也是 PCIe 体系结构的核心所在。而从系统软件的角度上看,Switch 内部由多个 PCI-to-PCI 桥组成,其中每一个上游和下游端口都对应一个虚拟 PCI 桥。在一个 Switch 中有多个端口,在其内部就有多少个虚拟 PCI 桥,就有多少个 PCI 桥配置空间。值得

注意的是,在 Switch 内部还具有一条虚拟的 PCI 总线,用于连接各个虚拟 PCI 桥,系统软件在初始化 Switch 时,需要为这条虚拟 PCI 总线编号。Switch 的组成结构如图 4-10 所示。



图 4-10 Switch 的等效逻辑图

Switch[6]需要处理 PCIe 总线传输过程中的 QoS 问题。PCIe 总线的 QoS 要求 PCIe 总线区别对待优先权不同的数据报文,而且无论 PCIe 总线的某一个链路多么拥塞,优先级高的报文,如等时报文(Isochronous Packet)都可以获得额定的数据带宽。而且 PCIe 总线需要保证优先级较高的报文优先到达。PCIe 总线采用虚拟多通路 VC 技术[7],并在这些数据报文设定一个 TC(Traffic Class)标签,该标签由 3 位组成,将数据报文根据优先权分为 8 类,这 8 类数据报文可以根据需要选择不同的 VC 进行传递。

在 PCIe 总线中,每一条数据链路上最多可以支持 8 个独立的 VC。每个 VC 可以设置独立的缓冲,用来接收和发送数据报文。在 PCIe 体系结构中,TC 和 VC 紧密相连,TC 与 VC 之间的关系是"多对一"。

TC 可以由软件设置,系统软件可以选择某类 TC 由哪个 VC 进行传递。其中一个 VC 可以传递 TC 不相同的数据报文,而 TC 相同的数据报文在指定一个 VC 传递之后,不能再使用其他 VC。在许多处理器系统中,Switch 和 RC 仅支持一个 VC,而 x86 处理器系统和 PLX 的 Switch 中可以支持两个 VC。

下文将以一个简单的例子说明如何使用 TC 标签和多个 VC,以保证数据传送的服务质量。我们将 PCIe 总线的端到端数据传递过程模拟为使用汽车将一批货物从 A 点运送到 B 点。如果我们不考虑服务质量,可以采用一辆汽车运送所有这些货物,经过多次往返就可以将所有货物从 A 点运到 B 点。但是这样做会耽误一些需要在指定时间内到达 B 点的货物。有些货物,如一些急救物资、EMS 等其他优先级别较高的货物,必须要及时地从 A 点运送到 B 点。这些急救物资的运送应该有别于其他普通物资的运送。

为此我们首先将不同种类的货物进行分类,将急救物资定义为 TC3 类货物,EMS 定义为 TC2 类货物,平信定义为 TC1 类货物,一般包裹定义为 TC0 类货物,我们最多可以提供 8 种 TC 类标签进行货物分类。

之后我们使用 8 辆汽车,分别是 VC0~7 运送这些货物,其中 VC7 的速度最快,而 VC0 的速度最慢。当发生堵车事件时,VC7 优先行驶,VC0 最后行驶。然后我们使用 VC3 运送急救物资,VC2 运送 EMS,VC1 运送平信,VC0 运送包裹,当然使用 VC0 同时运送平信和包裹也是可以的,但是平信或者包裹不能使用一种以上的汽车运送,如平信如果使用了 VC1 运输,就不能使用 VC0。因为 TC 与 VC 的对应关系是"多对一"的关系。

采用这种分类运输的方法,我们可以做到在 A 点到 B 点带宽有限的情况下,仍然可以保证急救物资和 EM S 可以及时到达 B 点,从而提高了服务质量。

PCIe 总线除了解决数据传送的 QoS 问题之外,还进一步考虑如何在链路传递过程中,使用流量控制机制防止拥塞。

在 PCIe 体系结构中,Switch 处于核心地位。PCIe 总线使用 Switch 进行链路扩展,在 Switch 中,每一个端口对应一个虚拟 PCI 桥。深入理解 PCI 桥是理解 Switch 软件组成结构的基础。目前 PCIe 总线提出了 M RA-Switch 的概念,这种 Switch 与传统 Switch 有较大的区别。

### 4.2.4 VC 和端口仲裁

在 Switch 中存在多个端口,其中来自不同 Ingress 端口的报文可以发向同一个 Egress 端口,因此 Switch 必须要解决端口仲裁和路由选径的问题。所谓端口仲裁指来自不同 Ingress 端口的报文到达同一个 Egress 端口的报文通过顺序,端口仲裁机制如图 4-11 所示。



在一个 Switch 中设有仲裁器,该仲裁器规定了数据报文通过 Switch 的规则。在 PCIe 总线中存在两种仲裁机制,分别是基于 VC 和基于端口的仲裁机制。端口仲裁机制主要针对 RC 和 Switch,当多个 Ingress 端口需要向同一个 Egress 端口发送数据报文时需要进行端口仲裁。具体地讲,在 PCIe 体系结构中有三个端口,需要进行端口仲裁。

- Switch 的 Egress 端口。当 EP A 和 EP B 同时访问 EP C,D 或者 DDR-SDRAM 时,需要通过 Switch 的 Egress 端口 C。此时 Switch 需要进行端口仲裁确定是 EP A 的数据报文还是 EP B 的数据报文优先通过 Egress 端口 C。
- 多端口 RC 的 Egress 端口。当 RC 的端口 1 和端口 3 同时访问 Endpoint C 时,RC 的端口 2 需要进行端口仲裁,决定来自 RC 哪个端口的数据可以率先通过。
- RC 通往主存储器的端口。当 RC 的端口 1、端口 2 和端口 3 同时访问 DDR 控制器时,这些数据报文将通过 RC 的 Egress 端口 4,此时需要进行端口仲裁。
   在 PCle 体系结构中,链路的端口仲裁需要根据每一个 VC 独立设置,而且可以使用不同的算法进行端口仲

在 PCIe 体系结构中,链路的端口仲裁需要根据每一个 VC 独立设置,而且可以使用不同的算法进行端口仲裁。

下文以图 4-11 中,Switch 的两个 Ingress 端口 A 和 B 向 Egress 端口 C 发送数据报文为例,简要说明端口仲裁和 VC 仲裁的使用方法,其过程如图 4-12 所示。



图 4-12 VC 仲裁示意图

基于 VC 的仲裁是指发向同一个端口的数据报文,根据使用的 VC 而进行仲裁的方式。如上图所示,当来 自端口B和端口A数据报文(分别使用VC0和VC1通路)在到达端口C之前,需要首先进行端口仲裁后, 才能进行 VC 仲裁。PCIe 总线规定了 3 种 VC 仲裁方式, 分别为 Strict Priority, RR(Round Robin)和 WR R(Weighted Round Robin)算法。

当使用 Strict Priority 仲裁方式时,发向 VC7 的数据报文具有最高的优先级,而发向 VC0 的数据报文优先 级最低。PCIe 总线允许对 Switch 或者 RC 的部分 VC 采用 Strict Priority 方式进行仲裁,而对其他 VC 采 用RR和WRR算法,如VC7~4采用Strict Priority方式,而采用其他方式处理VC3~0。

使用 RR 方式时, 所有 VC 具有相同的优先级, 所有 VC 轮流使用 PCIe 链路。WRR 方式与 RR 算法类似, 但是可以对每一个 VC 进行加权处理,采用这种方式可以适当提高 VC7 的优先权,而将 VC0 的优先权适 当降低。

我们假定 Ingress 端口 A 和 Ingress B 向 Egress 端口 C 进行数据传递时,使用两个 VC 通路,分别是 VC 0 和 VC1。其中标签为 TC0~3 的数据报文使用 VC0 传送, 而标签为 TC4~7 数据报文使用 VC1 传送。

而数据报文在离开 Egress 端口 C 时,需要首先进行端口仲裁,之后再通过 VC 仲裁,决定哪个报文优先 传送。数据报文从 Ingress A/B 端口发送到 Egress C 端口时,将按照以下步骤进行处理。

- (1) 首先到达 Ingress A/B 端口的数据报文,将根据该端口的 TC/VC 映射表[8]决定使用该端口的哪个 VC 通道。如图 4-12 所示, 假设发向端口 A 的数据报文使用 TC0~TC3, 而发向端口 B 的数据报文使用 TC0~ TC7, 这些数据报文在端口 A 中仅使用了 VC0 通道, 而在端口 B 中使用了 VC0 和 VC1 两个通道。
- (2) 数据报文在端口中传递时,将通过路由部件(Routing Logic),将报文发送到合适的端口。如图 4-12 所 示,端口C可以接收来自端口A或者B的数据报文。
- (3) 当数据报文到达端口 C 时,首先需要经过 TC/VC 映射表,确定在端口 C 中使用哪个 VC 通路接收不同 类型的数据报文。

- (4) 对于端口 C, 其 VC0 通道可能会被来自端口 A 的数据报文使用,也可能会被来自端口 B 的数据报文使用。因此在 PCle 的 Switch 中必须设置一个端口仲裁器,决定来自不同数据端口的数据报文如何使用 VC 通路。
- (5) 数据报文通过端口仲裁后,获得 VC 通路的使用权之后,还需要经过 Switch 中的 VC 仲裁器,将数据报文发送到实际的物理链路中。

PCIe 总线规定,系统设计者可以使用以下三种方式进行端口仲裁。

- (1) Hardware-fixed 仲裁策略。如在系统设计时,采用固化的 RR 仲裁方法。这种方法的硬件实现原理较为简单,此时系统软件不能对端口仲裁器进行配置。
- (2) WRR 仲裁策略,即加权的 RR 仲裁策略。
- (3) Time-Based WRR 仲裁策略,基于时间片的 WRR 仲裁策略,PCle 总线可以将一个时间段分为若干个时间片(Phase),每个端口占用其中的一个时间片,并根据端口使用这些时间片的多少对端口进行加权的一种方法。使用 WRR 和 Time-Based WRR 仲裁策略,可以在某种程度上提高 PCle 总线的 QoS。

PCIe 设备的 Capability 寄存器规定了端口仲裁使用的算法。有些 PCIe 设备并没有提供多种端口仲裁算法,可能也并不含有 Capability 寄存器。此时该 PCIe 设备使用 Hardware-fixed 仲裁策略。

### 4.2.5 PCIe-to-PCI/PCI-X 桥片

本篇将 PCIe-to-PCI/PCI-X 桥片简称为 PCIe 桥片。该桥片有两个作用。

- 将 PCIe 总线转换为 PCI 总线,以连接 PCI 设备。在一个没有提供 PCI 总线接口的处理器中,需要使用这类桥片连接 PCI 总线的外设。许多 PowerPC 处理器在提供 PCIe 总线的同时,也提供了 PCI 总线,因此 PCIe-to-PCI 桥片对基于 PowerPC 处理器系统并不是必须的。
- 将 PCI 总线转换为 PCIe 总线(这也被称为 Reverse Bridge),连接 PCIe 设备。一些低端的处理器并没有提供 PCIe 总线,此时需要使用 PCIe 桥将 PCI 总线转换为 PCIe 总线,才能与其他 PCIe 设备互连。这种用法初看比较奇怪,但是在实际应用中,确实有使用这一功能的可能。本节主要讲解 PCIe 桥的第一个作用。PCIe 桥的一端与 PCIe 总线相连,而另一端可以与一条或者多条 PCI 总线连接。其中可以连接多个 PCI总线的 PCIe 桥也被称为多端口 PCIe 桥。

PCIe 总线规范提供了两种多端口 PCIe 桥片的扩展方法。多端口 PCIe 桥片指具有一个上游端口和多个下游端口的桥片。其中上游端口连接 PCIe 链路,而下游端口推出 PCI 总线,连接 PCI 设备。

目前虽然 PCIe 总线非常普及,但是仍然有许多基于 PCI 总线的设计,这些基于 PCI 总线的设计可以通过 PCIe 桥,方便地接入到 PCIe 体系结构中。目前有多家半导体厂商可以提供 PCIe 桥片,如 PLX、NXP、Tundra 和 Intel。就功能的完善和性能而言,Intel 的 PCIe 桥无疑是最佳选择,而 PLX 和 Tundra 的 PCIe 桥在嵌入式系统中得到了广泛的应用。

- [1] OCeaN 是一个基于交叉矩阵的总线结构, 连接在 OCeaN 中的外部设备可以直接通信, 而不相互干扰。
- [2] 这种方式也可以被认为是 SoC 平台总线从共享总线结构升级到 Switch 结构。
- [3] SRIO 为串型 RapidIO。

- [4] PCIe 端口之间的直接通信过程也被称为 Peer-to-Peer 传送方式。
- [5] PCle 总线中的 Switch 与网络应用的 Switch 的功能并不相同,而与网络应用中的 Route 功能接近。
- [6] 在 PCle 体系结构中,RC 和 EP 也需要处理 QoS。
- [7] 有关多通路 VC 的详细说明见第 9 章。
- [8] 该表存在于 PCI Express. Extended Capabilities 结构中。

# 4.3 PCIe 设备的扩展配置空间

发布时间: 2013-06-20 09:24:11

技术类别:接口电路 个人分类:浅谈 PCle 体系结构

本书在第 2.3.2 节讲述了 PCI 设备使用的基本配置空间。这个基本配置空间共由 64 个字节组成,其地址范围为 0x00~0x3F,这 64 个字节是所有 PCI 设备必须支持的。事实上,许多 PCI 设备也仅支持这 64 个配置寄存器。

此外 PCI/PCI-X 和 PCIe 设备还扩展了 0x40~0xFF 这段配置空间,在这段空间主要存放一些与 MSI 或者 MSI-X 中断机制和电源管理相关的 Capability 结构。其中所有能够提交中断请求的 PCIe 设备,必须支持 MSI 或者 MSI-X Capability 结构。

PCIe 设备还支持 0x100~0xFFF 这段扩展配置空间。PCIe 设备使用的扩展配置空间最大为 4KB,在 PCIe 总线的扩展配置空间中,存放 PCIe 设备所独有的一些 Capability 结构,而 PCI 设备不能使用这段空间。

在 x86 处理器中,使用 CONFIG\_ADDRESS 寄存器与 CONFIG\_DATA 寄存器访问 PCIe 配置空间的 0x00~0xFF,而使用 ECAM 方式访问 0x000~0xFFF 这段空间;而在 PowerPC 处理器中,可以使用 CFG\_ADDR 和 CFG\_DATA 寄存器访问 0x000~0xFFF,详见第 2.2 节。

PCI-X 和 PCIe 总线规范要求其设备必须支持 Capabilities 结构。在 PCI 总线的基本配置空间中,包含一个 Capabilities Pointer 寄存器,该寄存器存放 Capabilities 结构链表的头指针。在一个 PCIe 设备中,可能含有多个 Capability 结构,这些寄存器组成一个链表,其结构如图 4-14 所示。



其中每一个 Capability 结构都有唯一的 ID 号,每一个 Capability 寄存器都有一个指针,这个指针指向下一个 Capability 结构,从而组成一个单向链表结构,这个链表的最后一个 Capability 结构的指针为 0。

一个 PCIe 设备可以包含多个 Capability 结构,包括与电源管理相关、与 PCIe 总线相关的结构、与中断请求相关的 Capability 结构、PCIe Capability 结构和 PCIe 扩展的 Capability 结构。在本书的其他章节也将讲述这些 Capability 结构,读者在继续其他章节的学习之前,需要简单了解这些 Capability 结构的寄存器组成和使用方法。

其中读者需要重点关注的是 MSI/MSI-X Capability 结构本篇在第 6 章详细将讨论 MSI/MSI-X Capability 结构。在 PCIe 总线规范中,定义了较多的 Capability 结构,这些结构适用于

不同的应用场合,在一个指定的 PCIe 设备中,并不一定支持本篇中涉及的所有 Capability 结构。系统软件程序员也不需要完全掌握 PCIe 总线规范定义的这些 Capability 结构。

#### 4.4 小结

本章简要介绍了 PCIe 总线的各个组成部件,包括 RC、Switch 和 EP 等,并介绍了 PCI e 总线的层次组成结构,和 PCIe 设备使用的 Capability 结构。本章是读者了解 PCIe 体系结构的基础。本篇将在下文逐步对 PCIe 体系结构进行详细说明。

# 第5章 PCIe 总线的事务层

发布时间: 2013-06-20 09:25:54

技术类别:接口电路 个人分类:浅谈 PCIe 体系结构

事务层是 PCIe 总线层次结构的最高层,该层次将接收 PCIe 设备核心层的数据请求,并将 其转换为 PCIe 总线事务,PCIe 总线使用的这些总线事务在 TLP 头中定义。PCIe 总线继承 了 PCI/PCI-X 总线的大多数总线事务,如存储器读写、I/O 读写、配置读写总线事务,并增加了 Message 总线事务和原子操作等总线事务。

本节重点介绍与数据传送密切相关的总线事务,如存储器、I/O、配置读写总线事务。在 P Cle 总线中,Non-Posted 总线事务分两部分进行,首先是发送端向接收端提交总线读写请求,之后接收端再向发送端发送完成(Completion)报文。PCle 总线使用 Split 传送方式处理所有 Non-Posted 总线事务,存储器读、I/O 读写和配置读写这些 Non-Posted 总线事务都使用 Split 传送方式。PCle 的事务层还支持流量控制和虚通路管理等一系列特性,而 PCI 总线并不支持这些新的特性。

在 PCIe 总线中,不同的总线事务采用的路由方式不相同。PCIe 总线继承了 PCI 总线的地址路由和 ID 路由方式,并添加了"隐式路由"方式。

PCIe 总线使用的数据报文首先在事务层中形成,这个数据报文也被称之为事务层数据报文,即 TLP, TLP 在经过数据链路层时被加上 Sequence Number 前缀和 CRC 后缀,然后发向物理层。

数据链路层还可以产生 DLLP(Data Link Layer Packet)。DLLP 和 TLP 没有直接关系,DL LP 是产生于数据链路层,终止于数据链路层,并不会传递到事务层。DLLP 不是 TLP 加上前缀和后缀形成的。数据链路层的报文 DLLP 通过物理层时,需要经过 8/10b 编码,然后再进行发送。数据的接收过程是发送过程的逆过程,但是在具体实现上,接收过程与发送过程并不完全相同。

# 5.1 TLP 的格式

发布时间: 2013-06-25 16:10:26

技术类别:接口电路 个人分类:浅谈 PCle 体系结构

当处理器或者其他 PCIe 设备访问 PCIe 设备时,所传送的数据报文首先通过事务层被封装为一个或者多个 TLP,之后才能通过 PCIe 总线的各个层次发送出去。TLP 的基本格式如图 5-1 所示。

|  | TLP Prefix<br>(Optional) | TLP Prefix<br>(Optional) | TLP Head | Data Payload | TLP Digest (Optional) |  |
|--|--------------------------|--------------------------|----------|--------------|-----------------------|--|
|--|--------------------------|--------------------------|----------|--------------|-----------------------|--|

图 5-1 TLP 的格式

一个完整的 TLP 由 1 个或者多个 TLP Prefix、TLP 头、Data Payload(数据有效负载)和 TLP Digest 组成。 TLP 头是 TLP 最重要的标志,不同的 TLP 其头的定义并不相同。TLP 头包含了当前 TLP 的总线事务类型、路由信息等一系列信息。在一个 TLP 中,Data Payload 的长度可变,最小为 0,最大为 1024DW。

TLP Digest 是一个可选项,一个 TLP 是否需要 TLP Digest 由 TLP 头决定。Data Payload 也是一个可选项,有些 TLP 并不需要 Data Payload,如存储器读请求、配置和 I/O 写完成 TLP 并不需要 Data Payload。d.

TLP Prefix 由 PCle V2.1 总线规范引入,分为 Local TLP Prefix 和 EP-EP TLP Prefix 两类。其中 Local TLP Prefix 的主要作用是在 PCle 链路的两端传递消息,而 EP-EP TLP Prefix 的主要作用是在发送设备和接收设备之间传递消息。设置 TLP Prefix 的主要目的是为了扩展 TLP 头,并以此支持 PCle V2.1 规范的一些新的功能。

TLP 头由 3 个或者 4 个双字(DW)组成。其中第一个双字中保存通用 TLP 头,其他字段与通用 TLP 头的 T ype 字段相关。一个通用 TLP 头由 Fmt、Type、TC、Length 等字段组成,如图 5-2 所示。



图 5-2 通用 TLP 头格式

如果存储器读写 TLP 支持 64 位地址模式时,TLP 头的长度为 4DW,否则为 3DW。而完成报文的 TLP 头不含有地址信息,使用的 TLP 头长度为 3DW。其中 Byte 4~Byte 15 的格式与 TLP 相关,下文将结合具体的 TLP 介绍这些字段。

## 5.1.1 通用 TLP 头的 Fmt 字段和 Type 字段

Fmt 和 Type 字段确认当前 TLP 使用的总线事务,TLP 头的大小是由 3 个双字还是 4 个双字组成,当前 T LP 是否包含有效负载。其具体含义如表 5-1 所示。

表 5-1 Fmt[1:0]字段

| Fmt[2:0] | TLP 的格式             |
|----------|---------------------|
| 0b000    | TLP 大小为 3 个双字,不带数据。 |
| 0b001    | TLP 大小为 4 个双字,不带数据。 |
| 0b010    | TLP 大小为 3 个双字,带数据。  |
| 0b011    | TLP 大小为 4 个双字,带数据。  |
| 0b100    | TLP Prefix          |
| 其他       | PCIe 总线保留           |

其中所有读请求 TLP 都不带数据,而写请求 TLP 带数据,而其他 TLP 可能带数据也可能不带数据,如完成报文可能含有数据,也可能仅含有完成标志而并不携带数据。在 TLP 的 Type 字段中存放 TLP 的类型,即 PCIe 总线支持的总线事务。该字段共由 5 位组成,其含义如表 5-2 所示。

表 5-2 Type[4:0]字段

| TLP 类型   | Fmt[2:0]       | Type[4:0]                                         | 描述                                                           |  |
|----------|----------------|---------------------------------------------------|--------------------------------------------------------------|--|
| MRd      | 0b000<br>0b001 | 0b0 0000                                          | 存储器读请求; TLP 头大小为 3 个或者 4 个双字,不带数据。                           |  |
| MRdLk    | 0b000<br>0b001 | 0b0 0001                                          | 带锁的存储器读请求; TLP 头大小为 3 个或者 4 个双字,不带数据。                        |  |
| MWr      | 0b010<br>0b011 | 0b0 0000                                          | 存储器写请求; TLP 头大小为 3 个或者 4 个双字,带数据。                            |  |
| IORd     | 0b000          | 0b0 0010                                          | IO 读请求; TLP 头大小为 3 个双字, 不带数据。                                |  |
| IOWr     | 0b010          | 0b0 0010                                          | I0 写请求; TLP 头大小为 3 个双字, 带数据。                                 |  |
| CfgRd0   | 0b000          | 0b0 0100                                          | 配置 0 读请求; TLP 头大小为 3 个双字, 不带数据。                              |  |
| CfgWr0   | 0b010          | 0b0 0100                                          | 配置 0 写请求; TLP 头大小为 3 个双字, 带数据。                               |  |
| CfgRd1   | 0b000          | 0b0 0101                                          | 配置1读请求;不带数据。                                                 |  |
| CfgWr1   | 0b010          | 0b0 0101                                          | 配置1写请求;带数据。                                                  |  |
| TCfgRd   | 0b010          | 0b1 1011                                          | 本书对这两种总线事务不做介绍。                                              |  |
| TCfgWr   | 0b001          | 0b1 1011                                          |                                                              |  |
| Msg      | 0b001          | 0b1 0r <sub>2</sub> r <sub>1</sub> r <sub>0</sub> | 消息请求; TLP 头大小为 4 个双字,不带数据。"rrr"字段是消息请求报文的Route字段,下文将详细介绍该字段。 |  |
| MsgD     | 0b011          | 0b1 0r <sub>2</sub> r <sub>1</sub> r <sub>0</sub> | 消息请求; TLP 头大小为 4 个双字, 带数据。                                   |  |
| Cp1      | 0b000          | 0b0 1010                                          | 完成报文; TLP 头大小为 3 个双字,不带数据。包括存储器、配置和 I/0 写完成。                 |  |
| CplD     | 0b010          | 0b0 1010                                          | 带数据的完成报文,TLP 头大小为 3 个双字,包括存储器读、I/0 读、配置读和原子操作读完成。            |  |
| Cp1Lk    | 0b000          | 0b0 1011                                          | 锁定的完成报文,TLP 头大小为 3 个双字,不带数据。                                 |  |
| Cp1DLk   | 0b010          | 0b0 1011                                          | 带数据的锁定完成报文,TLP 头大小为 3<br>个双字,带数据。                            |  |
| FetchAdd | 0b010<br>0b011 | 0b0 1100                                          | Fetch and Add原子操作。                                           |  |

| TLP 类型 | Fmt[2:0]       | Type[4:0]                                                       | 描述                 |
|--------|----------------|-----------------------------------------------------------------|--------------------|
| Swap   | 0b010<br>0b011 | 0b0 1101                                                        | Swap 原子操作。         |
| CAS    | 0b010<br>0b011 | 0b0 1110                                                        | CAS 原子操作。          |
| LPrfx  | 0b100          | $0b0 L_3L_2L_1L_0$                                              | Local TLP Prefix   |
| EPrfx  | 0b100          | 0b1 E <sub>3</sub> E <sub>2</sub> E <sub>1</sub> E <sub>0</sub> | End-End TLP Prefix |

由上表所示,存储器读和写请求,IO 读和写请求,及配置读和写请求的 type 字段相同,如存储器读和写请求的 Type 字段都为 0b0 0000。此时 PCIe 总线规范使用 Fmt 字段区分读写请求,当 Fmt 字段是"带数据"的报文,一定是"写报文";当 Fmt 字段是"不带数据"的报文,一定是"读报文"。

PCIe 总线的数据报文传送方式与 PCI 总线数据传送有类似之处。其中存储器写 TLP 使用 Posted 方式进行传送,而其他总线事务使用 Non-Posted 方式。

PCIe总线规定所有 Non-Posted 存储器请求使用 Split总线方式进行数据传递。当 PCIe 设备进行存储器读、I/O 读写或者配置读写请求时,首先向目标设备发送数据读写请求 TLP,当目标设备收到这些读写请求 TLP,为目标设备收到这些读写请求 TLP,为是标设备收到这些读写请求 TLP,为是标识的。

其中存储器读、I/O 读和配置读需要使用 CpID 报文,因为目标设备需要将数据传递给源设备;而 I/O 写和配置写需要使用 CpI 报文,因为目标设备不需要将任何数据传递给源设备,但是需要通知源设备,写操作已经完成,数据已经成功地传递给目标设备。

在 PCIe 总线中,进行存储器或者 I/O 写操作时,数据与数据包头一起传递;而进行存储器或者 I/O 读操作时,源设备首先向目标设备发送读请求 TLP,而目标设备在准备好数据后,向源设备发出完成报文。

PCIe 总线规范还定义了 MRdLk 报文,该报文的主要作用是与 PCI 总线的锁操作相兼容,但是 PCIe 总线规范并不建议用户使用这种功能,因为使用这种功能将极大影响 PCIe 总线的数据传送效率。

与 PCI 总线并不相同,PCIe 总线规范定义了 Msg 报文,即消息报文。分别为 Msg 和 MsgD,这两种报文的区别在于一个报文可以传递数据,一个不能传递数据。

PCIe V2.1 总线规范还补充了一些总线事务,如 FetchAdd、Swap、CAS、LPrfx 和 EPrfx。其中 LPrfx 和 EPrfx 总线事务分别与 Local TLP Prefix 和 EP-EP TLP Prefix 对应。在 PCIe 总线规范 V2.0 中,TLP 头的大小为 1DW,而使用 LPrfx 和 EPrfx 总线事务可以对 TLP 头进行扩展,本节不对这些 TLP Prefix 做进一步介绍。PCIe 设备可以使用 FetchAdd、Swap 和 CAS 总线事务进行原子操作,本篇将在第 5.3.5 节详细介绍该类总线事务。

## 5.1.2 TC 字段

TC 字段表示当前 TLP 的传送类型,PCIe 总线规定了 8 种传输类型,分别为 TC0~TC7,缺省值为 TC0,该字段与 PCIe 的 QoS 相关。PCIe 设备使用 TC 区分不同类型的数据传递,而多数 EP 中只含有一个 VC,因此这些 EP 在发送 TLP 时,也仅仅使用 TC0,但是有些对实时性要求较高的 EP 中,含有可以设置 TC 字段的寄存器。

在 Intel 的高精度声卡控制器(High Definition Audio Controller)的扩展配置空间中含有一个 TCSEL 寄存器。系统软件可以设置该寄存器,使声卡控制器发出的 TLP 使用合适的 TC。声卡控制器可以使用 TC7 传送一些对实时性要求较强的控制信息,而使用 TC0 传送一般的数据信息。在具体实现中,一个 EP 也可以将控制 TC 字段的寄存器放入到设备的 BAR 空间中,而不必和 Intel 的高精度声卡控制器相同,存放在 PCI 配置空间中。

目前许多处理器系统的 RC 仅支持一个 VC 通路,此时 EP 使用不同的 TC 进行传递数据的意义不大。x86 处理器的 MCH 中一般支持两个 VC 通路,而多数 PowerPC 处理器仅支持一个 VC 通路。PLX 公司的多数 Switch 也仅支持两个 VC 通路。

有些 RC,如 MPC8572 处理器,也能决定其发出 TLP 使用的 TC。在该处理器的 PCle Outbound 窗口寄存器(PEXOWARn)中,含有一个 TC 字段,通过设置该字段可以确定 RC 发出的 TLP 使用的 TC 字段。不同的 TC 可以使用 PCle 链路中的不同 VC,而不同的 VC 的仲裁级别并不相同。EP 或者 RC 通过调整其发出 TLP 的 TC 字段,可以调整 TLP 使用的 VC,从而调整 TLP 的优先级。

#### 5.1.3 Attr 字段

Attr 字段由 3 位组成,其中第 2 位表示该 TLP 是否支持 PCIe 总线的 ID-based Ordering; 第 1 位表示是 否支持 Relaxed Ordering; 而第 0 位表示该 TLP 在经过 RC 到达存储器时,是否需要进行 Cache 共享一致性处理。Attr 字段如图 5-3 所示。



一个 TLP 可以同时支持 ID-based Ordering 和 Relaxed Ordering 两种位序。Relaxed Ordering 最早在 P CI-X 总线规范中提出,用来提高 PCI-X 总线的数据传送效率;而 ID-based Ordering 由 PCIe V2.1 总线规范提出。TLP 支持的序如表 5-3 所示。

表 5-3 TLP 支持的序

| Attr[2] | Attr[1] | 类型                             |
|---------|---------|--------------------------------|
| 0       | 0       | 缺省序, 即强序模型                     |
| 0       | 1       | PCI-X Relaxed Ordering 模型      |
| 1       | 0       | ID-Based Ordering(IDO)模型       |
| 1       | 1       | 同时支持 Relaxed Ordering 和 IDO 模型 |

当使用标准的强序模型时,在数据的整个传送路径中,PCIe 设备在处理相同类型的 TLP 时,如 PCIe 设备 发送两个存储器写 TLP 时,后面的存储器写 TLP 必须等待前一个存储器写 TLP 完成后才能被处理,即便 当前报文在传送过程中被阻塞,后一个报文也必须等待。

如果使用 Relaxed Ordering 模型,后一个存储器写 TLP 可以穿越前一个存储器写 TLP,提前执行,从而提高了 PCIe 总线的利用率。有时一个 PCIe 设备发出的 TLP,其目的地址并不相同,可能先进入发送队列的 TLP,在某种情况下无法发送,但这并不影响后续 TLP 的发送,因为这两个 TLP 的目的地址并不相同,发送条件也并不相同。

值得注意的是,在使用 PCI 总线强序模型时,不同种类的 TLP 间也可以乱序通过同一条 PCIe 链路,比如存储器写 TLP 可以超越存储器读请求 TLP 提前进行。而 PCIe 总线支持 Relaxed Ordering 模型之后,在 TLP 的传递过程中出现乱序种类更多,但是这些乱序仍然是有条件限制的。在 PCIe 总线规范中为了避免死锁,还规定了不同报文的传送数据规则,即 Ordering Rules。

PCle V2.1 总线规范引入了一种新的"序"模型,即 IDO(ID-Based Ordering)模型,IDO 模型与数据传送的数据流相关,是 PCle V2.1 规范引入的序模型。

Attr 字段的第 0 位是"No Snoop Attribute"位。当该位为 0 时表示当前 TLP 所传送的数据在通过 FSB 时,需要与 Cache 保持一致,这种一致性由 FSB 通过总线监听自动完成而不需要软件干预;如果为 1,表示 FSB 并不会将 TLP 中的数据与 Cache 进行一致,在这种情况下,进行数据传送时,必须使用软件保证 Cache 的一致性。

在 PCI 总线中没有与这个"No Snoop Attribute"位对应的概念,因此一个 PCI 设备对存储器进行 DMA 操作时会进行 Cache 一致性操作(1),这种"自动的"Cache 一致性行为在某些特殊情况下并不能带来更高的效率。

当一个 PCIe 设备对存储器进行 DMA 读操作时,如果传送的数据非常大,比如 512MB,Cache 的一致性操作不但不会提高 DMA 写的效率,反而会降低。因为这个 DMA 读访问的数据在绝大多数情况下,并不会在 Cache 中命中,但是 FSB 依然需要使用 Snoop Phase 进行总线监听。而处理器在进行 Cache 一致性操作时仍然需要占用一定的时钟周期,即在 Snoop Phase 中占用的时钟周期,Snoop Phase 是 FSB 总线事务的一个阶段,如图 3-6 所示。

对于这类情况,一个较好的做法是,首先使用软件指令保证 Cache 与主存储器的一致性,并置"No Snoop Attribute"位为 1(2),然后再进行 DMA 读操作。同理使用这种方法对一段较大的数据区域进行 DMA 写时,也可以提高效率。

除此之外,当 PCIe 设备访问的存储器,不是"可 Cache 空间"时,也可以通过设置"No Snoop Attribute" 位,避免 FSB 的 Cache 共享一致性操作,从而提高 FSB 的效率。"No Snoop Attribute"位是 PCIe 总线针对 PCI 总线的不足,所作出的重要改动。

### 5.1.4 通用 TLP 头中的其他字段

除了Fmt 和 Type 字段外,通用 TLP 头还含有以下字段。

### 1 TH 位、TD 位和 EP 位

TH 位为 1 表示当前 TLP 中含有 TPH(TLP Processing Hint)信息,TPH 是 PCIe V2.1 总线规范引入的一个重要功能。TLP 的发送端可以使用 TPH 信息,通知接收端即将访问数据的特性,以便接收端合理地预读和管理数据,TPH 的详细介绍见第 5.3.6 节。

TD 位表示 TLP 中的 TLP Digest 是否有效,为 1 表示有效,为 0 表示无效。而 EP 位表示当前 TLP 中的 数据是否有效,为 1 表示无效,为 0 表示有效。

### 2 AT 字段

AT 字段与 PCIe 总线的地址转换相关。在一些 PCIe 设备中设置了 ATC(Address Translation Cache)部件,这个部件的主要功能是进行地址转换。只有在支持 IOMMU 技术的处理器系统中,PCIe 设备才能使用该字段。

AT 字段可以用作存储器域与 PCI 总线域之间的地址转换,但是设置这个字段的主要目的是为了方便多个虚拟主机共享同一个 PCIe 设备。对这个字段有兴趣的读者可以参考 Address Translation Sevices 规范,这个规范是 PCI 的 IO Virtualization 规范的重要组成部分。对虚拟化技术有兴趣的读者可以参考清华大学出版社的《系统虚拟化——原理与实现》,以获得基本的关于虚拟化的入门知识。

### 3 Length 字段

Length 字段用来描述 TLP 的有效负载(Data Payload)大小(3).PCIe 总线规范规定一个 TLP 的 Data Paylo ad 的大小在 1B~4096B 之间。PCIe 总线设置 Length 字段的目的是提高总线的传送效率。

当 PCI 设备在进行数据传送时,其目标设备并不知道实际的数据传送大小,这在一定程度上影响了 PCI 总 线的数据传送效率。而在 PCIe 总线中,目标设备可以通过 Length 字段提前获知源设备需要发送或者请求 的数据长度,从而合理地管理接收缓冲,并根据实际情况进行 Cache 一致性操作。

当 PCI 设备进行 DMA 写操作,将 PCI 设备中 4KB 大小的数据传送到主存储器时,这个 PCI 设备的 DMA 控制器将存放传送的目的地址和传送大小,然后启动 DMA 写操作,将数据写入到主存储器。由于 PCI 总线是一条共享总线,因此传送 4KB 大小的数据,可能会使用若干个 PCI 总线写事务才能完成(4),而每一个 PCI 总线写事务都不知道 DMA 控制器何时才能将数据传送完毕。

如果这些总线写事务还通过一系列 PCI 桥才能到达存储器,在这个路径上的每一个 PCI 桥也无法预知,何时这个 DMA 操作才能结束。这种"不可预知"将导致 PCI 总线的带宽不能被充分利用,而且极易造成 PCI 桥数据缓冲的浪费。

而 PCIe 总线通过 TLP 的 Length 字段,可以有效避免 PCIe 链路带宽的浪费。值得注意的是,Length 字段以 DW 为单位,其最小单位为 1 个 DW。如果 PCIe 主设备传送的单位小于 1 个 DW 或者传送的数据并不以 DW 对界时,需要使用字节使能字段,即"DW BE"字段。有关"DW BE"字段的详细说明见第 5.3.1 节。

- (1)PowerPC 处理器通过设置 Inbound 寄存器,也可以避免这个 Cache 一致性操作。
- (2)FSB 收到这类 TLP 后,不进行 Cache 一致性操作。
- (3)存储器读请求 TLP 没有 DataPayload 字段,此时该 TLP 使用 Length 字段表示需要读取多少数据。
- (4)当多个 PCI 设备共享一条 PCI 总线时,一个设备不会长时间占用 PCI 总线,这个设备在使用这条 PCI 总线一定的时间后,将让出 PCI 总线的使用权。

# 5.2 TLP 的路由

发布时间: 2013-06-25 16:56:25

技术类别:接口电路 个人分类:浅谈 PCIe 体系结构

TLP 的路由是指 TLP 通过 Switch 或者 PCIe 桥片时采用哪条路径,最终到达 EP 或者 RC 的方法。PCIe 总线一共定义了三种路由方法,分别是基于地址(Address)的路由,基于 ID 的路由和隐式路由(Implicit)方式。存储器和 I/O 读写请求 TLP 使用基于地址的路由方式,这种方式使用 TLP 中的 Address 字段进行路由选径,最终到达目的地。

而配置读写报文、"Vendor\_Defined Messages"报文、Cpl 和 CplD 报文使用基于 ID 的路由方式,这种方式使用 PCl 总线号[1](Bus Number)进行路由选径。在 Switch 或者多端口 RC 的虚拟 PCI-PCI 桥配置空间中,包含如何使用 PCl 总线号进行路由选径的信息。

而隐式路由方式主要用于 Message 报文的传递。在 PCIe 总线中定义了一系列消息报文,包括"INTx Inter rupt Signaling","Power Management Messages"和"Error Signal Messages"等报文。在这些报文中,除了"Vendor\_Defined Messages"报文,其他所有消息报文都使用隐式路由方式,隐式路由方式是指从下游端口到上游端口进行数据传递的使用路由方式,或者用于 RC 向 EP 发出广播报文。

#### 5.2.1 基于地址的路由

在 PCIe 总线中,存储器读写和 I/O 读写 TLP 使用基于地址的路由方式。PCIe 设备使用的地址路由方式与 PCI 设备使用的地址路由方式类似。只是 PCIe 设备使用 TLP 进行数据传送,而 PCI 设备使用总线周期进行数据传送。使用地址路由方式进行数据传递的 TLP 格式如第 5.3.1 节的图 5-8 所示,在这类 TLP 中包含目的设备的地址。

当一个 TLP 进行数据传递时,可能会经过多级 Switch,最终到达目的地。Switch 将根据存储器读写和 I/O 读写请求 TLP 的目的地址将报文传递到合适的 Egress 端口上。如图 4-10 所示,在一个 Switch 中包含了多个虚拟 PCI-to-PCI 桥。在 Switch 中有几个端口,就包含几个虚拟 PCI-to-PCI 桥。

在虚拟 PCI-to-PCI 桥的配置寄存器空间中,包含一个桥片能够接收的物理地址范围。PCIe 总线通过这个物理地址范围实现基于地址的路由。这段配置寄存器如图 5-4 所示。当系统软件初始化 PCI 总线时,将合理地设置这些寄存器,之后当 TLP 通过这些 Switch 时将根据这些寄存器选择合适的路径。

| Secondary Status                 | I/O Limit                | I/O Base     | 1Ch |
|----------------------------------|--------------------------|--------------|-----|
| Memory Limit                     | Memory Base              |              | 20h |
| Prefetchable Memory Limit        | Prefetchable Memory Base |              | 24h |
| Prefetchable Base Upper 32 Bits  |                          |              | 28h |
| Prefetchable Limit Upper 32 Bits |                          |              | 2Ch |
| I/O Limit Upper 16 Bits          | I/O Base U <sub>1</sub>  | oper 16 Bits | 30h |

图 5-4 与地址路由相关的 PCI 桥片配置寄存器

上图中的配置寄存器描述了该虚拟 PCI-to-PCI 桥下游 PCI 子树使用的三组空间范围,分别为 I/O、存储器和可预取的存储器空间,分别用 Base 和 Limit 两类寄存器描述,其中 Base 寄存器表示可访问空间的基地址,Limit 寄存器表示可访问空间的大小。TLP 使用基于地址的路由时,一定要通过查询这组寄存器之后,再决定传送路径。这组寄存器的使用方法与 PCI 总线中的 PCI 桥兼容。

其中 TLP 从"上游端口发送到下游端口"与"下游端口发送到上游端口"的路由过程略有不同,如图 5-5 所示。 下文以 TLP1~3 的发送过程对地址路由过程进行说明。TLP1~3 的描述如下。

- TLP1 是一个存储器或者 I/O 请求 TLP,由 RC 发出,并通过一个 Switch 发向 EP1。存储器和 I/O 读写请求 TLP 使用这种地址路由方式。TLP1 将从 Switch 的上游端口传送到下游端口。
- TLP2 是一个存储器或者 I/O 请求 TLP,由 EP2 发出,并通过一个 Switch 发向 RC。当 PCle 设备进行 D MA 读写操作时,将使用这种地址路由方式。TLP2 将从 Switch 的下游端口传送到上游端口。
- TLP3 是一个存储器或者 I/O 请求 TLP,由一个 EP2 发出,并通过一个 Switch 后发送到另外一个 EP。在 x86 处理器系统中,这种用法并不常见。但是在某些大规模处理器系统中,具有这种应用方式。此时 TLP 3 将从 Switch 的下游端口传送到另外一个下游端口。



## 1 TLP1 的传送过程

当 TLP1 从 RC 发向 EP1 时,这个 TLP1 为 I/O 或者存储器报文,其中 TLP1 目的地址在 EP1 的 BAR 空间中。当处理器访问 EP的 BAR 空间时,需要使用该类 TLP。值得注意的是这个数据报文在通过 RC 时需要进行地址转换。

TLP1 首先通过 PCI Bus0 发向 Switch,并通过 Switch 的 Upstream 端口到达 P-P1 桥片,P-P1 桥片首先根据配置寄存器中的 Limit 和 Base 寄存器决定是否接收 TLP1。如果 Switch 不接收 TLP1,则将该 TLP 作为不支持的请求(Unsupported Request)处理,此时如果 TLP1 需要回应报文,Switch 将发出完成报文,该报文的状态为 UR(Unsupported Request)。

如果 Switch 接收 TLP1,则表示 TLP1 所访问的地址在该 Switch 下游端口所连接的 EP 或者 Switch 中,此时 Switch 将 TLP1 从 PCI Bus0 推至 PCI Bus1 中,即穿越 P-P1 桥片。TLP1 到达 PCI Bus1 后将同时查找 P-P2 和 P-P3 桥片配置寄存器中的 Limit 和 Base 寄存器,决定是 P-P2 还是 P-P3 桥片接收 TLP1。本小节中的例子将使用 P-P2 桥片接收 TLP1,并将 TLP1 推至 PCI Bus2,而 PCI Bus2上的 EP1 将接收 TLP1,完成整个地址路由。

## 2 TLP2 的传送过程

当 TLP2 从 EP2 发向 RC 时,一般来说该 TLP 将访问处理器系统的主存储器。此时 TLP2 首先将请求发至 P-P3 桥片,在 P-P3 桥片配置寄存器的 Limit 和 Base 寄存器中当然不会包含 TLP2 所访问的地址,此时 P-P3 桥片将 TLP2 推至 PCI Bus1。

TLP 从"下游端口向上游端口"与"TLP 从上游端口向下游端口"进行传递时,桥片的处理机制有所不同,从上游端口向下游端口传递时,如果桥片配置寄存器的 Limit 和 Base 寄存器包含该 TLP 的访问地址时,桥片将接收此 TLP,否则不接收该 TLP。而从下游端口向上游端口传递时,如果桥片配置寄存器的 Limit 和 Base 寄存器不包含该 TLP 的访问地址时,桥片将接收该 TLP,并将其推至桥片的上游 PCI 总线。值得注意的是,这两种地址译码方式都属于 PCI 总线的正向译码。

当 TLP2 到达 PCI Bus1 时,首先检查在 PCI Bus1 总线上的 P-P2 桥片是否可以接收此 TLP,如果不能接收则 TLP2 通过 P-P1 桥片传递到 PCI Bus0,即到达 RC。

在 MPC8548 处理器中,到达 RC 的 TLP 首先通过 Inbound 寄存器进行地址转换,将 TLP 的 PCI 总线地址转换为处理器的地址,然后访问处理器中相应的存储器空间;对于 x86 处理器而言,MCH 也会完成 PC I 域地址空间到存储器域地址空间的转换,然后访问处理器中相应的存储器空间。

### 3 TLP3 的传送过程

TLP3 的传递方式与 TLP2 的传递方式有些类似,当 TLP3 传递到 PCI Bus1 时,P-P2 桥片将接收 TLP3,并将 TLP3 传递到 PCI Bus2 上的 EP1 中。由以上叙述可以发现,PCIe 总线中基于地址的路由方式与 PC I 总线上的基于地址的数据传递流程十分相近。TLP3 在 PCI 总线域上进行数据传递,因此不需要进行 PCI 总线域到存储器域的地址转换。

#### 5.2.2 基于 ID 的路由

在 PCIe 总线中,基于 ID 的路由方式主要用于配置读写请求 TLP、CpI 和 CpID 报文,此外 Vendor\_Defin ed 消息报文也可以使用这种基于 ID 的路由方式。而在 PCI 总线中,只有配置读写周期才使用 ID 进行数据传递。

基于 ID 的路由方式与基于地址的路由方式有较大的不同,基于 ID 路由方式的 TLP 头格式也与基于地址路由方式的头格式不同,其报文格式如图 5-6 所示。



图 5-6 使用 ID 路由的 TLP 头格式

如上图所示,使用 ID 路由方式的 TLP 头,其 Byte8~11 字段与基于地址路由的 TLP 不同。基于 ID 路由的 TLP,使用 Bus Number、Device Number 和 Function Number 进行路由寻址。从软件的角度上看,P Cle 总线与 PCI 总线兼容,只是在 PCle 总线中,每一个 PCle 设备使用唯一的 PCI 设备号,但是每一个设备仍然可以有多个子设备(Function)。

PCIe 总线规定,在一个 PCI 总线域空间中,最多只能有 256 条 PCI 总线,因此在一个 TLP 中,Bus Nu mber 由五位组成;而在每一条总线中最多包含 32 个设备,因此 TLP 中的 Device Number 由 5 位[2]组成;而每一个设备中最多包含 8 个功能,因此一个 TLP 的 Function Number 由 3 位组成。

配置读写请求 TLP 是使用"基于 ID 路由"的一组重要报文,其主要作用是读写 PCIe 总线的 EP、Switch 及 PCIe 桥片的配置寄存器,以完成 PCIe 总线的配置。在处理器系统上电之后需要进行 PCI 总线系统的枚举,

为 PCI 总线分配总线号,并设置 Switch、PCIe 桥片或者 EP 的配置寄存器,如 Limit 寄存器组、Base 寄存器组、BAR 寄存器、Subordinate Bus Number、Secondary Bus Number 和 Primary Bus Number 等一系列配置寄存器。

在上文中我们简单介绍了 Limit 寄存器组和 Base 寄存器组的用法,下文将重点描述 Subordinate Bus Number、Secondary Bus Number 和 Primary Bus Number 寄存器。Subordinate Bus Number、Secondary Bus Number 和 Primary Bus Number 寄存器在 Type 01h 配置寄存器中,用来描述 PCI-to-PCI 桥片的上游及下游总线号。这段寄存器在 PCI 配置寄存器中的位置如图 5-7 所示。

| Secondary Subordinate Bus Latency Timer Number | Secondary Bus<br>Number | Primary Bus Number | 18h |
|------------------------------------------------|-------------------------|--------------------|-----|
|------------------------------------------------|-------------------------|--------------------|-----|

图 5-7 与 ID 路由相关的 PCI 桥片配置寄存器

与 PCI 总线中的桥片类似,Primary Bus Number 记录 PCI-to-PCI 桥上游的 PCI 总线号,Secondary Bus Number 记录 PCI-to-PCI 桥下游的第一个 PCI 总线号,而 Subordinate Bus Number 记录 PCI-to-PCI 桥下游的最后一个 PCI 总线号。

如图 5-5 所示, P-P1 桥片的 Primary Bus Number 为 0, Secondary Bus Number 为 1, 而 Subordinate Bus Number 为 3。这些总线号,在处理器系统对 PCI 总线进行枚举时由系统初始化程序设置,从系统初始化程序的角度上看,PCIe 总线与 PCI 总线基本兼容,只是 PCIe 总线对配置空间进行了一些扩展。

如表 5-2 所示,RC 可以使用 Type 00h 和 Type 01h 读写请求 TLP,对 PCle 设备的配置寄存器进行读写 访问,配置读写请求 TLP 只能由 RC 发出,配置读写请求 TLP 使用基于 ID 的路由方式。

如图 5-5 所示的例子,RC 首先使用 Type 00h 配置请求 TLP 访问在 PCI Bus0 总线上的设备,PCI Bus0 上的所有设备,包括桥片都要监听 PCI Bus 0 上的配置请求,在本例中只有 Switch 挂接在 PCI Bus0 上,实际上是 Switch 的上游端口与 PCI Bus0 直接相连。因此 Switch 的上游端口将接收 RC 发出的 Type 00 h 配置请求 TLP,之后 Switch 将向 RC 发出完成报文,结束配置请求。与 PCI 总线相同,PCIe 总线的 Type 00h 类型配置请求 TLP 不能够穿越桥片,在图 5-5 中这类请求只能访问 Switch 上游端口的配置空间。PCI 总线是基于共享总线的数据传送方式,在一条 PCI 总线上可以连接多个 PCI Agent 设备,其中每一个 PCI Agent 都提供了一个 IDSEL#信号,这个信号与 PCI-to-PCI 桥片或者 HOST 主桥的地址线直接相连,PCI 总线根据与 IDSEL#信号与地址线的连接关系决定相应设备的 Device Number。

这与 PCIe 总线的使用方法不同, PCIe 总线使用"端对端"的连接方式, 在 PCIe 链路只能连接一个下游设备,而这个下游设备的 Device Number 只能为 0。而只有在 Switch 的虚拟 PCI 总线上可以连接多个 Device Number 不同的端口。

当一个虚拟 PCI 总线上挂接 PCI-to-PCI 桥时,系统配置软件将使用 Type 01h 配置请求 TLP 访问 PCI-PC I 桥下游的 PCI 设备。如图 5-5 所示,RC 可以通过 Type 01h 配置请求 TLP 访问 P-P2 桥片、P-P3 桥片,EP1 和 EP2。

当 RC 使用 Type 01h 配置请求 TLP, 直接访问 P-P1 桥的下游设备时, 首先需要检查该 TLP 的 Bus Nu mber 是否为 1, 如果为 1 表示该 TLP 的访问目标在 PCI Bus 1 总线上, 此时 PCI-to-PCI 桥将这个 Type 01h 类型的 TLP 转换为 Type 00h 类型的 TLP, 然后推至 PCI Bus 1 总线,并访问其下的设备。

如果该 TLP 的 Bus Number 在 P-P1 桥片的 Secondary Bus Number 和 Subordinate Bus Number 寄存器之间,则 P-P1 桥片将该 Type 01h 类型的 TLP 直接转发到 PCI Bus 1 上,并不改变该 TLP 的类型,之后 Type 01 和类型的 TLP 将继续检查 P-P2 和 P-P3 桥片的配置空间,决定由 P-P2 还是 P-P3 接收该 TLP。如果 TLP 的 PCI Bus Number 为 2 时,P-P2 桥片将接收该 TLP,并将该 Type 01h 类型 TLP 转换为 Type 00h 类型的 TLP,然后发送给 EP1,并由 EP1 处理该 TLP。

上文简要讲述了配置请求 TLP 使用 ID 路由方式从上游端口向下游端口的传递规则,但是 Vendor\_Defined 消息报文和 Cpl 和 CplD 报文还可能从下游端口向上游端口进行传递。此时 PCle 总线处理方法略有不同。下文仍以图 5-5 为例说明这种情况。

当一个 TLP 从 EP2 传送到 EP1 或者 RC 时,首先检查 P-P3 桥片的配置空间,P-P3 桥片发现该 TLP 不是发向自己时,将该 TLP 推至上游总线,即 PCI Bus 1。如果 PCI Bus1 上 P-P1 桥片没有认领该 TLP,该 TLP 将继续向 P-P2 桥片传递,并由这个桥片将 TLP 转发给合适的 EP;如果 P-P1 桥片认领该 TLP,该 TLP 将继续向上游总线传递,直至 RC。

由以上描述可以发现,PCIe 总线使用的基于 ID 的路由方式与 PCI 总线中配置读写总线事务通过 PCI 桥的方法较为类似。

### 5.2.3 隐式路由

PCIe 总线规定消息请求报文使用隐式路由方式。在 PCIe 总线中,有许多消息是直接发向 RC 或者来自 RC 的广播报文,这些报文不使用地址或者 ID 进行路由,而是使用 Msg 和 MsgD 报文的 Route 字段进行路由,这种路由方式被称为隐式路由。

PCIe 总线定义了一些用于中断请求、错误状态处理、锁定总线事务、热插拔信号处理和"Vendor\_Defined Messages"消息报文。这些消息报文需要使用隐式路由方式进行传递。消息报文的 Route 字段的含义如表5-4 所示。

表 5-4 Route[4:0]字段

| Route[2:0] | 描述                                                |
|------------|---------------------------------------------------|
| 000        | 路由到 RC                                            |
| 001        | 使用地址路由                                            |
| 010        | 使用 ID 路由                                          |
| 011        | 来自 RC 的广播报文                                       |
| 100        | 本地消息,在接收端结束(Legacy 中断消息使用这种报文格式,传递来自 PCI 总线的中断报文) |
| 101        | 用于 PCIe 电源管理 (PME_TO_Ack 报文使用)                    |
| 110~111    | 保留                                                |

由上表所示,使用隐式路由方式的 TLP,其 Route 字段为"000","011","100"或者"101"。当一个报文使用 隐式路由向 EP 发送时,EP 将对 Route 字段进行检查,如果这个报文是"来自 RC 的广播报文",或者是"本 地报文",EP 将接收此报文。

如果 Switch 收到一条使用隐式路由的 TLP 时,将根据报文 Route 字段的不同而分别处理。如果 Switch 的上游端口接收了一条来自 RC 的广播消息,则将该报文发向所有的下游端口;如果 Switch 接收了一条来自下游端口发向 RC 的消息报文时,Switch 将此报文直接转发到上游端口,直至 RC;如果 Switch 接收了一条使用隐式路由方式的本地消息报文,则 Switch 接收并终结此报文,不再上传或下推。

如果 RC 收到一个使用隐式路由的 TLP 时,将根据报文 Route 字段而分别处理这些 TLP。如果该 Route 字段为 0b000 和 0b101,RC 将接收该 TLP,并作相应的处理;如果为 0b100,RC 将接收该 TLP,并结束该 TLP 报文的传递。

<sup>[1]</sup> PCIe 总线实际上使用 Transaction ID 进行 ID 路由,有关 Transaction ID 的详细说明见第 6.3.1 节。

<sup>[2]</sup> PCIe 链路采用端到端的通信方式,每一个链路只能挂接一个设备,因此在多数情况下,使用 3 位描述 Device Number 是多余的,因此 PCIe 总线提出了 ARI 格式,该格式的详细描述见第 6.3.1 节。

# 5.3 存储器、I/O 和配置读写请求 TLP

发布时间: 2013-07-24 10:35:58

技术类别:接口电路 个人分类:浅谈 PCIe 体系结构

本节讲述 PCIe 总线定义的各类 TLP,并详细介绍这些 TLP 的格式。在这些 TLP 中,有些格式对于初学者来说较难理解。读者需要建立 PCIe 总线中与 TLP 相关的一些基本概念,特别是存储器读写相关的报文格式。在 PCIe 总线中,存储器读写,I/O 读写和配置读写请求 TLP 由以下几类报文组成。

#### 1. 存储器读请求 TLP 和读完成 TLP

当 PCIe 主设备,RC 或者 EP,访问目标设备的存储器空间时,使用 Non-Posted 总线事务向目标设备发出存储器读请求 TLP,目标设备收到这个存储器读请求 TLP后,使用存储器读完成 TLP,主动向主设备传递数据。当主设备收到目标设备的存储器读完成 TLP后,将完成一次存储器读操作。

< >存储器写请求 TLP 原子操作请求和完成报文 I/O 读写请求 TLP 和读写完成 TLP 配置读写请求 TLP 和配置读写完成 TLP 消息报文

与 PCI 总线相比,PCIe 总线增加了消息请求事务。PCIe 总线使用基于报文的数据传送模式,所有总线事务都是通过报文实现的,PCIe 总线取消了一些在 PCI 总线中存在的边带信号。在 PCIe 总线中,一些由 PCI 总线的边带信号完成的工作,如中断请求和电源管理等,在 PCIe 总线中由消息请求报文实现。

### 5.3.1 存储器读写请求 TLP

存储器读写请求 TLP 的格式如图 5-8 所示。





图 5-8 存储器和 I/O 读写请求 TLP 头格式

在 PCIe 总线中,存储器写请求 TLP 使用 Posted 数据传送方式。而其他与存储器和 I/O 相关的报文都使用 Split 方式进行数据传送,这些请求报文需要完成报文,通知发送端之前的数据请求报文已经被处理完毕,有关完成报文的详细说明见第 5.3.2 节。

存储器读写请求 TLP 使用地址路由方式进行数据传递,在这类 TLP 头中包含 Address 字段, Address 字段具有两种地址格式,分别是 32 位和 64 位地址。在存储器读写和 I/O 读写请求的第 3 和第 4 个双字中,

存放 TLP 的 32 或者 64 位地址。存储器、I/O 和原子操作读写请求使用的 TLP 头较为类似。本节仅介绍存储器、I/O 读写使用的 TLP 头,而在第 5.3.5 节详细介绍原子操作。

### 1 Length 字段

在存储器读请求 TLP 中并不包含 Data Payload,在该报文中,Length 字段表示需要从目标设备数据区域 读取的数据长度;而在存储器写 TLP 中,Length 字段表示当前报文的 Data Payload 长度。

Length 字段的最小单位为 DW。当该字段为 n 时,表示需要获得的数据长度或者当前报文的数据长度为 n 个 DW,其中 0£n£0x3FF。值得注意的是,当 n 等于 0 时,表示数据长度为 1024 个 DW。

### 2 DW BE 字段

PCle 总线以字节为基本单位进行数据传递,但是 Length 字段以 DW 为最小单位。为此 TLP 使用 Last D W BE 和 First DW BE 这两个字段进行字节使能,使得在一个 TLP 中,有效数据以字节为单位。

这两个 DW BE 字段各由 4 位组成, 其中 Last DW BE 字段的每一位对应数据 Payload 最后一个双字的字节使能位; 而 First DW BE 字段的每一位对应数据 Payload 第一个双字的字节使能位。其对应关系如表 5-5 所示。

表 5-5 First 和 Last DW BE 字段

|             | 第3位 | 为 1 表示数据 Payload 的最后一个双字的字节 3 有效 |
|-------------|-----|----------------------------------|
| I + DW DE   | 第2位 | 为 1 表示数据 Payload 的最后一个双字的字节 2 有效 |
| Last DW BE  | 第1位 | 为 1 表示数据 Payload 的最后一个双字的字节 1 有效 |
|             | 第0位 | 为 1 表示数据 Payload 的最后一个双字的字节 0 有效 |
|             | 第3位 | 为 1 表示数据 Payload 的第一个双字的字节 3 有效  |
| Finat DW DE | 第2位 | 为 1 表示数据 Payload 的第一个双字的字节 2 有效  |
| First DW BE | 第1位 | 为 1 表示数据 Payload 的第一个双字的字节 1 有效  |
|             | 第0位 | 为 1 表示数据 Payload 的第一个双字的字节 0 有效  |

Last DW BE 和 First DW BE 这两个字段的使用规则如下。

< >如果传送的数据长度在一个对界的双字(DW)之内,则 Last DW BE 字段为 0b0000,而 First DW BE 的对应位置 1;如果数据长度超过 1DW,Last DW BE 字段一定不能为 0b0000。PCle 总线使用 Last DW BE 字段为 0b0000 表示所传送的数据在一个对界的 DW 之内。如果传送的数据长度超过 1DW,则 First DW BE 字段至少有一个位使能。不能出现 First DW BE 为 0b0000 的情况。如果传送的数据长度大于等于 3DW,则在 First DW BE 和 Last DW BE 字段中不能出现不连续的置 1 位。如果传送的数据长度在1DW 之内时,在 First DW BE 字段中允许有不连续的置 1 位。此时 PCle 总线允许在 TLP 中传送 1 个 DW 的第 1,3 字节或者第 0,2 字节。

如果传送的数据长度为 2DW 之内时,则 First DW BE 字段和 Last DW BE 字段允许有不连续的置 1 位。值得注意的是,PCIe 总线支持一种特殊的读操作,即"Zero-Length"读请求。此时 Length 字段的长度为 1 DW,而 First DW BE 字段和 Last DW BE 字段都为 0b0000,即所有字节都不使能。此时与这个存储器

读请求 TLP 对应的读完成 TLP 中不包含有效数据。再次提醒读者注意"Zero-Length"读请求使用的 Length 字段为 1, 而不是为 0, 为 0 表示需要获得的数据长度为 1024 个 DW。

"Zero-Length"读请求的引入是为了实现"读刷新"操作,该操作的主要目的是为了确保之前使用 Posted 方式 所传送的数据,到达最终的目的地,与"Zero-Length"读对应的读完成报文中不含有负载,从而提高了 PCI e 链路的利用率。

在 PCIe 总线中,使用 Posted 方式进行存储器写时,目标设备不需要向主设备发送回应报文,因此主设备并不知道这个存储器写是否已经达到目的地。而主设备可以使用"读刷新"操作,向目标设备进行读操作来保证存储器写最终到达目的地。

在 PCIe 总线中,标准的存储器读请求也可以完成同样的刷新操作。但是"Zero-Length"读请求与这种读请求相比,其完成报文不需要"Data Payload",因此在一定程度上提高了 PCIe 总线的效率。如果一个存储器读请求 TLP 报文的 TH 位为 1 时,DW BE 字段将被重新定义为 ST[7:0]字段,有关 ST 字段的详细说明见第 5.3.6 节。

### 3 Requester ID 字段

Requester ID 字段包含"生成这个 TLP 报文"的 PCIe 设备的总线号(Bus Number)、设备号(Device Number)和功能号(Function Number),其格式如图 5-9 所示。对于存储器写请求 TLP,Requester ID 字段并不是必须的,因为目标设备收到存储器写请求 TLP 后,不需要完成报文作为应答,因此 Requester ID 字段对于存储器写请求 TLP 并没有实际意义。



但是 PCIe 总线规范并没有明确说明存储器写请求 TLP 究竟需不需要 Requester ID 字段,为此 IC 设计者依然需要将存储器写 TLP 的 Requester ID 字段置为有效。值得注意的是,如果一个存储器写请求 TLP 报文的 TH 位为 1 时,Tag 字段将被重新定义为 ST[7:0]字段,有关 ST 字段的详细说明见第 5.3.6 节。

对于 Non-Posted 数据请求,目标设备需要使用完成报文做为回应。在这个完成报文中,需要使用源设备的 Requester ID 字段。因此在 Non-Posted 数据请求 TLP 中,如存储器读请求、I/O 和配置读写请求 TLP,必须使用 Requester ID 字段。

存储器,I/O 读请求 TLP 中含有 Requester ID 和 Tag 字段。在 PCIe 总线中 Requester ID 和 Tag 字段合称为 Transaction ID,Transaction ID 字段的格式如图 5-9 所示。存储器读,I/O 和配置读写请求 TLP 使用 Transaction 字段的主要目的是使接收端通过分析报文的 Transaction ID,确认完成报文的目的地。

在 PCIe 总线中,所有 Non-Posted 数据请求都需要完成报文作为应答,才能结束一次完整的数据传递。一个源设备在发送 Non-Posted 数据请求之后,如果并没有收到目标设备回送的完成报文,TLP 报文的发送端需要保存这个 Non-Posted 数据请求,此时该设备使用的 Transaction ID(Tag 字段)不能被再次使用,直到一次数据传送结束,即数据发送端收齐与该 TLP 对应的所有完成报文。

PCIe 设备发出的每一个 Non-Posted 数据请求 TLP,在同一个时刻段内 Transaction ID 必须是唯一的。即在同一时间段内,在当前 PCI 总线域中不能存在两个或者两个以上的存储器读请求 TLP,其 Transaction ID 完全相同。

源设备发送 Non-Posted 数据请求后,在没有获得全部完成报文之前,不能释放这个 Transaction ID 占用的资源。在同一个 PCIe 设备发送的 TLP 中,其 Requester ID 字段是相同的,因此 PCIe 设备的设计者所能管理的资源是 Tag 字段。PCIe 设备的设计者需要合理地管理 Tag 资源,以保证数据传送的正确性。

PCIe 设备在发送 Non-Posted 数据请求时,需要暂存这些 Non-Posted 数据请求。其中 Tag 字段的长度决定了发送端能够暂存多少个同类型的 TLP,如果 Tag 字段长度为 5,发送端能够暂存 32 个报文;如果 PC Ie 设备使能了 Extended Tag 位,Tag 字段可以由 8 位组成,此时发送端能够暂存 256 个报文。

通过 Tag 字段的长度,可以发现每个 PCIe 设备最多可以暂存 256 个同类型的 Non-Posted 报文。但是在多数情况下,一个 PCIe 设备可能只包含 1 个 Function。因此 PCIe 设备还可以使用 Function 号扩展 Tag 字段,从而扩展"暂存 TLP 报文"的数目。

PCIe 设备在 PCI Express Capability 结构的 Device Control 寄存器中,设置了一个 Phantom Functions Enable 位,。当一个 PCIe 设备仅支持一个 Function 时,Phantom Functions Enable 位可以被设置为 1,此时 PCIe 设备可以使用 Requester ID 的 Function Number 字段对 Tag 字段进一步扩展,此时一个 PCI e 设备最多可以支持 2048 个同类型的数据请求。

由以上分析可以发现,一个 PCle 设备最多可以支持 2048 个存储器读数据请求,基本上可以满足绝大多数 需要。但是在某些特殊应用场合,PCle 设备即使可以暂存 2048 个存储器读请求,也并不足够。

与 PCI 总线相比,PCIe 总线的数据传送延时较长,而为了弥补这个传送延时,PCIe 设备通常使用流水线技术。此时 PCIe 设备必须能够连续发送多个存储器读请求报文,随后 RC 也将连续回送多个存储器读完成报文,在 PCIe 设备的实现中,需要保证能够源源不断地从 RC 接收这些报文,以充分利用报文接收流水线,。

PCIe V2.1 总线规范还提出了另一种 Requester ID 格式,即 ARI (Alternative Routing-ID Interpretation) 格式,除了 Requester ID 外,在完成报文中使用的 Completer ID 也可以使用这种格式。ARI 格式将 ID 号分为两个字段,分别为 Bus 号和 Function 号,而不使用 Device 号,ARI 格式如图 5-10 所示。



PCIe 总线引入 ARI 格式的依据是在一个 PCIe 链路上仅可能存在一个 PCIe 设备,因而其 Device 号一定为 0。在多数 PCIe 设备中,Requester ID 和 Completion ID 包含的 Device 号是没有意义的。使用 ARI 格式时,一个 PCIe 设备最多可以支持 256 个 Function,而传统的 PCIe 设备最多只能支持 8 个 Function。

### 4 I/O 读写请求 TLP 的规则

I/O 读写请求与存储器读写请求 TLP 的格式基本类似,只是 I/O 读写请求 TLP 只能使用 32 位地址模式和基于地址的路由方式,而且 I/O 读写请求 TLP 只能使用 Non-Posted 方式进行传递。PCIe 总线并不建议 PCIe 设备支持 I/O 地址空间,但是 Switch 和 RC 需要具备接收和发送 I/O 请求报文的能力,因为许多老的 PCI 设备依然使用 I/O 地址空间,这些 PCI 设备可以通过 PCIe 桥连接到 PCIe 总线中。因此虽然支持 I/O 读写请求的 PCIe 设备极少,但是在 PCIe 体系结构中,依然需要支持 PCI 总线域的 I/O 地址空间。

与存储器读写请求 TLP 不同, I/O 读写请求 TLP 的某些字段必须为以下值。

• TC[2:0]必须为 0, I/O 请求报文使用的 TC 标签只能为 0。

- TH 和 Attr2 位保留,而 Attr[1:0]必须为"0b00",这表示 I/O 请求报文必须使用 PCI 总线的强序数据传送模式,而且在传送过程中,硬件保证其传送的数据与 Cache 保持一致,实际上 I/O 地址空间都是不可 Cache 的。
- AT[1:0]必须为"0b00",表示不支持地址转换,因此在虚拟化技术中,并不处理 PCI 总线域中的 I/O 空间。
- Length[9:0]为"0b00 0000 0001", 表示 I/O 读写请求 TLP 最大的数据 Payload 为 1DW, 该类 TLP 不支持 突发传送。
- Last DW[3:0]为"0b0000"。

#### 5.3.2 完成报文

PCIe 总线支持 Split 传送方式,目标设备使用完成报文向源设备主动发送数据。完成报文使用 ID 路由方式,由 TLP Predix、报文头和 Data Payload 组成,但是在某些完成报文可以不含有 Data Payload,如 I/O 或者配置写完成和 Zero-Length 读完成报文。在 PCIe 总线中,有一下几类数据请求需要收到完成报文之后,才能完成整个数据传送过程,完成报文格式如图 5-11 所示。

- 所有的数据读请求,包括存储器、I/O 读请求、配置读请求和原子操作请求。当一个 PCIe 设备发出这些数据请求报文后,必须收到目标设备的完成报文后,才能结束一次数据传送。这一类完成报文必须包含 Dat a Payload。
- 所有的 Non-Posted 数据写请求,包括 I/O 和配置写请求。当一个 PCIe 设备发出这些数据请求报文后,必 须收到目标设备的完成报文后,才能结束数据传送。但是这一类完成报文不包含数据,仅包含应答信息。
- 与 ATS 机制相关的一些报文。



图 5-11 完成报文头格式

完成报文"Byte 0"中的大部分字段与"存储器,I/O、配置请求报文"的对应字段的含义相同。完成报文一次最多能够传送的报文大小不能超过 Max\_Payload\_Size 参数。在多数处理器中,完成报文中包含的数据在一个 Cache 行之内,完成报文使用 RCB 参数来处理数据对界,RCB 参数的大小与处理器系统的 Cache 行长度和 DDR-SDRAM 的一次突发传送长度相关,这些参数的详细描述见第 5.4.3 节。在 x86 和 PowerP C 处理器中,一个存储器读完成报文一般不超过 RCB 参数。

## 1 Requester ID 和 Tag 字段

完成报文使用 ID 路由方式,ID 路由方式详见第 5.2.2 节。完成报文头的长度为 3DW,完成报文头中包含 Transaction ID 信息,由 Requester ID 和 Tag 字段组成,这个 ID 必须与源设备发送的数据请求报文的 T ransaction ID 对应,完成报文使用 Transaction ID 进行 ID 路由,并将数据发送给源设备。

当 PCIe 设备收到存储器读、I/O 读写或者配置读写请求 TLP 时,需要首先保存这些报文的 Transaction ID,之后当该设备准备好完成报文后,将完成报文的 Requester ID 和 Tag 字段赋值为之前保存的 Transaction ID 字段。

### 2 Completer ID 字段

Completer ID 字段的含义与 Requester ID 字段较为相似,只是该字段存放"发送完成报文"的 PCIe 设备的 ID 号。PCIe 设备进行数据请求时需要在 TLP 字段中包含 Requester ID 字段; 而使用完成报文结束数据请求时,需要提供 Completer ID 字段。

### 3 Status 字段

Status 字段保存当前完成报文的完成状态,表示当前 TLP 是正确地将数据传递给数据请求端;还是在数据传递过程中出现错误;或者要求数据请求方进行重试。PCIe 总线规定了几类完成状态,如表 5-6 所示。

表 5-6 Status 字段

| Status[2:0] | 描述                                                                                                                                                  |
|-------------|-----------------------------------------------------------------------------------------------------------------------------------------------------|
| 0b000       | SC(Sucessful Completion), 正常结束                                                                                                                      |
| 0b001       | UR(Unsupported Request),不支持的数据请求                                                                                                                    |
| 0b010       | CRS (Configuration Request Retry Status),要求数据请求方进行重试。当 RC 对一个 PCIe 目标设备发起配置请求时,如果该目标设备没有准备好,可以向 RC 发出 CRS 完成报文,当 RC 收到这类报文时,不能结束本次配置请求,必须择时重新发送配置请求 |
| 0b100       | CA(Completion Abort),数据夭折。表示目标设备无法完成本次数据请求                                                                                                          |
| 其他          | 保留                                                                                                                                                  |

## 4 BCM 位与 Byte Count 字段

BCM(Byte Count Modified)字段由 PCI-X 设备设置。PCI-X 设备也支持 Split Transaction 传送方式,当 PCI-X 设备进行存储器读请求时,目标设备不一定一次就能将所有数据传递给源设备。此时目标设备在进行第一次数据传送时,需要设置 Byte Count 字段和 BCM 位。

BCM 位表示 Byte Count 字段是否被更改,该位仅对 PCI-X 设备有效,而 PCIe 设备不能操纵 BCM 位,只有 PCI-X 设备或者 PCIe-to-PCI-X 桥可以改变该位。本节对此位不做进一步介绍,对此位感兴趣的读者可以参考 PCI-X Addendum to the PCI Local Bus Specification, Revision 2.0。

Byte Count 字段记录源设备还需要从目标设备中,获得多少字节的数据就能完成全部数据传递,当前 TL P中的有效负载也被 Byte Count 字段统计在内。该字段由 12 位组成。该字段为 0b0000-0000-0001 表示还剩一个字节,为 0b1111-1111 表示还剩 4095 个字节,而为 0b0000-0000-0000 表示还剩 4096 个字节。除了存储器读请求的完成报文外,大多数完成报文的 Byte Count 字段为 4。

如一个源设备向目标设备发送一个"读取 128B 的存储器读请求 TLP",而目标设备收到这个读请求 TLP后,可能使用两个存储器读完成 TLP 传递数据。其中第 1 个存储器读完成 TLP 的有效数据为 64B,而 Byte Count 字段为 128;第 2 个存储器读完成 TLP中的有效数据为 64B,而 Byte Count字段也为 64。当数据请求端接收完毕第 1 个存储器读完成 TLP后,发现还有 64B 的数据没有接收完毕,此时必须等待下一个存储器读完成 TLP。等到数据请求端收齐所有数据后,才能结束整个存储器读请求。

目标设备发出的第2个读完成 TLP中的有效数据为64B,而Byte Count字段为64,当数据请求端接收完毕这个读完成 TLP后,将完成一个完整的存储器读过程,从而可以释放这个存储器读过程使用的 Tag 资源。存储器读请求的完成报文的拆分方式较为复杂,Byte Count字段的设置也相对较为复杂。

### 5 Lower Address 字段

如果当前完成报文为存储器读完成 TLP,该字段存放在存储器读完成 TLP 中第一个数据所对应地址的最低位。值得注意的是,在完成报文中,并不存在 First DW BE 和 Last DW BE 字段,因此接收端必须使用存储器读完成 TLP 的 Low Address 字段,识别一个 TLP 中包含数据的起始地址。

### 5.3.3 配置读写请求 TLP

配置读写请求 TLP 由 RC 发起,用来访问 PCIe 设备的配置空间。配置请求报文使用基于 ID 的路由方式。PCIe 总线也支持两种配置请求报文,分别为 Type 00h 和 Type 01h 配置请求。配置请求 TLP 的格式如图 5-12 所示。



图 5-12 配置请求报文头格式

配置请求 TLP 的第 4~7 字节与存储器请求 TLP 类似。而第 8~11 字节的 Bus、Device 和 Function Number 中存放该 TLP 访问的目标设备的相应的号码,而 Ext Register 和 Reigister Number 存放寄存器号。配置请求报文的其他字段必须为以下值。

- TC[2:0]必须为 0, I/O 请求报文的传送类型(TC)只能为 0。
- TH 位为保留位; Attr2 位为保留,而 Attr[1:0]必须为"00b"; 这表示 I/O 请求报文使用 PCI 总线的强序数据 传送模式; AT[1:0]必须为"0b00",表示不进行地址转换。
- Length[9:0]为"0b00 0000 0001",表示配置读写请求最大 Payload 为 1DW。
- Last DW BE 字段为"0b0000"。而 First DW BE 字段根据配置读写请求的大小设置。

#### 5.3.4 消息请求报文

在 PCIe 总线中,多数消息报文使用隐式路由方式,其格式如图 5-13 所示。其中 Byte 0 字段为通用 TLP 头,而 Byte 4 的第 3 字节中存放 Message Code 字段。



图 5-13 Message 请求 TLP 头格式

PCIe 总线规定了以下几类消息报文。

- INTx 中断消息报文(INTx Interrupt Signaling)。
- 电源管理消息报文(Power Management)。
- 错误消息报文(Error Signaling)。
- 锁定事务消息报文(Locked Transaction Support)。
- 插槽电源限制消息报文(Slot Power Limit Support)。
- Vendor-Defined Messages.

# 5.4 TLP 中与数据负载相关的参数

发布时间: 2013-07-24 10:46:01

技术类别:接口电路 个人分类:浅谈 PCIe 体系结构

在 PCIe 总线中,有些 TLP 含有 Data Payload,如存储器写请求、存储器读完成 TLP 等。在 PCIe 总线中,TLP 含有的 Data Payload 大小与 Max\_Payload\_Size、Max\_Read\_Request\_Size 和 RCB 参数相关。下文将分别介绍这些参数的使用。

### 5.4.1 Max\_Payload\_Size 参数

PCIe 总线规定在 TLP 报文中,数据有效负载的最大值为 4KB,但是 PCIe 设备并不一定能够发送这么大的数据报文。PCIe 设备含有"Max\_Payload\_Size"和"Max\_Payload\_Size Supported"参数,这两个参数分别在 Device Capability 寄存器和 Device Control 寄存器中定义。

"Max\_Payload\_Size Supported"参数存放在一个 PCIe 设备中,TLP 有效负载的最大值,该参数由 PCIe 设备的硬件逻辑确定,系统软件不能改写该参数。而 Max\_Payload\_Size 参数存放 PCIe 设备实际使用的,TLP 有效负载的最大值。该参数由 PCIe 链路两端的设备协商决定,是 PCIe 设备进行数据传送时,实际使用的参数。

PCIe 设备发送数据报文时,使用 Max\_Payload\_Size 参数决定 TLP 的最大有效负载。当 PCIe 设备的所传送的数据大小超过 Max\_Payload\_Size 参数时,这段数据将被分割为多个 TLP 进行发送。当 PCIe 设备接收 TLP 时,该 TLP 的最大有效负载也不能超过 Max\_Payload\_Size 参数,如果接收的 TLP,其 Length 字段超过 Max\_Payload\_Size 参数,该 PCIe 设备将认为该 TLP 非法。

RC 或者 EP 在发送存储器读完成 TLP 时,这个存储器读完成 TLP 的最大 Payload 也不能超过 Max\_Payload\_Size 参数,如果超过该参数,PCIe 设备需要发送多个读完成报文。值得注意的是,这些读完成报文需要满足 RCB 参数的要求,有关 RCB 参数的详细说明见下文。

在实际应用中,尽管有些 PCIe 设备的 Max\_Payload\_Size Supported 参数可以为 256B、512B、1024B 或者更高,但是如果 PCIe 链路的对端设备可以支持的 Max\_Payload\_Size 参数为 128B 时,系统软件将使用对端设备的 Max\_Payload\_Size Supported 参数,初始化该设备的 Max\_Payload\_Size 参数,即选用 PCIe 链路两端最小的 Max\_Payload\_Size Supported 参数初始化 Max\_Payload\_Size 参数。

在多数 x86 处理器系统的 MCH 或者 ICH 中,Max\_Payload\_Size Supported 参数为 128B。这也意味着在 x86 处理器中,与 MCH 或者 ICH 直接相连的 PCIe 设备进行 DMA 读写时,数据的有效负载不能超过 128 B。而在 PowerPC 处理器系统中,该参数大多为 256B。

目前在大多数 EP 中,Max\_Payload\_Size Supported 参数不大于 512B,因为在大多数处理器系统的 RC 中,Max\_Payload\_Size Supported 参数也不大于 512B。因此即便 EP 支持较大的 Max\_Payload\_Size Supported 参数,并不会提高数据传送效率。

而 Max\_Payload\_Size 参数的大小与 PCIe 链路的传送效率成正比,该参数越大,PCIe 链路带宽的利用率越高,该参数越小,PCIe 链路带宽的利用率越低。

PCIe 总线规范规定,对于实时性要求较高的 PCIe 设备,Max\_Payload\_Size 参数不应设置过大,因此这个参数有时会低于 PCIe 链路允许使用的最大值。

## 5.4.2 Max\_Read\_Request\_Size 参数

Max\_Read\_Request\_Size 参数由 PCle 设备决定,该参数规定了 PCle 设备一次能从目标设备读取多少数据。

Max\_Read\_Request\_Size 参数在 Device Control 寄存器中定义。该参数与存储器读请求 TLP 的 Length 字段相关,其中 Length 字段不能大于 Max\_Read\_Request\_Size 参数。在存储器读请求 TLP 中,Length 字段表示需要从目标设备读取多少数据。

值得注意的是,Max\_Read\_Request\_Size 参数与 Max\_Payload\_Size 参数间没有直接联系,Max\_Paylo ad\_Size 参数仅与存储器写请求和存储器读完成报文相关。

PCIe 总线规定存储器读请求,其读取的数据长度不能超过 Max\_Read\_Request\_Size 参数,即存储器读 T LP 中的 Length 字段不能大于这个参数。如果一次存储器读操作需要读取的数据范围大于 Max\_Read\_Re quest\_Size 参数时,该 PCIe 设备需要向目标设备发送多个存储器读请求 TLP。

PCIe 总线规定 Max\_Read\_Request\_Size 参数的最大值为 4KB,但是系统软件需要根据硬件特性决定该参数的值。因为 PCIe 总线规定 EP 在进行存储器读请求时,需要具有足够大的缓冲接收来自目标设备的数据。

如果一个 EP 的 Max\_Read\_Request\_Size 参数被设置为 4KB, 而且这个 EP 每发出一个 4KB 大小存储器 读请求时,EP 都需要准备一个 4KB 大小的缓冲[1]。这对于绝大多数 EP,这都是一个相当苛刻的条件。 为此在实际设计中,一个 EP 会对 Max\_Read\_Request\_Size 参数的大小进行限制。

#### 5.4.3 RCB 参数

RCB 位在 Link Control 寄存器中定义。RCB 位决定了 RCB 参数的值,在 PCle 总线中,RCB 参数的大小为 64B 或者 128B,如果一个 PCle 设备没有设置 RCB 的大小[2],则 RC 的 RCB 参数缺省值为 64B,而其他 PCle 设备的 RCB 参数的缺省值为 128B。PCle 总线规定 RC 的 RCB 参数的值为 64B 或者 128B,其他 PCle 设备的 RCB 参数为 128B。

在 PCIe 总线中,一个存储器读请求 TLP 可能收到目标设备发出的多个完成报文后,才能完成一次存储器读操作。因为在 PCIe 总线中,一个存储器读请求最多可以请求 4KB 大小的数据报文,而目标设备可能会使用多个存储器读完成 TLP 才能将数据传递完毕。

当一个 EP 向 RC 或者其他 EP 读取数据时,这个 EP 首先向 RC 或者其他 EP 发送存储器读请求 TLP;之 后由 RC 或者其他 EP 发送存储器读完成 TLP,将数据传递给这个 EP。

如果存储器读完成报文所传递数据的地址范围没有跨越 RCB 参数的边界,那么数据发送端只能使用一个存储器完成报文将数据传递给请求方,否则可以使用多个存储器读完成 TLP。

假定一个EP 向地址范围为 0xFFFF-0000~0xFFFF-0010 这段区域进行 DMA 读操作,RC 收到这个存储器 读请求 TLP 后,将组织存储器读完成 TLP,由于这段区域并没有跨越 RCB 边界,因此 RC 只能使用一个存储器读完成 TLP 完成数据传递。

如果存储器读完成报文所传递数据的地址范围跨越了 RCB 边界,那么数据发送端(目标设备)可以使用一个或者多个完成报文进行数据传递。数据发送端使用多个存储器读完成报文完成数据传递时,需要遵循以下原则。

- 第一个完成报文所传送的数据,其起始地址与要求的起始地址相同。其结束地址或者为要求的结束地址(使用一个完成报文传递所有数据),或者为RCB参数的整数倍(使用多个完成报文传递数据)。
- 最后一个完成报文的起始地址或者为要求的起始地址(使用一个完成报文传递所有数据),或者为 RCB 参数 的整数倍(使用多个完成报文传递数据)。其结束地址必须为要求的结束地址。
- 中间的完成报文的起始地址和结束地址必须为 RCB 参数的整数倍。

当 RC 或者 EP 需要使用多个存储器读完成报文将 0xFFFE-FFF0~0xFFFF-00C7 之间的数据发送给数据请求方时,可以将这些完成报文按照表 5-9 方式组织。

表 5-9 存储器读完成报文的拆分方法

| 方式1                                      | 方式 2                                     | 方式3                         |
|------------------------------------------|------------------------------------------|-----------------------------|
| 0xFFFE-FFF0~0xFFFE-FFF<br>F              | 0xFFFE-FFF0 <sup>~</sup> 0xFFFE-FFF<br>F | 0xFFFE-FFF0~0xFFFE-FFF<br>F |
| 0xFFFF-0000~0xFFFF-003<br>F              | 0xFFFF-0000 <sup>~</sup> 0xFFFF-007<br>F | 0xFFFF-0000~0xFFFF-00C<br>7 |
| 0xFFFF-0040~0xFFFF-007<br>F              | 0xFFFF-0080~0xFFFF-00C<br>7              |                             |
| 0xFFFF-0080~0xFFFF-00B<br>F              |                                          |                             |
| 0xFFFF-00C0 <sup>~</sup> 0xFFFF-00C<br>7 |                                          |                             |

上表提供的方式仅供参考,目标设备还可以使用其他拆分方法发送存储器读完成 TLP。PCIe 总线使用多个完成报文实现一次数据读请求的主要原因是考虑 Cache 行长度和流量控制。在多数 x86 处理器系统中,存储器读完成报文的数据长度为一个 Cache 行,即一次传送 64B。除此之外,较短的数据完成报文占用流量控制的资源较少,而且可以有效避免数据拥塞。

# 5.5 小结

本章重点介绍 PCIe 总线的事务层。在 PCIe 总线层次结构中,事务层最易理解,同时也与系统软件直接相关。

<sup>[1]</sup> 这是流量控制 Infinite FC Unit 的要求,详见第 9.3.2 节。

<sup>[2]</sup> 有些 PCIe 设备可能没有 Link Control 寄存器。

# 第6章 MSI和MSI-X中断机制

发布时间: 2013-08-13 16:45:08

技术类别:接口电路 个人分类:浅谈 PCIe 体系结构

在 PCI 总线中,所有需要提交中断请求的设备,必须能够通过 INTx 引脚提交中断请求,而 MSI 机制是一个可选机制。而在 PCIe 总线中,PCIe 设备必须支持 MSI 或者 MSI-X 中断请求机制,而可以不支持 INTx 中断消息。

在 PCIe 总线中,MSI 和 MSI-X 中断机制使用存储器写请求 TLP 向处理器提交中断请求,下文为简便起见将传递 MSI/MSI-X 中断消息的存储器写报文简称为 MSI/MSI-X 报文。不同的处理器使用了不同的机制处理这些 MSI/MSI-X 中断请求,如 PowerPC 处理器使用 MPI C 中断控制器处理 MSI/MSI-X 中断请求,本章将在第 6.2 节中介绍这种处理情况;而 x86 处理器使用 FSB Interrupt Message 方式处理 MSI/MSI-X 中断请求。

不同的处理器对 PCIe 设备发出的 MSI 报文的解释并不相同。但是 PCIe 设备在提交 MSI 中断请求时,都是向 MSI/MSI-X Capability 结构中的 Message Address 的地址写 Messag e Data 数据,从而组成一个存储器写 TLP,向处理器提交中断请求。

有些 PCIe 设备还可以支持 Legacy 中断方式[1]。但是 PCIe 总线并不鼓励其设备使用 Legacy 中断方式,在绝大多数情况下,PCIe 设备使用 MSI 或者 MSI/X 方式进行中断请求。

PCIe 总线提供 Legacy 中断方式的主要原因是,在 PCIe 体系结构中,存在许多 PCI 设备,而这些设备通过 PCIe 桥连接到 PCIe 总线中。这些 PCI 设备可能并不支持 MSI/MSI-X 中断机制,因此必须使用 INTx 信号进行中断请求。

当 PCIe 桥收到 PCI 设备的 INTx 信号后,并不能将其直接转换为 MSI/MSI-X 中断报文,因为 PCI 设备使用 INTx 信号进行中断请求的机制与电平触发方式类似,而 MSI/MSI-X 中断机制与边沿触发方式类似。这两种中断触发方式不能直接进行转换。因此当 PCI 设备的 IN Tx 信号有效时,PCIe 桥将该信号转换为 Assert\_INTx 报文,当这些 INTx 信号无效时,PC Ie 桥将该信号转换为 Deassert\_INTx 报文。

与 Legacy 中断方式相比,PCIe 设备使用 MSI 或者 MSI-X 中断机制,可以消除 INTx 这个 边带信号,而且可以更加合理地处理 PCIe 总线的"序"。目前绝大多数 PCIe 设备使用 MSI 或者 MSI-X 中断机制提交中断请求。

MSI 和 MSI-X 机制的基本原理相同,其中 MSI 中断机制最多只能支持 32 个中断请求,而且要求中断向量连续,而 MSI-X 中断机制可以支持更多的中断请求,而并不要求中断向量连续。与 MSI 中断机制相比,MSI-X 中断机制更为合理。本章将首先介绍 MSI/MSI-X Capability 结构,之后分别以 PowerPC 处理器和 x86 处理器为例介绍 MSI 和 MSI-X 中断机制。

[1] 通过发送 Assert\_INTx 和 Deassert\_INTx 消息报文进行中断请求,即虚拟中断线方式。

# 6.1 MSI/MSI-X Capability 结构

发布时间: 2013-08-13 16:54:15

技术类别:接口电路 个人分类:浅谈 PCle 体系结构

PCIe 设备可以使用 MSI 或者 MSI-X 报文向处理器提交中断请求,但是对于某个具体的 PCIe 设备,可能仅支持一种报文。在 PCIe 设备中含有两个 Capability 结构,一个是 MSI Capability 结构,另一个是 MSI-X Capability 结构。通常情况下一个 PCIe 设备仅包含一种结构,或者为 MSI Capability 结构,或者为 MSI-X Capability 结构。

## 6.1.1 MSI Capability 结构

MSI Capability 结构共有四种组成方式,分别是 32 和 64 位的 Message 结构,32 位和 64 位带中断 Mask ing 的结构。MSI 报文可以使用 32 位地址或者 64 位地址,而且可以使用 Masking 机制使能或者禁止某个中断源。MSI Capability 寄存器的结构如图 6-1 所示。



图 6-1 MSI Capability 结构

- Capability ID 字段记载 MSI Capability 结构的 ID 号,其值为 0x05。在 PCIe 设备中,每一个 Capability 结构都有唯一的 ID 号。
- Next Pointer 字段存放下一个 Capability 结构的地址。
- Message Control 字段。该字段存放当前 PCIe 设备使用 MSI 机制进行中断请求的状态与控制信息,如表 6-1 所示。

表 6-1 MSI Cabalibities 结构的 Message Control 字段

| Bits | 定义                            | 描述                                                                                                                                                                                                                                                                                                   |
|------|-------------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 15:9 | Reserved                      | 保留位。系统软件读取该字段时将返回全<br>零,对此字段写无意义。                                                                                                                                                                                                                                                                    |
| 8    | Per-vector<br>Masking Capable | 该位为1时,表示支持带中断 Masking 的结构;如果为0,表示不支持带中断 Masking 的结构。该位对系统软件只读,该位在 PCIe 设备初始化时设置。                                                                                                                                                                                                                     |
| 7    | 64 bit Address<br>Capable     | 该位为1时,表示支持64位地址结构;如果为0,表示只能支持带32位地址结构。该位对系统软件只读,该位在PCIe设备初始化时设置。                                                                                                                                                                                                                                     |
| 6:4  | Multiple<br>Message Enable    | 该字段可读写,表示软件分配给当前 PCIe 设备的中断向量数目。系统软件根据 Multiple Message Capable 字段的大小确定该字段的值。在系统的中断向量资源并不紧张时,Multiple Message Capable 字段和该字段的值相等;而资源紧张时,该字段的值可能小于 Multiple Message Capable 字段的自                                                                                                                      |
| 3:1  | Multiple<br>Message Capable   | 该字段对系统软件只读,表示当前 PCIe 设备可以使用几个中断向量号,在不同的 PCIe 设备中该字段的值并不不同。当该字段为 0b000 时,表示 PCIe 设备可以使用 1 个中断向量;为 0b001、0b010、0b011、0b100和 0b101时,表示使用 4、8、16 和 32 个中断向量;而 0b110 和 0b111 为保留位。该字段与 Multiple Message Enable 字段的含义不同,该字段表示,当前 PCIe 设备支持的中断向量个数,而 Multiple Message Enable 字段是系统软件分配给 PCIe 设备实际使用的中断向量个数。 |
| 0    | MSI Enable                    | 该位可读写,是 MSI 中断机制的使能位。<br>该位为 1 而且 MSI-X Enable 位为 0 时,当<br>前 PCIe 设备可以使用 MSI 中断机制,此时<br>Legacy 中断机制被禁止。一个 PCIe 设备的                                                                                                                                                                                   |

| Bits | 定义 | 描述                                                                   |
|------|----|----------------------------------------------------------------------|
|      |    | MSI Enble 和 MSI-X Enable 位都被禁止时,<br>将使用 INTx 中断消息报文发出/结束中断<br>请求[1]。 |
|      |    |                                                                      |

< >Message Address 字段。当 MSI Enable 位有效时,该字段存放 MSI 存储器写事务的目的地址的低 3 2 位。该字段的 31:2 字段有效,系统软件可以对该字段进行读写操作;该字段的第 1~0 位为 0。Message Upper Address 字段。如果 64 bit Address Capable 位有效,该字段存放 MSI 存储器写事务的目的地址的高 32 位。

Message Data 字段,该字段可读写。当 MSI Enable 位有效时,该字段存放 MSI 报文使用的数据。该字段保存的数值与处理器系统相关,在 PCIe 设备进行初始化时,处理器将初始化该字段,而且不同的处理器填写该字段的规则并不相同。如果 Multiple Message Enable 字段不为 0b000 时(即该设备支持多个中断请求时),PCIe 设备可以通过改变 Message Data 字段的低位数据发送不同的中断请求。Mask Bits 字段。PCIe 总线规定当一个设备使用 MSI 中断机制时,最多可以使用 32 个中断向量,从而一个设备最多可以发送 32 种中断请求。

Mask Bits 字段由 32 位组成,其中每一位对应一种中断请求。当相应位为 1 时表示对应的中断请求被屏蔽,为 0 时表示允许该中断请求。系统软件可读写该字段,系统初始化时该字段为全 0,表示允许所有中断请求。该字段和 Pending Bits 字段对于 MSI 中断机制是可选字段,但是 PCIe 总线规范强烈建议所有 PCIe 设备支持这两个字段。

Pending Bits 字段。该字段对于系统软件是只读位,PCIe 设备内部逻辑可以改变该字段的值。该字段由 3 2 位组成,并与 PCIe 设备使用的 MSI 中断一一对应。该字段需要与 Mask Bits 字段联合使用。

当 Mask Bits 字段的相应位为 1 时,如果 PCIe 设备需要发送对应的中断请求时,Pending Bits 字段的对应位将被 PCIe 设备的内部逻辑置 1,此时 PCIe 设备并不会使用 MSI 报文向中断控制器提交中断请求;当系统软件将 Mask Bits 字段的相应位从 1 改写为 0 时,PCIe 设备将发送 MSI 报文向处理器提交中断请求,同时将 Pending Bit 字段的对应位清零。在设备驱动程序的开发中,有时需要联合使用 Mask Bits 和 Pending Bits 字段防止处理器丢弃中断请求[2]。

# 6.1.2 MSI-X Capability 结构

MSI-X Capability 中断机制与 MSI Capability 的中断机制类似。PCIe 总线引出 MSI-X 机制的主要目的是为了扩展 PCIe 设备使用中断向量的个数,同时解决 MSI 中断机制要求使用中断向量号连续所带来的问题。MSI 中断机制最多只能使用 32 个中断向量,而 MSI-X 可以使用更多的中断向量。目前 Intel 的许多 PCIe 设备支持 MSI-X 中断机制。与 MSI 中断机制相比, MSI-X 机制更为合理。首先 MSI-X 可以支持更多的中断请求,但是这并不是引入 MSI-X 中断机制最重要的原因。因为对于多数 PCIe 设备,32 种中断请求已经足够了。而引入 MSI-X 中断机制的主要原因是,使用该机制不需要中断控制器分配给该设备的中断向量号连续。

如果一个 PCIe 设备需要使用 8 个中断请求时,如果使用 MSI 机制时,Message Data 的[2:0]字段可以为 0b000~0b111,因此可以发送 8 种中断请求,但是这 8 种中断请求的 Message Data 字段必须连续。在许多中断控制器中,Message Data 字段连续也意味着中断控制器需要为这个 PCIe 设备分配 8 个连续的中断向量号。

有时在一个中断控制器中,虽然具有 8 个以上的中断向量号,但是很难保证这些中断向量号是连续的。因此中断控制器将无法为这些 PCIe 设备分配足够的中断请求,此时该设备的"Multiple Message Enable"字段将小于"Multiple Message Capable"。

而使用 MSI-X 机制可以合理解决该问题。在 MSI-X Capability 结构中,每一个中断请求都使用独立的 Me ssage Address 字段和 Message Data 字段,从而中断控制器可以更加合理地为该设备分配中断资源。

与 MSI Capability 寄存器相比,MSI-X Capability 寄存器使用一个数组存放 Message Address 字段和 Message Data 字段,而不是将这两个字段放入 Capability 寄存器中,本篇将这个数组称为 MSI-X Table。从而当 PCIe 设备使用 MSI-X 机制时,每一个中断请求可以使用独立的 Message Address 字段和 Message Data 字段。

除此之外 MSI-X 中断机制还使用了独立的 Pending Table 表,该表用来存放与每一个中断向量对应的 Pending 位。这个 Pending 位的定义与 MSI Capability 寄存器的 Pending 位类似。MSI-X Table 和 Pending Table 存放在 PCIe 设备的 BAR 空间中。MSI-X 机制必须支持这个 Pending Table,而 MSI 机制的 Pending Bits 字段是可选的。

## 1 MSI-X Capability 结构

MSI-X Capability 结构比 MSI Capability 结构略微复杂一些。在该结构中,使用 MSI-X Table 存放该设备 使用的所有 Message Address 和 Message Data 字段,这个表格存放在该设备的 BAR 空间中,从而 PCI e 设备可以使用 MSI-X 机制时,中断向量号可以并不连续,也可以申请更多的中断向量号。MSI-X Capability 结构的组成方式如图 6-2 所示。



图 6-2 MSI-X Capability 结构的组成方式

上图中各字段的含义如下所示。

- Capability ID 字段记载 MSI-X Capability 结构的 ID 号,其值为 0x11。在 PCIe 设备中,每一个 Capabilit y 都有唯一的一个 ID 号。
- Next Pointer 字段存放下一个 Capability 结构的地址。
- Message Control 字段, 该字段存放当前 PCle 设备使用 MSI-X 机制进行中断请求的状态与控制信息,如表 6-2 所示。

表 6-2 MSI-X Capability 结构的 Message Control 字段

| Bits | 定义           | 描述                                                                                                 |
|------|--------------|----------------------------------------------------------------------------------------------------|
| 15   | MSI-X Enable | 该位可读写,是 MSI-X 中断机制的使能位,复位值为 0,表示不使能 MSI-X 中断机制。该位为 1 且 MSI Enable 位为 0 时,当前 PCIe 设备使用 MSI-X 中断机制,此 |

| Bits  | 定义            | 描述                                                                                                                             |
|-------|---------------|--------------------------------------------------------------------------------------------------------------------------------|
|       |               | 时 INTx 和 MSI 中断机制被禁止。当 PCIe设备的 MSI Enble 和 MSI-X Enable 位为0时,将使用 INTx 中断消息报文发出/结束中断请求。                                         |
| 14    | Function Mask | 该位可读写,是中断请求的全局Mask位,复位值为0。如果该位为1,该设备所有的中断请求都将被屏蔽;如果该位为0,则由Per Vector Mask位,决定是否屏蔽相应的中断请求。Per Vector Mask位在MSI-X Table中定义,详见下文。 |
| 10: 0 | Table Size    | MSI-X 中断机制使用 MSI-X Table 存放<br>Message Address 字段和 Message Data<br>字段。该字段用来存放 MSI-X Table 的<br>大小,该字段对系统软件只读。                  |

< >Table BIR(BAR Indicator Register)。该字段存放 MSI-X Table 所在的位置,PCIe 总线规范规定 MSI-X Table 存放在设备的 BAR 空间中。该字段表示设备使用 BAR0~5 寄存器中的哪个空间存放 MSI-X table。该字段由三位组成,其中 0b000~0b101 与 BAR0~5 空间——对应。Table Offset 字段。该字段存放 M SI-X Table 在相应 BAR 空间中的偏移。PBA(Pending Bit Array) BIR 字段。该字段存放 Pending Table 在 PCIe 设备的哪个 BAR 空间中。在通常情况下,Pending Table 和 MSI-X Table 存放在 PCIe 设备的同一个 BAR 空间中。PBA Offset 字段。该字段存放 Pending Table 在相应 BAR 空间中的偏移。

#### 2 MSI-X Table

MSI-X Table 的组成结构如图 6-3 所示。

| DWORD 3        | DWORD 2  | DWORD 1        | DWORD 0  |           |
|----------------|----------|----------------|----------|-----------|
| Vector Control | Msg Data | Msg Upper Addr | Msg Addr | Entry 0   |
| Vector Control | Msg Data | Msg Upper Addr | Msg Addr | Entry I   |
| Vector Control | Msg Data | Msg Upper Addr | Msg Addr | Entry 2   |
|                |          |                | ***      |           |
| Vector Control | Msg Data | Msg Upper Addr | Msg Addr | Entry N-1 |

图 6-3 MSI-X Table 的组成结构

由上图可见,MSI-X Table 由多个 Entry 组成,其中每个 Entry 与一个中断请求对应。其中每一个 Entry 中有四个参数,其含义如下所示。

• Msg Addr。当 MSI-X Enable 位有效时,该字段存放 MSI-X 存储器写事务的目的地址的低 32 位。该双字的 31:2 字段有效,系统软件可读写; 1:0 字段复位时为 0,PCle 设备可以根据需要将这个字段设为只读,或者可读写。不同的处理器填入该寄存器的数据并不相同。

- Msg Upper Addr, 该字段可读写, 存放 MSI-X 存储器写事务的目的地址的高 32 位。
- Msg Data, 该字段可读写, 存放 MSI-X 报文使用的数据。其定义与处理器系统使用的中断控制器和 PCIe 设备相关。
- Vector Control,该字段可读写。该字段只有第 0 位(即 Per Vector Mask 位)有效,其他位保留。当该位为 1 时,PCle 设备不能使用该 Entry 提交中断请求;为 0 时可以提交中断请求。该位在复位时为 0。Per Vector Mask 位的使用方法与 MSI 机制的 Mask 位类似。

## 3 Pending Table

Pending Table 的组成结构如图 6-4 所示。



图 6-4 Pending Table 的组成结构

如上图所示,在 Pending Table 中,一个 Entry 由 64 位组成,其中每一位与 MSI-X Table 中的一个 Entry y 对应,即 Pending Table 中的每一个 Entry 与 MSI-X Table 的 64 个 Entry 对应。与 MSI 机制类似,Pending 位需要与 Per Vector Mask 位配置使用。

当 Per Vector Mask 位为 1 时, PCIe 设备不能立即发送 MSI-X 中断请求, 而是将对应的 Pending 位置 1; 当系统软件将 Per Vector Mask 位清零时, PCIe 设备需要提交 MSI-X 中断请求, 同时将 Pending 位清零。

<sup>[1]</sup> 此时 PCI 设备配置空间 Command 寄存器的"Interrupt Disable"位为 1。

<sup>[2]</sup> MSI 机制提交中断请求的方式类似与边界触发方式,而使用边界触发方式时,处理器可能会丢失某些中断请求,因此在设备驱动程序的开发过程中,可能需要使用这两个字段。

# 6.2 PowerPC 处理器如何处理 MSI 中断请求

发布时间: 2013-08-23 15:52:14

技术类别:接口电路 个人分类:浅谈 PCIe 体系结构

PowerPC 处理器使用 OpenPIC 中断控制器或者 MPIC 中断控制器,处理外部中断请求。其中 MPIC 中断控制器基于 OpenPIC 中断控制器,但是作出了许多增强,目前 Freescale 新推出的 PowerPC 处理器,其中断控制器多与 MPIC 兼容。

值得注意的是,PowerPC 处理器和 x86 处理器处理 MSI 报文的方式有较大的不同。其中 x86 处理器使用的机制比 PowerPC 处理器更为合理,但是 PowerPC 处理器使用的方法使用的硬件资源相对较少。本节将 MPC8572 处理器为例说明 MSI 机制的处理过程,在第 6.3 节介绍 x86 处理器如何实现 MSI 机制。

MPIC 中断控制器是 Freescale 的 PowerPC 处理器使用的通用中断控制器,目前基于 E500 内核的处理器,如 MPC854x、8572 等处理器使用这种中断控制器。目前 Freescale 使用 QorIP 架构,该架构使用的中断控制器与 MPIC 兼容。

使用 MPIC 中断控制器处理 MSI 中断时,PCIe 设备的 MSI 报文,其目的地址为 MPIC 中断控制器的 MSI IR 寄存器。当该寄存器被 PCIe 设备写入后,MPIC 中断控制器将向处理器内核提交中断请求,之后处理器再通过读取 MPIC 中断控制器的 ACK 寄存器获得中断向量号,并进行相应的中断处理。这种方式与 x86 处理器的 FSB Interrupt Message 机制相比,处理器需要读取 ACK 寄存器,从而中断处理的延时较大。

目前 Freescale 的 P4080 处理器对 MPIC 中断控制器进行了优化。在 P4080 处理器中,MPIC 中断控制器 向处理器提交中断请求的同时,也向处理器内核提交中断向量,处理器内核不必读取 ACK 寄存器获得中断向量,从而缩短了中断处理延时。使用这种方法的效率与 x86 处理器使用的 FSB Interrupt Message 机制相当。

目前 Freescale 并没有完全公开 P4080 处理器的实现细节,因此本节仍以 MPC8572 处理器为例介绍 PCI e 设备的 MSI 中断请求。在 MPC8572 处理器中,MPIC 中断控制器的拓扑结构如图 6-5 所示。



由上图所示,MPIC 中断控制器可以处理内部中断请求[1]、外部中断请求,Message、处理器间中断请求和 Share MSI 中断请求等。而 MPIC 中断控制器使用 Into、Int1 等中断线向处理器提交这些中断请求。其中 Internal Interrupts 和 External Interrupts 模块处理 MPC8572 内部和外部的中断请求,而 Share MSI处理来自 PCIe 设备的 MSI 或者 MSI-X 中断请求。

当 MPIC 中断控制器收到 MSI 报文后,将使用中断线 Int0、Int1 或者 cintn 向处理器内核提交中断请求。 处理器内核被中断后,将读取 ACK 寄存器获得中断向量,然后执行相应的中断服务例程。为此 PowerPC 处理器设置了一系列寄存器,如下文所示。

#### 6.2.1 MSI 中断机制使用的寄存器

PowerPC 处理器设置了一系列寄存器,处理来自 PCIe 设备的 MSI 报文,其中最重要的寄存器是 MSIIR 寄存器。在 PowerPC 处理器系统中,PCIe 设备 Message Address 寄存器中存放的值都为 MSIIR 寄存器的物理地址,而 Message Data 寄存器中存放的数据也与 MSIIR 寄存器相关。

在 PowerPC 处理器系统中,MSI 机制的实现过程是 PCIe 设备向 MSIIR 寄存器写入指定的数据。MPIC 中断控制器发现该寄存器被写入后,将向处理器提交中断请求。处理器收到这个中断请求后,将通过读取 MPIC 中断控制器的 ACK 寄存器确定中断向量,并依此确定中断源。为此 PowerPC 处理器还设置了其他寄存器实现 MSI 中断机制。

#### 1 MSIIR 寄存器

在 PowerPC 处理器中,MSIIR(Shared Message Signaled Interrupt Index Register)寄存器是实现 MSI 机制的重要寄存器。

当 PCIe 设备对 MSIIR 寄存器进行写操作时,MPC8572 处理器将使能 MSIR0—MSIR7 寄存器的相应位,从而向 MPIC 中断控制器提交中断请求,而中断控制器将转发这个中断请求,由处理器进一步处理。该寄存器各字段的详细描述如表 6-3 所示。

表 6-3 MSIIR 寄存器

| Bits               | 定义  | 描述                                                                                                      |
|--------------------|-----|---------------------------------------------------------------------------------------------------------|
| 27 <sup>~</sup> 31 | IBS | 该字段用来选择 MSIRO~MSIR7 寄存器的对应位。0b000000 对应 SHO; 0b00001 对应 SH1; 0b00010 对应 SH2; 以此类推 0b11111 对应 SH31;      |
| 24 <sup>~</sup> 26 | CRC | 该字段用来选择 MSIRO~MSIR7 寄存器。<br>0b000 对应 MSIRO; 0b001 对应 MSIR1;<br>0b010 对应 MSIR2; 以此类推 0b111 对<br>应 MSIR7。 |
| 0~24               |     | 保留。                                                                                                     |

PCIe 设备通过 MSI 机制,向此寄存器写入数据时,MSIR0~7 寄存器的相应位 SH0~31 将有一位置 1。例 如 PCIe 设备向 MSIIR 寄存器写入 0xFF00000 时,MSIR7 寄存器的 SH31 位将置 1(SRS 字段为 0b111 用来选择 MSIR7,而 IBS 字段为 0b11111 用来选择 SH31)。

## 2 MSIR 寄存器组

MSIR(Shared Message Signaled Interrupt Registers)寄存器组共由 8 个寄存器组成,分别为 MSIR0~M SIR7。其中每一个 MSIRx 寄存器中有 32 个有效位,分别为 SH0~31。当 PCIe 设备对 MSIIR 寄存器进行 写操作时,某一个 MSIIRx 寄存器的某个 SH 位将被置为有效。系统软件通过读取该寄存器获得中断源,该寄存器读清除,对此寄存器进行写操作没有意义。

该寄存器组的大小决定了一个 PowerPC 处理器支持的 MSI 中断请求的个数。在 MPC8572 处理器中,有 8 个 MSIRx 寄存器,每个寄存器由 32 个有效位组成,因此 MPC8572 处理器最多能够处理 256 个 MSI 中断请求。该寄存器的结构如图 6-6 所示。



## 3 MSISR 寄存器

MSISR 寄存器(Shared Message Signaled Interrupt Status Register)共由 8 个有效位组成,每一位对应一个 MSIR 寄存器。MPC8572 处理器设置该寄存器的主要目的是方便系统软件定位究竟是哪个 MSIR 寄

存器中存在有效的中断请求。首先系统软件通过 MSISR 寄存器判断是哪个 MSIRx 寄存器存在有效请求,之后再读取相应的 MSIRx 寄存器,该寄存器各字段的详细描述如表 6-4 所示。

表 6-4 MSISR 寄存器

| Bits  | 定义 | 描述                                                                                                                                                          |
|-------|----|-------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 0~23  |    | 保留。                                                                                                                                                         |
| 24~31 | Sn | 该字段由 8 位组成,每一位与一个 MSIRO~7 寄存器对应。该位为 0 时表示在 MSIRn 寄存器中没有有效位,即没有中断请求;该位为 1 时表示 MSIRn 寄存器中至少有一个有效位,即存在中断请求。Sn 位是 MSIRn 寄存器各个位的"与",当 MSIRn 寄存器的相应位清除时,Sn 也将被清除。 |

### 4 MSIVPR 寄存器组

MSIVPR(Shared Message Signaled Interrupt Vector/Priority Register)寄存器组由 8 个寄存器组成,分别为 MSIVPR0~7 寄存器。该组寄存器设置对应中断请求的优先级别和中断向量。其中每个 MSIVPR 寄存器对应一个 MSIR 寄存器,MSIVPR 寄存器各字段的详细解释如表 6-5 所示。

表 6-5 MSIVPR 寄存器

| Bits               | 定义       | 描述                                                                                                                                                                                                     |
|--------------------|----------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 0                  | MSK      | 该位为 0,且 MSIR 寄存器的对应位为 1时,则将向中断控制器提交中断请求;如果为 1 屏蔽该中断请求。                                                                                                                                                 |
| 1                  | A        | 该位为 0 时,表示 MPIC 中断控制器没有处理该中断请求;该位为 1 时,表示 MPIC 中断控制器正在处理该中断请求,或者该中断控制器准备处理该中断请求,这个中断请求将在 IPR(Interrupt Pending Regsiter)寄存器中排队等待处理,或者在 ISR(Interrupt Service Register)寄存器中正在被处理。该位的详细描述见MPC8572 的数据手册。 |
| 12 <sup>~</sup> 15 | PRIORITY | OpenPIC 和 MPIC 中断控制器中为每一个中断请求设置了 $0^{\sim}15$ , 共 $16$ 个优先级。其中 $1$ 的优先权最低, $15$ 的优先权最高, $0$ 表示禁止中断请求。                                                                                                  |
| 16~31              | VECTOR   | 该字段存放该中断的中断向量。当处理器<br>读取 IACK 寄存器时,将获得对应中断请<br>求的中断向量。                                                                                                                                                 |

通过该组寄存器可以发现,在 MPC8572 处理器系统中,PCle 设备最多可以使用 8 个中断向量,并可以共享这些中断向量。

### 5 MSIDR 寄存器组

MSIDR(Shared Message Signaled Interrupt Destination Registers)寄存器组共由 8 个寄存器组成, 分别为 MSIDR0~7。其中每一个 MSIDRn 寄存器对应一个 MSIR 寄存器。

MPIC 中断控制器支持 Pass-through 方式,在这种方式下,PowerPC 处理器可以使用外部中断控制器处理中断请求(这种方法极少使用),而不使用内部中断控制器。MPIC 中断控制器可以使用 cint#和 int#信号提交中断请求,但是绝大多数系统软件都使用 int#信号向处理器提交中断请求。

此外在 MPC8572 处理器中有两个 CPU,分别为 CPU0 和 CPU1, MSI 机制提交的中断请求可以由 CPU0 或者 CPU1 处理。系统软件可以通过设置 MSIDRn 寄存器完成这些功能,该寄存器各字段的详细描述如表 6-6 所示。

表 6-6 MSIDRn 寄存器

| Bits | 定义  | 描述                                                     |
|------|-----|--------------------------------------------------------|
| 0    | EP  | 为1时,表示中断请求输出到 IRQ_OUT 由外部中断控制器处理;为0时,表示由 MPIC 中断控制器处理。 |
| 1    | CIO | 为1时,表示中断控制器使用 cint#信号向 CPU0<br>提交中断请求。                 |
| 2    | CI1 | 为1时,表示中断控制器使用 cint#信号向 CPU1<br>提交中断请求。                 |
| 30   | P1  | 为1时,表示中断控制器使用 int#信号向 CPU0<br>提交中断请求。                  |
| 31   | Р0  | 为1时,表示中断控制器使用 int#信号向 CPU1<br>提交中断请求。                  |

# 6.2.2 系统软件如何初始化 PCle 设备的 MSI Capability 结构

如果 PCIe 设备支持 MSI 机制,系统软件首先设置该设备 MSI Capability 结构的 Message Address 和 Message Data 字段。如果该 PCIe 设备支持 64 位地址空间,即 MSI Capability 寄存器的 64 bit Address Capable 位有效时,系统软件还需要设置 Message Upper Address 字段。系统软件完成这些设置后,将置 MSI Cabalibities 结构的 MSI Enable 位有效,使能该 PCIe 设备的 MSI 机制。

其中 Message Address 字段所填写的值是 MSIIR 寄存器在 PCI 总线域中的物理地址。在 PowerPC 处理器中,PCI 总线域与存储器域地址空间独立,当 PCIe 设备访问存储器域的地址空间时,需要通过 Inboun d 寄存器组将 PCI 总线域地址空间转换为存储器域地址空间。

在 PowerPC 处理器中, PCIe 设备使用 MSI 机制访问 MSIIR 寄存器时,可以不使用 Inbound 寄存器组进行 PCI 总线地址到处理器地址的转换。在 MPC8572 处理器中,专门设置了一个 PEXCSRBAR 窗口[2],

进行 PCI 总线域到存储器域的地址转换,使用这种方法可以节省 Inbound 寄存器窗口,Linux PowerPC 使用了这种实现方式。

在 MPC8572 处理器中,MSIIR 寄存器的基地址为 CCSRBAR[3](Configuration, Control, and Status Ba se Address Register),其偏移为 0x1740。为支持 MSI 中断机制,系统软件需要使用 PEXCSRBAR 窗口将 MSIIR 寄存器映射到 PCI 总线域地址空间,即将 CCSRBAR 寄存器空间映射到 PCI 总线域地址空间。之后 PCIe 设备就可以通过 MSIIR 寄存器在 PCI 总线域的地址访问 MSIIR 寄存器。

Linux PowerPC 使用 setup\_pci\_pcsrbar 函数[4]设置 PEXCSRBAR 窗口,该函数的源代码在./arch/power pc/sysdev/fsl\_pci.c 文件中,如源代码 6-1 所示,这段代码来自 Linux 2.6.30.5。

系统软件除了需要设置 PCIe 设备的 Message Address 字段和 PEXCSRBAR 窗口之外,还需要设置 PCI e 设备的 Message Data 字段。PCIe 设备向 MSIIR 寄存器进行存储器写操作的数据存放在 Message Data 字段中。

系统软件在初始化 Message Data 字段之前,首先根据 Multiple Message Capable 字段预先存放的数据 初始化 Multiple Message Enable 字段。一个 PCIe 设备最多可以申请 32 个中断请求,但是系统软件根据 当前处理器系统的中断资源的使用情况,决定给这个 PCIe 设备提供多少个中断向量,并将这个结果存放到 Multiple Message Enable 字段。

MPC8572 处理器最多可以为 PCIe 设备提供 256 个 MSI 中断请求。但是在某些极端的情况下,可能会出现 PCIe 设备需要的中断请求超过系统所能提供的中断请求。此时某些 PCIe 设备的 Multiple Message En able 字段可能会小于 Multiple Message Capable 字段。

如果在 PCIe 设备中,使用了多个中断请求,那么 Message Data 字段存放的是一组中断向量号,而 Message Data 字段存放这组中断向量号的基地址。MSI 机制要求"这组数据"连续,其范围在 Message Data-Message Data+Multiple Message Enable-1 之间。在多数情况下,MPC8572 处理器系统仅为一个 PCIe 设备分配 1 个中断向量号。

由上所述,在 MPC8572 处理器系统中,PCIe 设备使用存储器写 TLP 传送 MSI 中断报文,这个存储器写 TLP 使用的地址为 PCIe 设备 Capability 结构的 Message Address 字段,而数据为 Message Data~Message Data+Multiple Message Enable-1 之间。其中 Message Data 字段与 MSIIR 寄存器要求的格式相同。这个特殊的存储器写 TLP 报文通过若干 Switch,并穿越 RC 后,最终将数据写入 MSIIR 寄存器中,并设置 MSIIR 寄存器的 SRS 和 IBS 字段,同时将使能 MSIR0~MSIR7 寄存器的相应位,从而向中断控制器提交中断请求(如果 MSIVPR 寄存器的 MSK 位为 1)。MPIC 中断控制器获得该中断请求后,向处理器系统转发这个中断请求,并由处理器系统执行相应的中断服务例程进行中断处理。MPC8572 处理器也可以处理 PCIe 设备的 MSI-X 中断机制,本节对此不做进一步介绍。

[1] PowerPC 处理器中含有许多模块,如千兆以太网、ATM 等,这些模块包含在芯片内部,由这些内部模块发起的中断请求,被称为内部中断请求。

[2] 该窗口的大小为 1MB, 其基地址由 PEXCSRBAR 寄存器确定。

[3] 在 Linux PowerPC 中使用 immr\_base 变量保存该寄存器。IMMR 寄存器是 PQ2 处理器使用的寄存器,该寄存器在 PQ3 之后的处理器中升级为 CCSRBAR。

[4] 该函数来自 Linux 2.6.30.5 内核。

# 6.3 x86 处理器如何处理 MSI-X 中断请求

发布时间: 2013-08-23 16:01:49

技术类别:接口电路 个人分类:浅谈 PCIe 体系结构

PCIe 设备发出 MSI-X 中断请求的方法与发出 MSI 中断请求的方法类似,都是向 Message Address 所在的地址写 Message Data 字段包含的数据。只是 MSI-X 中断机制为了支持更多的中断请求,在 MSI-X Ca pablity 结构中存放了一个指向一组 Message Address 和 Message Data 字段的指针,从而一个 PCIe 设备可以支持的 MSI-X 中断请求数目大于 32 个,而且并不要求中断向量号连续。MSI-X 机制使用的这组 Message Address 和 Message Data 字段存放在 PCIe 设备的 BAR 空间中,而不是在 PCIe 设备的配置空间中,从而可以由用户决定使用 MSI-X 中断请求的数目。

当系统软件初始化 PCIe 设备时,如果该 PCIe 设备使用 MSI-X 机制传递中断请求,需要对 MSI-X Capab ility 结构指向的 Message Address 和 Message Data 字段进行设置,并使能 MSI-X Enable 位。x86 处理器在此处的实现与 PowerPC 处理器有较大的不同。

## 6.3.1 Message Address 字段和 Message Data 字段的格式

在 x86 处理器系统中,PCIe 设备也是通过向 Message Address 写入 Message Data 指定的数值实现 MS I/MSI-X 机制。在 x86 处理器系统中,PCIe 设备使用的 Message Adress 字段和 Message Data 字段与 PowerPC 处理器不同。

## 1 PCIe 设备使用 Message Adress 字段

在 x86 处理器系统中,PCIe 设备使用的 Message Address 字段仍然保存 PCI 总线域的地址,其格式如图 6-7 所示。



其中第 31~20 位,存放 FSB Interrupts 存储器空间的基地址,其值为 0xFEE。当 PCIe 设备对 0xFEEX-XXXX 这段"PCI 总线域"的地址空间进行写操作时,MCH/ICH 将会首先进行"PCI 总线域"到"存储器域"的地址转换,之后将这个写操作翻译为 FSB 总线的 Interrupt Message 总线事务,从而向 CPU 内核提交中断请求。

x86 处理器使用 FSB Interrupt Message 总线事务转发 MSI/MSI-X 中断请求。使用这种方法的优点是向 C PU 内核提交中断请求的同时,提交 PCIe 设备使用的中断向量,从而 CPU 不需要使用中断响应周期从寄存器中获得中断向量。FSB Interrupt Message 总线事务的详细说明见下文。

Message Address 字段其他位的含义如下所示。

- Destination ID 字段保存目标 CPU 的 ID 号,目标 CPU 的 ID 与该字段相等时,目标 CPU 将接收这个 Int errupt Message。FSB Interrupt Message 总线事务可以向不同的 CPU 提交中断请求。
- RH(Redirection Hint Indication)位为 0 时,表示 Interrupt Message 将直接发向与 Destination ID 字段相同的目标 CPU;如果 RH 为 1 时,将使能中断转发功能。
- DM(Destination Mode)位表示在传递优先权最低的中断请求时, Destination ID 字段是否被翻译为 Logical I 或者 Physical APIC ID。在 x86 处理器中 APIC ID 有三种模式, 分别为 Physical、Logical 和 Cluster I D 模式。
- 如果 RH 位为 1 且 DM 位为 0 时, Destination ID 字段使用 Physical 模式; 如果 RH 位为 1 且 DM 位为 1,
   Destination ID 字段使用 Logical 模式; 如果 RH 位为 0, DM 位将被忽略。

以上这些字段的描述与 x86 处理器使用的 APIC 中断控制器相关。对 APIC 的详细说明超出了本书的范围,对此部分感兴趣的读者请参阅 Intel 64 and IA-32 Architectures Software Developer's Manual Volume 3A: System Programming Guide, Part 1。

## 2 Message Data 字段

Message Data 字段的格式如图 6-8 所示。



Trigger Mode 字段为 0b0x 时,PCIe 设备使用边沿触发方式申请中断;为 0b10 时使用低电平触发方式;为 0b11 时使用高电平触发方式。MSI/MSI-X 中断请求使用边沿触发方式,但是 FSB Interrupt Message 总线事务还支持 Legacy INTx 中断请求方式,因此在 Message Data 字段中仍然支持电平触发方式。但是对于 PCIe 设备而言,该字段为 0b0x。

Vector 字段表示这个中断请求使用的中断向量。FSB Interrupt Message 总线事务在提交中断请求的同时,将中断向量也通知给处理器。因此使用 FSB Interrupt Message 总线事务时,处理器不需要使用中断响应 周期通过读取中断控制器获得中断向量号。与 PowerPC 的传统方式相比,x86 处理器的这种中断请求的效率较高[①]。

值得注意的是,在 x86 处理器中,MSI 机制使用的 Message Data 字段与 MSI-X 机制相同。但是当一个 P Cle 设备支持多个 MSI 中断请求时,其 Message Data 字段必须是连续的,因而其使用的 Vector 字段也必须是连续的,这也是在 x86 处理器系统中,PCle 设备支持多个 MSI 中断请求的问题所在,而使用 MSI-X 机制有效避免了该问题。

Delivery Mode 字段表示如何处理来自 PCIe 设备的中断请求。

- 该字段为 0b000 时,表示使用"Fixed Mode"方式。此时这个中断请求将被 Destination ID 字段指定的 CP U 处理。
- 该字段为 0b001 时,表示使用"Lowest Priority"方式。此时这个中断请求将被优先权最低的 CPU 处理。当使用"Fixed Mode"和"Lowest Priority"方式时,如果 Vector 字段有效,CPU 接收到这个中断请求之后,将使用 Vector 字段指定的中断向量处理这些中断请求;而当 Delivery Mode 字段为其他值时,Message Data 字段中所包含的 Vector 字段无效。
- 该字段为 0b010 时,表示使用 SMI 方式传递中断请求,而且必须使用边沿触发,此时 Vector 字段必须为 0。 这个中断请求将被 Destination ID 字段指定的 CPU 处理。
- 该字段为 0b100 时,表示使用 NMI 方式传递中断请求,而且必须使用边沿触发,此时 Vector 字段和 Trig ger 字段的内容将被忽略。这个中断请求将被 Destination ID 字段指定的 CPU 处理。
- 该字段为 0b101 时,表示使用 INIT 方式传递中断请求,Vector 字段和 Trigger 字段的内容将被忽略。这个中断请求将被 Destination ID 字段指定的 CPU 处理。
- 该字段为 0b111 时,表示使用 INTR 信号传递中断请求且使用边沿触发。此时 MSI 中断信息首先传递给中断控制器,然后中断控制器在通过 INTR 信号向 CPU 传递中断请求,之后 CPU 在通过中断响应周期获得中断向量。上文中 PowerPC 处理器使用的方法与此方法类似。而在 x86 处理器中多使用 Interrupt Messa ge 总线事务进行 MSI 中断信息的传递,因此这种模式很少被使用。

边沿触发和电平触发是中断请求常用的两种方式。其中电平触发指外部设备使用逻辑电平 1(高电平触发) 或者 0(低电平触发),提交中断请求。使用电平或者边沿方式提交中断请求时,外部设备一般通过中断线(I RQ\_PIN#)与中断控制器相连,其中多个外部设备可能通过相同的中断线与中断控制器相连(线与或者与门)。外部设备在使用低电平触发,提交中断请求的过程中,首先需要将 IRQ\_PIN#信号驱动为低。当中断控制器将该中断请求提交给处理器,而且处理器将这个中断请求处理完毕后,处理器将通过写外部设备的某个寄存器来清除此中断源,此时外部设备将不再驱动 IRQ\_PIN#信号线,从而结束整个中断请求。

IRQ\_PIN#信号线可以被多个外部设备共享,在这种情况之下,只有所有外部设备都不驱动 IRQ\_PIN#信号线时,IRQ\_PIN#信号才为高电平。采用电平触发方式进行中断请求的优点是不会丢失中断请求,而缺点是一个优先权较高的中断请求有可能会长期占用中断资源,从而使其他优先权较低的中断不能被及时提交。因为优先级别较高的中断源有可能会持续不断地驱动 IRQ\_PIN#信号。

而边沿触发使用上升沿(0到1)或者下降沿(1到0)作为触发条件,但是中断控制器并不是使用这个"边沿"作为触发条件。中断控制器使用内部时钟对IRQ\_PIN#信号进行采样,如果在前一个时钟周期,IRQ\_PIN#信号为0,而后一个时钟周期,IRQ\_PIN#信号为1,中断控制器认为外部设备提交了一个有效"上升沿",中断控制器会锁定这个"上升沿"并向处理器发出中断请求。这也是外部设备至少需要将IRQ\_PIN#信号保持一个时钟采样周期的原因,否则中断控制器可能无法识别本次边沿触发的中断请求,从而产生 Spurious 中断请求。

外部设备使用"上升沿"进行中断申请时,不需要持续地将 IRQ\_PIN#信号驱动为 1,而只需要保证中断控制器可以进行正确采样这些中断信号即可。在处理边沿触发中断请求时,处理器不需要清除中断源。使用边沿触发可以有效避免"优先级别"较高的中断源长期占用 IRQ\_PIN#信号的情况,使用"下降沿"触发进行中断请求与"上升沿"触发类似。

但是外部设备使用边沿触发方式时,有可能会丢失一些中断请求。例如在一个处理器系统中,存在一个定时器,这个定时器使用上升沿触发方式向中断控制器定时提交中断。如果当处理器正在处理这个定时器的上一个中断请求时,将不会处理这个定时器发出的其他"边沿"中断请求,从而导致中断丢失。而使用电平触发方式不会出现这类问题,因为电平触发方式是一个"持续"过程,处理器只有处理完毕当前中断,并清除相应中断源之后,才会处理下一个中断源。

MSI 中断请求实际上和边沿触发方式非常类似,MSI 中断请求通过存储器写 TLP 实现,这个写动作是一个瞬间的动作,并不是一个持续请求,因此在 x86 处理器中 MSI 中断请求使用边沿触发进行中断请求。还有一些外部设备可以通过 I/O APIC 进行中断请求[②],这些 I/O APIC 接收的外部中断需要标明是使用边沿或者电平触发,I/O APIC 使用 FSB Interrupt Message 总线事务将中断请求发向 Local APIC,并由 Local APIC 向处理器提交中断请求。

# 6.3.2 FSB Interrupt Message 总线事务

与 MPC8572 处理器处理 MSI 中断请求不同,x86 处理器使用 FSB 的 Interrupt Message 总线事务,处理 PCIe 设备的 MSI/MSI-X 中断请求。由上文所示,MPC8572 处理器处理 MSI 中断请求时,首先由 MPIC 中断控制器截获这个 MSI 中断请求,之后由 MPIC 中断控制器向 CPU 提交中断请求,而 CPU 通过中断响应周期从 MPIC 中断控制器的 ACK 寄存器中获得中断向量。

采用这种方式的主要问题是,当一个处理器中存在多个 CPU 时,这些 CPU 都需要通过中断响应周期从 M PIC 中断控制器的 ACK 寄存器中获得中断向量。在一个中断较为密集的应用中,ACK 寄存器很可能会成为系统瓶颈。而采用 Interrupt Message 总线事务可以有效地避免这种系统瓶颈,因为使用这种方式中断信息和中断向量将同时到达指定的 CPU,而不需要使用中断响应周期获得中断向量。

x86 处理器也具有通过中断控制器提交 MSI/MSI-X 中断请求的方法,在 I/O APIC 具有一个 "The IRQ Pi n Assertion Register"寄存器,该寄存器地址为 0xFEC00020[③],其第 4~0 位存放 IRQ Number。系统软件可以将 PCIe 设备的 Message Address 寄存器设置为 0xFEC00020,将 Meaasge Data 寄存器设置为相应的 IRQ Number。

当 PCIe 设备需要提交 MSI 中断请求时,将向 PCI 总线域的 0xFEC00020 地址写入 Message Data 寄存器中的数据。此时这个存储器写请求将数据写入 I/O APIC 的 The IRQ Pin Assertion Register 中,并由 I/O APIC 将这个 MSI 中断请求最终发向 Local APIC,之后再由 Local APIC 通过 INTR#信号向 CPU 提交中断请求。

上述步骤与 MPC8572 处理器传递 MSI 中断的方法类似。在 x86 处理器中,这种方式基本上已被弃用。下文以图 6-9 为例,说明 x86 处理器如何使用 FSB 总线的 Interrupt Message 总线事务,向 CPU 提交 MSI/ MSI-X 中断请求。



图 6-9 使用 Interrupt Message 总线事务传递 MSI 中断请求

PCIe 设备在发送 MSI/MSI-X 中断请求之前,系统软件需要合理设置 PCIe 设备 MSI/MSI-X Capability 寄存器,使 Message Address 寄存器的值为 0xFEExx00y[④],同时合理地设置 Message Data 寄存器 Vec tor 字段。

PCIe 设备提交 MSI/MSI-X 中断请求时,需要向 0xFEExx00y 地址写 Message Data 寄存器中包含的数据,并以存储器写 TLP 的形式发送到 RC。如果 ICH 收到这个存储器写 TLP 时,将通过 DMI 接口将这个 TLP 提交到 MCH。MCH 收到这个 TLP 后,发现这个 TLP 的目的地址在 FSB Interrupts 存储器空间中,则将 PCIe 总线的存储器写请求转换为 Interrupt Message 总线事务,并在 FSB 总线上广播。

FSB 总线上的 CPU,根据 APIC ID 信息,选择是否接收这个 Interrupt Message 总线事务,并进入中断状态,之后该 CPU 将直接从这个总线事务中获得中断向量号,执行相应的中断服务例程,而不需要从 AP IC 中断控制器获得中断向量。与 PowerPC 处理器的 MPIC 中断控制器相比,这种方法更具优势。

# 6.4 小结

本章详细描述了 MSI/MSI-X 中断机制的原理,并以 PowerPC 和 x86 两个处理器系统为例说明这两种中断机制实现机制。本章因为篇幅有限,并没有详细讲述这两个处理器使用的中断控制器。而理解这些中断控制器的实现机制是进一步理解 MSI/MSI-X 中断机制的要点。对此部分有兴趣的读者可以继续阅读 MPIC 中断控制器和 APIC 中断控制器的实现机制,以加深对 MSI/MSI-X 中断机制的理解。

设备的中断处理是局部总线的设计难点和重要组成部分,而中断处理的效率直接决定了局部总线的数据传送效率。在一个处理器系统的设计与实现中,中断处理的优化贯彻始终。

<sup>[</sup>①] P4080 处理器也提供了一种类似于 FSB Interrupt Message 总线事务的中断请求方法。

<sup>[</sup>②] 与 I/O APIC 的 IRQX#引脚链接的外部设备。

<sup>[</sup>③] 该寄存器在存储器域和 PCI 总线域中的地址都为 0xFEC00020。

<sup>[</sup>④] 其中 xx 表示 APIC ID, 而 y 为 RH+DM。

# 结束语--浅谈 PCIe 体系结构

发布时间: 2013-08-23 16:50:14

技术类别:接口电路 个人分类:浅谈 PCIe 体系结构

"浅谈 PCIe 体系结构"的更新到此告一段落。这些内容主要出自之前书写的《PCI Express 体系结构导读》,因为与出版社的协议,无法在此处共享全文,但是也包含了与 PCI 与 PC Ie 总线相关的最基础的内容。原书正在组织第二次印刷,我却很难有再版的想法。事实上如果我能决定一些事情,不会出现第二次印刷。

书中的错误令我不安,却鲜有读者指出。我意识到产生这些现象的原因是更多的入门者在阅读这些内容。与国外的知名教授十年磨一剑去书写书籍,剩下的除了反思还是反思。这些反思使我在今后相当长的时间内不会再次以纸质图书方式出版任何技术书籍。

也许很长时间 后,我可能会重新关注 Local Bus。相对于 SoC 平台总线,PCle 总线并不复杂;相对于系统总线,SoC 平台总线的理解也并不困难。如果考虑处理器系统中 Cache 与 Cache 的 互联总线,其下的所有总线几乎都是玩具。在有些细分的领域并不会再有书籍出现,只能看到持续挑战着自身极限的奋斗者的身影。

始于近代,华夏民族一次又一次与众多变革擦肩而过。十万万同胞,并非不够聪慧,并非不够勤劳。想起任公说过的,"造成今日之老大中国者,则中国老朽之冤业也;制出将来之少年中国者,则中国少年之责任也。故今日之责任,不在他人,而全在我少年。少年智则国智,少年富则国富,少年强则国强,少年独立则国独立,少年自由则国自由,少年进步则国进步,少年胜于欧洲,则国胜于欧洲,少年雄于地球,则国雄于地球"。

这些懵懂少年们本没有太多分辨能力,在年轻时接收的有些错误,他们需要用一辈子的时间偿还。最糟糕的情况还并不是出现在计算机领域。每念及此,泪如雨下。救救他们。这是一件虽千万难,也必须要做的事情。这是一个很严肃的话题。

经常回想少年时的读书时光,精力多在课外,聆听教诲时蒙头便睡,待到结业时,彻夜强记,试后所有知识还与老师。 怜我天朝,误人实多!曾记得那个年代,信息只能来自老师或者图书馆那些陈旧的不知对错的书籍。在那个年代,几乎每一个人都有出书的热情,莘莘学子认真研读的多是某些教授自编自演的很多体系结构入门书籍。回想起诺贝尔得主的费曼讲义,UT Austin 的 Y.N. Patt 在认真地给本科生上课,心重如山。

有时不得不反思一个大学究竟怎样算是成功,是顶级文章的发布数量,重大的科研成果。可能这些都不是,大学出产的并不是老师,而是学生。毕业的学生在世界的影响力也许更为重要。有些问题是我等无法解决的,有些我们可以做到。因为每一个人都是群体,社会,国家,世界的组成部分。各自独立的个体组成的合力如浩荡江河,必会有所改变。上善若水。居善地,心善渊。