# Project6 Verilog 完成流水线处理器开发(Plus)

## 一、顶层设计

#### 1、顶层视图:



Figure 7.58 Pipelined processor with full hazard handling

# 2、支持指令集:

MIPS-C3={LB, LBU, LH, LHU, LW, SB, SH, SW,

ADD, ADDU, SUB, SUBU, MULT, MULTU, DIV, DIVU,

SLL, SRL, SRA, SLLV, SRLV, SRAV,

AND, OR, XOR, NOR,

ADDI, ADDIU, ANDI, ORI, XORI, LUI,

SLT, SLTI, SLTIU, SLTU,

BEQ, BNE, BLEZ, BGTZ, BLTZ, BGEZ,

J, JAL, JALR, JR, MFHI, MFLO, MTHI, MTLO}

## 3、顶层文件接口定义:

| 文件     | 模块接口定义                   |
|--------|--------------------------|
|        | module mips(clk, reset); |
| mips.v | input clk; //clock       |
|        | input reset; //reset     |

# 二、数据通路设计

# 1、数据通路架构:

| i                                     | 部件    | 描述          | 输入  |           | 输入来流      | 原         | MUX       | MUX控制信号  | lw        | SW        | addu     | subu     | ori       | lui       | beq       | j         | jal       | jr       |
|---------------------------------------|-------|-------------|-----|-----------|-----------|-----------|-----------|----------|-----------|-----------|----------|----------|-----------|-----------|-----------|-----------|-----------|----------|
|                                       | PC    | 程序计数器       |     |           |           |           |           |          |           |           |          |          |           |           |           |           |           |          |
| F级功能部件                                | ADD4  | 完成PC+4      |     | PC        |           |           |           |          | PC        | PC        | PC       | PC       | PC        | PC        | PC        | PC        | PC        | PC       |
|                                       | IM    | 指令存储器       |     | PC        |           |           |           |          | PC        | PC        | PC       | PC       | PC        | PC        | PC        | PC        | PC        | PC       |
| D级更新PC                                | PC    |             |     | ADD4      |           |           |           |          | ADD4      | ADD4      | ADD4     | ADD4     | ADD4      | ADD4      | ADD4      | ADD4      | ADD4      |          |
| D级流水线寄存器                              | IR@D  | 传递指令        |     | IM        |           |           |           |          | IM        | IM        | IM       | IM       | IM        | IM        | IM        | IM        | IM        | IM       |
| D级流小线句针面                              | PC4@D | 下一条指令地址     |     | ADD4      |           |           |           |          |           |           |          |          |           |           | ADD4      | ADD4      | ADD4      |          |
|                                       | RF    | 寄存器堆        | A1  | IR@D[rs]  |           |           |           |          | IR@D[rs]  |           |          |          | IR@D[rs]  | IR@D[rs]  | IR@D[rs]  |           |           | IR@D[rs] |
|                                       | KF    |             | A2  | IR@D[rt]  |           |           |           |          |           | IR@D[rt]  | IR@D[rt] | IR@D[rt] |           |           | IR@D[rt]  |           |           |          |
|                                       | EXT   | 立即数扩展       |     | IR@D[i16] |           |           |           |          | IR@D[i16] | IR@D[i16] |          |          | IR@D[i16] | IR@D[i16] |           |           |           |          |
| D级功能部件                                | СМР   | 比较2个数       | D1  | RF.RD1    |           |           |           |          |           |           |          |          |           |           | RF.RD1    |           |           |          |
| L                                     | CIVIP | 10-10221130 | D2  | RF.RD2    |           |           |           |          |           |           |          |          |           |           | RF.RD2    |           |           |          |
|                                       | NPC   | 计位下名批批      | PC4 | PC4@D     |           |           |           |          |           |           |          |          |           |           | PC4@D     | PC4@D     | PC4@D     |          |
|                                       | INPC  | PC 计算下条地址   | 126 | IR@D[i16] | IR@D[i26] |           |           |          |           |           |          |          |           |           | IR@D[i16] | IR@D[i26] | IR@D[i26] |          |
| E级更新PC                                | PC    |             |     | NPC       | RF.RD1    |           | MUX_PC    | Pcsel    |           |           |          |          |           |           | NPC       | NPC       | NPC       | RF.RD1   |
| l L                                   | IR@E  | 传递指令        |     | IR@D      |           |           |           |          | IR@D      | IR@D      | IR@D     | IR@D     | IR@D      | IR@D      |           |           | IR@D      |          |
| l L                                   | PC4@E | 下一条指令地址     |     | PC4@D     |           |           |           |          |           |           |          |          |           |           |           |           | PC4@D     |          |
| E级流水线寄存器                              | RS@E  | RF的RS值      |     | RF.RD1    |           |           |           |          | RF.RD1    | RF.RD1    | RF.RD1   | RF.RD1   | RF.RD1    | RF.RD1    |           |           |           |          |
| i L                                   | RT@E  | RF的RT值      |     | RF.RD2    |           |           |           |          |           | RF.RD2    | RF.RD2   | RF.RD2   |           |           |           |           |           |          |
|                                       | EXT@E | 扩展后的立即数     |     | EXT       |           |           |           |          | EXT       | EXT       |          |          | EXT       | EXT       |           |           |           |          |
| E级功能部件                                | ALU   | 算数逻辑运算      | Α   | RS@E      |           |           |           |          | RS@E      | RS@E      | RS@E     | RS@E     | RS@E      | RS@E      |           |           |           |          |
| Call All Be do I.L.                   |       |             | В   | RT@E      | EXT@E     |           | MUX_ALUb  | ALU_bsel | EXT@E     | EXT@E     | RT@E     | RT@E     | EXT@E     | EXT@E     |           |           |           |          |
| l L                                   | IR@M  | 传递指令        |     | IR@E      |           |           |           |          | IR@E      | IR@E      | IR@E     | IR@E     | IR@E      | IR@E      |           |           | IR@E      |          |
|                                       | PC4@M | 下一条指令地址     |     | PC4@E     |           |           |           |          |           |           |          |          |           |           |           |           | PC4@E     |          |
| いるメルレハンスの一丁品                          | AO@M  | ALU读出结果     |     | ALU       |           |           |           |          | ALU       | ALU       | ALU      | ALU      | ALU       | ALU       |           |           |           |          |
|                                       | RT@M  | RF的RT值      |     | RT@E      |           |           |           |          |           | RT@E      |          |          |           |           |           |           |           |          |
| M级功能部件                                | DM    | 数据存储器       | Α   | AO@M      |           |           |           |          | AO@M      | AO@M      |          |          |           |           |           |           |           |          |
| IVISK STREET                          |       |             | WD  | RT@M      |           |           |           |          |           | RT@M      |          |          |           |           |           |           |           |          |
|                                       | IR@W  | 传递指令        |     | IR@M      |           |           |           |          | IR@M      |           | IR@M     | IR@M     | IR@M      | IR@M      |           |           | IR@M      |          |
| 1//////////////////////////////////// | PC4@W | 下一条指令地址     |     | PC4@M     |           |           |           |          |           |           |          |          |           |           |           |           | PC4@M     |          |
| ****ス/ルレハンス 可 「丁 ロロ                   | AO@W  | ALU读出结果     |     | AO@M      |           |           |           |          |           |           | AO@M     | AO@M     | AO@M      | AO@M      |           |           |           |          |
|                                       | DR@W  | DM读出结果      |     | DM        |           |           |           |          | DM        |           |          |          |           |           |           |           |           |          |
| W级功能部件                                | RF    | 寄存器堆        |     |           | IR@W[rt]  |           | MUX_GPRwa | RF_WAsel | IR@W[rt]  |           |          |          | IR@W[rt]  |           |           |           | 0x1F      |          |
| VVsXJJHと部門                            | IXI   | 可行加地        | WD  | AO@W      | DR@W      | EXT PC4@W | MUX_GPRwd | RF_WDsel | DR@W      |           | AO@W     | AO@W     | AO@W      | AO@W      |           |           | PC4@W     |          |

|        |     | 4++-4        | li.           |           | a at at a | and an   |           | lest.     | la a a    |           | 1-1       |          | NALIS/     | 0         | 1        | 2      |         |
|--------|-----|--------------|---------------|-----------|-----------|----------|-----------|-----------|-----------|-----------|-----------|----------|------------|-----------|----------|--------|---------|
|        | ,   | 描述           | lw<br>A D D A | SW        | addu      | subu     | ori       | lui       | beq       | NIDO      | jal       | jr       | MUX<br>MPC | 0         | NPC      | 2      | MUX控制信号 |
| P      |     | 程序计数器        | ADD4          | ADD4      | ADD4      | ADD4     | ADD4      | ADD4      | ADD4 NPC  | NPC       | NPC       | RF.RD1   | MPC        | ADD4      | NPC      | RF.RD1 | PCsel   |
| IN.    |     | 指令存储器        | PC            | PC        | PC        | PC       | PC        | PC        | PC        | PC        | PC        | PC       |            | PC        |          |        |         |
| AD     |     | 完成PC+4       | PC            | PC        | PC        | PC       | PC        | PC        | PC        | PC        | PC        |          |            | PC        |          |        |         |
| D级     | IR  | 传递指令         | IM            | IM        | IM        | IM       | IM        | IM        | IM        | IM        | IM        | IM       |            | IM        |          |        |         |
|        | NPC | 下一条指令地址      | ADD4          | ADD4      | ADD4      | ADD4     | ADD4      | ADD4      | ADD4      | ADD4      | ADD4      |          |            | ADD4      |          |        |         |
| RF     | A1  | 第1个源寄存器编号    | IR[rs]@D      | IR[rs]@D  | IR[rs]@D  | IR[rs]@D | IR[rs]@D  | IR[rs]@D  | IR[rs]@D  |           |           | IR[rs]@D |            | IR[rs]@D  |          |        |         |
|        | A2  | 第2个源寄存器编号    |               | IR[rt]@D  | IR@D[rt]  | IR@D[rt] |           |           | IR[rt]@D  |           |           |          |            | IR[rt]@D  |          |        |         |
| EXT    |     | 立即数扩展        | IR[i16]@D     | IR[i16]@D |           |          | IR[i16]@D | IR[i16]@D |           |           |           |          |            | IR[i16]@D |          |        |         |
| NPC    | PC4 | 计算下条地址       |               |           |           |          |           |           | PC4@D     | PC4@D     | PC4@D     |          |            | PC4@D     |          |        |         |
| 11110  | 126 | 月井下水心社       |               |           |           |          |           |           | IR[i16]@D | IR[i26]@D | IR[i26]@D |          |            | IR[i26]@D |          |        |         |
| СМР    | D1  | 比较2个数        |               |           |           |          |           |           | RF.RD1    |           |           |          |            | RF.RD1    |          |        |         |
| CIVII  | D2  |              |               |           |           |          |           |           | RF.RD2    |           |           |          |            | RF.RD2    |          |        |         |
|        | V1  | RF的第1个寄存器输出值 | RF.RD1        | RF.RD1    | RF.RD1    | RF.RD1   | RF.RD1    | RF.RD1    |           |           |           |          |            | RF.RD1    |          |        |         |
|        | V2  | RF的第2个寄存器输出值 |               | RF.RD2    | RF.RD2    | RF.RD2   |           |           |           |           |           |          |            | RF.RD2    |          |        |         |
|        | A1  | 第1个源寄存器编号    | IR[rs]@D      | IR[rs]@D  | IR[rs]@D  | IR[rs]@D | IR[rs]@D  | IR[rs]@D  |           |           |           |          |            | IR[rs]@D  |          |        |         |
| E级     | A2  | 第2个源寄存器编号    |               | IR[rt]@D  | IR[rt]@D  | IR[rt]@D |           |           |           |           |           |          |            | IR[rt]@D  |          |        |         |
|        | A3  | 目的寄存器编号      | IR[rt]@D      |           | IR[rd]@D  | IR[rd]@D | IR[rt]@D  | IR[rt]@D  |           |           | 0x1F      |          | MA3E       | IR[rt]@D  | IR[rd]@D | 0x1F   | RFA3sel |
|        | E32 | EXT的32位扩展结果  | EXT           | EXT       |           |          | EXT       | EXT       |           |           |           |          |            | EXT       |          |        |         |
|        | PC4 | 下一条指令地址      |               |           |           |          |           |           |           |           | PC4@D     |          |            | PC4@D     |          |        |         |
| ALU    | Α   | 算数逻辑运算       | V1@E          | V1@E      | V1@E      | V1@E     | V1@E      | V1@E      |           |           |           |          |            | V1@E      |          |        |         |
| ALU    | В   | 异奴坚排还异       | E32@E         | E32@E     | V2@E      | V2@E     | E32@E     | E32@E     |           |           |           |          | MALUB      | V2@E      | E32@E    |        | ALUBsel |
|        | V2  | RF的第2个寄存器输出值 |               | V2@E      |           |          |           |           |           |           |           |          |            | V2@E      |          |        |         |
|        | A2  | 第2个源寄存器编号    |               | A2@E      |           |          |           |           |           |           |           |          |            | A2@E      |          |        |         |
| M级     | AO  | ALU读出结果      | ALU           | ALU       | ALU       | ALU      | ALU       | ALU       |           |           |           |          |            | ALU       |          |        |         |
|        | А3  |              | A3@E          |           | A3@E      | A3@E     | A3@E      | A3@E      |           |           | A3@E      |          |            | A3@E      |          |        |         |
|        | PC4 | 下一条指令地址      |               |           |           |          |           |           |           |           | PC4@E     |          |            | PC4@E     |          |        |         |
| 514    | Α   | 写入地址         | AO@M          | AO@M      | AO@M      | AO@M     | AO@M      | AO@M      |           |           |           |          |            | AO@M      |          |        |         |
| DM     | WD  | 写入值          |               | V2@M      |           |          |           |           |           |           |           |          |            | V2@M      |          |        |         |
|        | А3  | 传递指令         | A3@M          |           | A3@M      | A3@M     | A3@M      | A3@M      |           |           | A3@M      |          |            | A3@M      |          |        |         |
| 141677 | PC4 | 下一条指令地址      |               |           |           |          |           |           |           |           | PC4@M     |          |            | PC4@M     |          |        |         |
| W级     | AO  | ALU读出结果      | AO@M          |           | AO@M      | AO@M     | AO@M      | AO@M      |           |           |           |          |            | AO@M      |          |        |         |
|        | DR  | DM输出值        | DM            |           | 3         | 3        |           | 3         |           |           |           |          |            | DM        |          |        |         |
| DE     | A3  | 写入寄存器编号      | A3@W          |           | A3@W      | A3@W     | A3@W      | A3@W      |           |           | A3@W      |          |            | A3@W      |          |        |         |
| RF     | WD  | 写入值          | DR@W          |           | AO@W      | AO@W     | AO@W      | AO@M      |           |           | PC4@W     |          | MRFWD      | AO@W      | DR@W     | PC4@W  | RFWDsel |
|        |     | 1            |               |           |           |          |           |           |           |           | (6)       |          |            |           |          |        |         |

| _     |    |          |       |          |          |          |          |          |     |       |        |           |          |          |       |
|-------|----|----------|-------|----------|----------|----------|----------|----------|-----|-------|--------|-----------|----------|----------|-------|
|       |    | lw       | SW    | addu     | subu     | ori      | lui      | beq      | j   | jal   | jr     | MUX       | 0        | 1        | 2     |
| PC    |    | ADD4     | ADD4  | ADD4     | ADD4     | ADD4     | ADD4     | ADD4 NPC | NPC | NPC   | RF.RD1 | MPC       | ADD4     | NPC      | MF_PC |
| CMP   | D1 |          |       |          |          |          |          | RF.RD1   |     |       |        | MF_CMP_D1 |          |          |       |
| CIVIP | D2 |          |       |          |          |          |          | RF.RD2   |     |       |        | MF_CMP_D2 |          |          |       |
| E级    | A3 | IR[rt]@D |       | IR[rd]@D | IR[rd]@D | IR[rt]@D | IR[rt]@D |          |     | 0x1F  |        | MA3E      | IR[rt]@D | IR[rd]@D | 0x1F  |
| ALU   | В  | E32@E    | E32@E | V2@E     | V2@E     | E32@E    | E32@E    |          |     |       |        | MALUB     | MF_ALU_B | E32@E    |       |
| M级    | V2 |          | V2@E  |          |          |          |          |          |     |       |        | MF_M_V2   |          |          |       |
| DM    | WD |          | V2@M  |          |          |          |          |          |     |       |        | MF_DM_WD  |          |          |       |
| RF    | WD | DR@W     |       | AO@W     | AO@W     | AO@W     | AO@M     |          |     | PC4@W |        | MRFWD     | AO@W     | DR@W     | PC4@W |

## 2、PC

#### (1) 基本描述:

PC 用寄存器实现,具有复位功能。

起始地址: 0x0000\_3000。

#### (2) 文件接口定义:

| 文件    | 模块接口定义                                     |
|-------|--------------------------------------------|
|       | module PC(Clock, Reset, Hold, NextPC, PC); |
|       | input Clock, //clock                       |
| PC v  | input Reset, //reset                       |
| F0. V | input Hold, //stay the same                |
|       | input [31:0] NextPC, //next PC input       |
|       | output reg[31:0] PC //new PC               |

## (3) 功能定义:

| 序号 | 功能名称     | 功能描述                                  |
|----|----------|---------------------------------------|
| 1  | 复位       | 当Reset 有效且时钟上升沿来临时,PC 被设置为0x0000_3000 |
| 2  | 更新 PC 的值 | 在时钟上升沿来临时,将 NextPC 写入到 PC 中           |
| 3  | 保持 PC 的值 | 当 Reset 无效、Hold 有效且时钟上升沿来临时, PC 保持不变  |

#### 3, IM

#### (1) 基本描述:

IM 容量为 4KB (32bit×1024 字)。

生成相应数量的32位寄存器的阵列。

采用\$readmemh 指令将指令读入到 IM 中去。

#### (2) 文件接口定义:

| 文件    | 模块接口定义                                                                       |  |  |  |  |  |  |
|-------|------------------------------------------------------------------------------|--|--|--|--|--|--|
|       | module IM(Address, Instr);                                                   |  |  |  |  |  |  |
| IM. ∨ | input [9:0] Address, //Instruction address output [31:0] Instr //Instruction |  |  |  |  |  |  |

## (3) 功能定义:

| 序号 | 功能名称 | 功能描述             |
|----|------|------------------|
| 1  | 取指令  | 根据 PC 从 IM 中取出指令 |

#### 4、GRF

#### (1) 基本描述:

用具有写使能的寄存器实现,寄存器总数为 32。

0 号寄存器的值始终保持为 0。其他寄存器初始值均为 0。

## (2) 文件接口定义:

| 文件    | 模块接口定义                                                 |
|-------|--------------------------------------------------------|
|       | module GRF(Clock, Reset, RegWrite, ReadReg1, ReadReg2, |
|       | WriteReg, WriteData, WPC, ReadData1,                   |
|       | ReadData2);                                            |
|       | input Clock, //clock                                   |
|       | input Reset, //reset                                   |
|       | input RegWrite, //write enable                         |
| IM. v | input [4:0] ReadReg1, //read reg1                      |
|       | input [4:0] ReadReg2, //read reg2                      |
|       | input [4:0] WriteReg, //write reg                      |
|       | input [31:0] WriteData , //write data                  |
|       | input [31:0] WPC, // PC                                |
|       | output [31:0] ReadData1, //read data1                  |
|       | output [31:0] ReadData2 //read data2                   |

# (3)功能定义:

| 序号 | 功能名称         | 功能描述                                 |
|----|--------------|--------------------------------------|
| 1  | 复位           | Reset 信号有效时,所有寄存器存储的数值清零             |
| 2  | 读数据          | 读出 ReadReg1, ReadReg2 地址对应寄存器中所存储的数  |
| 2  | 以            | 据到 ReadData1, ReadData2              |
| 3  | <b>下</b> 粉 提 | 当 RegWrite 有效且时钟上升沿来临时,将 WriteData 写 |
| 3  | 写数据          | 入 WriteReg 所对应的寄存器中                  |

## 5、EXT

## (1) 基本描述:

扩展

## (2) 文件接口定义:

| 文件     | 模块接口定义                                        |
|--------|-----------------------------------------------|
|        | module EXT(Imm_16, ExtOp, Imm_32);            |
| EXT. v | input [15:0] Imm_16, //input 16 bit Immediate |
|        | input [1:0] ExtOp, //control the extension    |

output reg [31:0] Imm\_32 //output 32 bit Immediate

#### (3) 功能定义:

| 序号 | 功能名称            | 功能描述                            |
|----|-----------------|---------------------------------|
| 1  | 符号扩展            | 将 16 位输入数据符号扩展为 32 位            |
| 2  | 零扩展             | 将 16 位输入数据符号置为低 16 位, 高 16 位置 0 |
| 3  | 加载至高位           | 将 16 位输入数据符号置为高 16 位,低 16 位置 0  |
| 4  | 符号扩展之后,<br>左移两位 | 将 16 位输入数据符号扩展为 32 位之后,左移两位     |

#### 6、NPC

#### (1) 基本描述:

计算下一个 PC 的值

#### (2) 文件接口定义:

| 文件     | 模块接口定义                                             |
|--------|----------------------------------------------------|
|        | module NPC(Instr, pc, rs, Zero, nPCOp, npc, pc_4); |
|        | input [25:0] Instr, // Instruction                 |
|        | input [31:0] pc, // PC                             |
| NPC. v | input [31:0] rs, // \$rs                           |
| NPO. V | input Zero, // ALU Zero                            |
|        | input [2:0] nPCOp, // control the operation        |
|        | output [31:0] npc, // next PC                      |
|        | output [31:0] pc_4 // PC + 4                       |

#### (3) 功能定义:

| 序号 | 功能名称    | 功能描述       |
|----|---------|------------|
| 1  | 计算下一 PC | 计算下一 PC 的值 |

## 7、ALU

#### (1) 基本描述:

提供 32 位加、减、或运算等功能。

可以不支持溢出(不检测溢出)。

#### (2) 文件接口定义:

| 文件     | 模块接口定义                                 |
|--------|----------------------------------------|
| ALU. v | module ALU(A, B, ALUOp, Zero. Result); |



#### 8、DM

#### (1) 基本描述:

DM 容量为 16KB (32bit×4096 字)。

起始地址: 0x00000000

## (2) 文件接口定义:

| 文件    | 模块接口定义                                     |  |  |  |  |  |  |
|-------|--------------------------------------------|--|--|--|--|--|--|
|       | module DM(Clock, Reset, Memwrite, Address, |  |  |  |  |  |  |
|       | WriteData ,pc,addr, ReadData);             |  |  |  |  |  |  |
|       | input Clock, //clock                       |  |  |  |  |  |  |
|       | input Reset, //reset                       |  |  |  |  |  |  |
| DM    | input Memwrite, //memory write enable      |  |  |  |  |  |  |
| DM. v | input [9:0] Address, // address            |  |  |  |  |  |  |
|       | input [31:0] WriteData, //write data       |  |  |  |  |  |  |
|       | input [31:0] pc, // PC                     |  |  |  |  |  |  |
|       | input [31:0] addr, // 32-bit addr          |  |  |  |  |  |  |
|       | output[31:0] ReadData //read data          |  |  |  |  |  |  |

# (3) 功能定义:

| 序号 | 功能名称 | 功能描述                                  |
|----|------|---------------------------------------|
| 1  | 复位   | Reset 信号有效时,所有储存器存储的数值清零              |
| 2  | 读数据  | 读出地址 Address 中所存储的数据到 ReadData        |
| 3  | 写数据  | 当 Memwrite 有效且时钟上升沿来临时,将 WriteData 写入 |
| 3  | 与数据  | 地址 Address                            |

# 三、控制器设计

## 1、基本描述:

控制单元基于指令的 opcode 字段(Instr $_{31,\ 26}$ )和 funct 字段(Instr $_{5,\ 0}$ )计算控制信号。采用分布式译码,可以只把指令在流水级之间传递,然后在不同流水级分别实例化一个同样的控制模块进行译码即可。

## 2、模块定义:

| 信号名            | 方向 | 描述                                                                                                                                                                                     |
|----------------|----|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Op [5:0]       | I  | 用于识别指令的功能                                                                                                                                                                              |
| Func [5:0]     | I  | 用于辅助 op 来识别指令                                                                                                                                                                          |
| RegDst [1:0]   | 0  | 控制写入端地址选择<br>00:寄存器堆写入端地址选择 Rt 字段<br>01:寄存器堆写入端地址选择 Rd 字段<br>10:寄存器堆写入端地址选择 31 号寄存器                                                                                                    |
| RegWrite       | 0  | GRF 的写使能信号<br>0: 无效<br>1: 把数据写入寄存器堆中对应寄存器                                                                                                                                              |
| ALUSrc         | 0  | 控制 ALU 的操作<br>0: ALU 输入端 B 选择寄存器堆输出 R[rt]<br>1: ALU 输入端 B 选择 extend(immediate)                                                                                                         |
| MemWrite       | 0  | DM 的写使能信号<br>0: 无效<br>1: 数据存储器 DM 写数据(输入)                                                                                                                                              |
| MemtoReg [1:0] | 0  | 控制数据 Ih 从 ALU 读出还是从 DM 读出00: 寄存器堆写入端数据来自 ALU 输出01: 寄存器堆写入端数据来自 DM 输出10: 寄存器堆写入端数据来自 PC+4                                                                                               |
| Ext0p [1:0]    | 0  | EXT 功能的选择信号<br>00: 符号扩展<br>01: 零扩展<br>10: 加载至高位<br>11: 符号扩展之后,左移两位                                                                                                                     |
| NPCOp [3:0]    | 0  | 下一 PC 的选择信号 0000: PC = PC+4 0001: 执行 beq 分支指令 0010: 执行 bgez 分支指令 0011: 执行 bgtz 分支指令 0100: 执行 blez 分支指令 0101: 执行 bltz 分支指令 0101: 执行 bltz 分支指令 0111: 执行 j/jal 跳转指令 1000: 执行 jalr/jr 分支指令 |
| ALU0p [4:0]    | 0  | ALU 功能的选择信号<br>00000: 加法运算                                                                                                                                                             |

| 00001: 与运算         |
|--------------------|
| 00010: 或非运算        |
| 00011: 或运算         |
| 00100: 减法运算        |
| 00101: 异或运算        |
| 00110: 符号乘         |
| 00111: 无符号乘        |
| 01000: 符号除         |
| 01001: 无符号除        |
| 01010: 逻辑左移        |
| 01011: 逻辑可变左移      |
| 01100: 小于置 1 (有符号) |
| 01101: 小于置 1 (无符号) |
| 01110: 算数右移        |
| 01111: 算数可变右移      |
| 10000: 逻辑右移        |
| 10001: 逻辑可变右移      |
|                    |
|                    |

# 3、文件接口定义:

| 文件     | 模块接口定义                                                      |
|--------|-------------------------------------------------------------|
|        | module                                                      |
|        | ctrl (Op, Func, RegDst, RegWrite, ALUSrc, MemWrite, MemReg, |
|        | ExtOp, ALUOp, NPCOp);                                       |
|        | input [5:0] <b>0</b> p,                                     |
|        | input [5:0] Func,                                           |
|        | output [1:0] RegDst,                                        |
| ctrl.v | output RegWrite,                                            |
|        | output ALUSrc,                                              |
|        | output MemWrite,                                            |
|        | output [1:0]MemtoReg,                                       |
|        | output [1:0] ExtOp,                                         |
|        | output [3:0] ALUOp,                                         |
|        | output [2:0] NPCOp                                          |

# 4 支持指令集:

| 类型  | 指令    | 序<br>号 | RegDst | RegWrite | ALUSrc | MemWrite | MemtoReg | Ext0p | ALU0p | MDU0p | NPC0p |
|-----|-------|--------|--------|----------|--------|----------|----------|-------|-------|-------|-------|
|     | add   | 1      | 01     | 1        | 0      | 0        | 00       | XX    | 0000  | XXXX  | 0000  |
|     | addu  | 4      | 01     | 1        | 0      | 0        | 00       | XX    | 0000  | XXXX  | 0000  |
|     | and   | 5      | 01     | 1        | 0      | 0        | 00       | XX    | 0001  | XXXX  | 0000  |
|     | nor   | 35     | 01     | 1        | 0      | 0        | 00       | XX    | 0010  | XXXX  | 0000  |
|     | or    | 36     | 01     | 1        | 0      | 0        | 00       | XX    | 0011  | XXXX  | 0000  |
|     | sub   | 50     | 01     | 1        | 0      | 0        | 00       | XX    | 0100  | XXXX  | 0000  |
|     | subu  | 51     | 01     | 1        | 0      | 0        | 00       | XX    | 0100  | XXXX  | 0000  |
| R   | xor   | 54     | 01     | 1        | 0      | 0        | 00       | XX    | 0101  | XXXX  | 0000  |
| IX. | sll   | 40     | 01     | 1        | 0      | 0        | 00       | XX    | 0110  | XXXX  | 0000  |
|     | sllv  | 41     | 01     | 1        | 0      | 0        | 00       | XX    | 0111  | XXXX  | 0000  |
|     | slt   | 42     | 01     | 1        | 0      | 0        | 00       | XX    | 1000  | XXXX  | 0000  |
|     | sltu  | 45     | 01     | 1        | 0      | 0        | 00       | XX    | 1001  | XXXX  | 0000  |
|     | sra   | 46     | 01     | 1        | 0      | 0        | 00       | XX    | 1010  | XXXX  | 0000  |
|     | srav  | 47     | 01     | 1        | 0      | 0        | 00       | XX    | 1011  | XXXX  | 0000  |
|     | srl   | 48     | 01     | 1        | 0      | 0        | 00       | XX    | 1100  | XXXX  | 0000  |
|     | srlv  | 49     | 01     | 1        | 0      | 0        | 00       | XX    | 1101  | XXXX  | 0000  |
|     | addi  | 2      | 00     | 1        | 1      | 0        | 00       | 00    | 0000  | XXXX  | 0000  |
|     | addiu | 3      | 00     | 1        | 1      | 0        | 00       | 00    | 0000  | XXXX  | 0000  |
|     | andi  | 6      | 00     | 1        | 1      | 0        | 00       | 01    | 0001  | XXXX  | 0000  |
| - 1 | ori   | 37     | 00     | 1        | 1      | 0        | 00       | 01    | 0011  | XXXX  | 0000  |
|     | xori  | 55     | 00     | 1        | 1      | 0        | 00       | 01    | 0101  | XXXX  | 0000  |
|     | slti  | 43     | 00     | 1        | 1      | 0        | 00       | 00    | 1000  | XXXX  | 0000  |
|     | sltiu | 44     | 00     | 1        | 1      | 0        | 00       | 00    | 1001  | XXXX  | 0000  |
|     | lui   | 25     | 00     | 1        | 1      | 0        | 00       | 10    | 0000  | XXXX  | 0000  |
|     | beq   | 7      | XX     | 0        | Х      | 0        | XX       | XX    | XXXX  | XXXX  | 0001  |
|     | bgez  | 8      | XX     | 0        | Х      | 0        | XX       | XX    | XXXX  | XXXX  | 0010  |
| В   | bgtz  | 9      | XX     | 0        | X      | 0        | XX       | XX    | XXXX  | XXXX  | 0011  |
| Ь   | blez  | 10     | XX     | 0        | X      | 0        | XX       | XX    | XXXX  | XXXX  | 0100  |
|     | bltz  | 11     | XX     | 0        | X      | 0        | XX       | XX    | XXXX  | XXXX  | 0101  |
|     | bne   | 12     | XX     | 0        | X      | 0        | XX       | XX    | XXXX  | XXXX  | 0110  |
|     | div   | 14     | XX     | 0        | X      | 0        | XX       | XX    | XXXX  | 000   | 0000  |
|     | divu  | 15     | XX     | 0        | X      | 0        | XX       | XX    | XXXX  | 001   | 0000  |
|     | mult  | 33     | XX     | 0        | Х      | 0        | XX       | XX    | XXXX  | 010   | 0000  |
| MD  | multu | 34     | XX     | 0        | Х      | 0        | XX       | XX    | XXXX  | 011   | 0000  |
| M-D | mfhi  | 28     | 01     | 1        | Х      | 0        | 00       | XX    | XXXX  | XXX   | 0000  |
|     | mflo  | 29     | 01     | 1        | Х      | 0        | 00       | XX    | XXXX  | XXX   | 0000  |
|     | mthi  | 31     | XX     | 0        | X      | 0        | XX       | XX    | XXXX  | 100   | 0000  |
|     | mtlo  | 32     | XX     | 0        | Х      | 0        | XX       | XX    | XXXX  | 101   | 0000  |

|       | j    | 17 | XX | 0 | X | 0 | XX | XX | XXXX | XXXX | 0111 |
|-------|------|----|----|---|---|---|----|----|------|------|------|
| 1     | jal  | 18 | 10 | 1 | X | 0 | 10 | XX | XXXX | XXXX | 0111 |
| J     | jalr | 19 | 01 | 1 | X | 0 | 10 | XX | xxxx | XXXX | 1000 |
|       | jr   | 20 | XX | 0 | X | 0 | XX | XX | XXXX | XXXX | 1000 |
|       | lb   | 21 | 00 | 1 | 1 | 0 | 01 | 00 | 0000 | XXXX | 0000 |
|       | lbu  | 22 | 00 | 1 | 1 | 0 | 01 | 00 | 0000 | XXXX | 0000 |
| Load  | lh   | 23 | 00 | 1 | 1 | 0 | 01 | 00 | 0000 | XXXX | 0000 |
|       | lhu  | 24 | 00 | 1 | 1 | 0 | 01 | 00 | 0000 | XXXX | 0000 |
|       | lw   | 26 | 00 | 1 | 1 | 0 | 01 | 00 | 0000 | XXXX | 0000 |
|       | sb   | 38 | XX | 0 | 1 | 1 | XX | 00 | 0000 | XXXX | 0000 |
| Store | sh   | 39 | XX | 0 | 1 | 1 | XX | 00 | 0000 | XXXX | 0000 |
|       | SW   | 52 | XX | 0 | 1 | 1 | XX | 00 | 0000 | XXXX | 0000 |
|       | nop  |    | 00 | 0 | 0 | 0 | 00 | 00 | 0000 | XXXX | 0000 |

# 四、数据冒险

Tuse: 指令进入 D 级后, 其后的某个功能部件再经过多少 cycle 就必须要 使用寄存器的值

Tnew: 位于 E 级及其后各级的指令,再经过多少周期能够产生要写入寄存

器的结果

暂停: Tnew>Tuse

|      |       |         | TF V      | <b>-L</b> |
|------|-------|---------|-----------|-----------|
|      | Т     | use     | 指令        | 功         |
|      | rs    | rt      | addu      |           |
| addu | 1     | 1       | subu      |           |
| subu | 1     | 1       | ori       |           |
| ori  | 1     |         | lui       |           |
| lui  |       |         | Iw        |           |
| lw   | 1     |         | SW        |           |
| SW   | 1     | 2       | beq       |           |
| beq  | 0     | 0       | i         |           |
| j    |       |         | ir        |           |
| jr   | 0     |         | ار<br>jal |           |
| jal  |       |         |           | т         |
|      | {0,1} | {0,1,2} | Tnew≤     | Ius       |
|      |       |         |           |           |

| +F.A. | 그는 식도 것이 / 나 | Tuse |   |   |  |
|-------|--------------|------|---|---|--|
| 指令    | 功能部件         | Ε    | М | W |  |
| addu  | ALU          | 1    | 0 | 0 |  |
| subu  | ALU          | 1    | 0 | 0 |  |
| ori   | ALU          | 1    | 0 | 0 |  |
| lui   | ALU          | 1    | 0 | 0 |  |
| lw    | DM           | 2    | 1 | 0 |  |
| SW    |              |      |   |   |  |
| beq   |              |      |   |   |  |
| j     |              |      |   |   |  |
| jr    |              |      |   |   |  |
| jal   | PC           | 0    | 0 | 0 |  |
| Tnew≤ | Tuse         |      |   |   |  |

| 转发:  | Tnew=0 | && | 指令不在W级         |     |
|------|--------|----|----------------|-----|
| 14// | THOW   | aa | 10 1 1 1 1 1 1 | 1 1 |

| rs策略矩阵 |     |    |     |     |    |    |     |    |    |
|--------|-----|----|-----|-----|----|----|-----|----|----|
| Tnew   |     | Е  |     |     | М  |    | W   |    |    |
|        | ALU | DM | PC  | ALU | DM | PC | ALU | DM | PC |
| Tuse   | 1   | 2  | 0   | 0   | 1  | 0  | 0   | 0  | 0  |
| 0      | S   | S  | F   | F   | S  | F  | F   | F  | F  |
| 1      | F   | S  | F   | F   | F  | F  | F   | F  | F  |
|        |     |    | rtí | 策略矩 | 阵  |    |     |    |    |
| Tnew   |     | Ε  |     | M   |    |    | W   |    |    |
|        | ALU | DM | PC  | ALU | DM | PC | ALU | DM | PC |
| Tuse   | 1   | 2  | 0   | 0   | 1  | 0  | 0   | 0  | 0  |
| 0      | S   | S  | F   | F   | S  | F  | F   | F  | F  |
| 1      | F   | S  | F   | F   | F  | F  | F   | F  | F  |
| 2      | F   | F  | F   | F   | F  | F  | F   | F  | F  |

|     |      |                            |       |        | 11.45  |        | '     |       |        | '     |       | '    |      |
|-----|------|----------------------------|-------|--------|--------|--------|-------|-------|--------|-------|-------|------|------|
|     | 转发表格 |                            |       |        |        |        |       |       |        |       |       |      |      |
|     |      |                            |       |        |        | E级 M级  |       | W级    |        |       |       |      |      |
| 流水级 | 源寄存器 | 指令                         | 转发MUX | 控制信号   |        | jal    | cal_r | cal_i | jal    | cal_r | cal_i | load | jal  |
|     |      |                            |       |        |        | 0/31   | 0/rd  | 0/rt  | 0/31   | 0/rd  | 0/rt  | 0/rt | 0/31 |
| D   | rs   | beq,jr                     | MFRSD | RSDsel | RF.RD1 | PC_E+8 | AO    | AO    | PC_M+8 | WD    | WD    | WD   | WD   |
|     | rt   | beq                        | MFRTD | RTDsel | RF.RD2 | PC_E+8 | AO    | AO    | PC_M+8 | WD    | WD    | WD   | WD   |
| Е   | rs   | cal_r,cal_i,<br>load,store | MFRSE | RSEsel | RS@E   |        | AO    | AO    | PC_M+8 | WD    | WD    | WD   | WD   |
|     | rt   | cal_r,store                | MFRTE | RTEsel | RT@E   |        | AO    | AO    | PC_M+8 | WD    | WD    | WD   | WD   |
| М   | rt   | strore                     | MFRTM | RTMsel | RT@M   |        |       |       |        | WD    | WD    | WD   | WD   |

|        | · '   |      | '        | <u> </u> | <u> </u> | <u>'</u> | <u>'</u> | <u>'</u> |          | <u>'</u> |      |
|--------|-------|------|----------|----------|----------|----------|----------|----------|----------|----------|------|
|        | 暂停表格  |      |          |          |          |          |          |          |          |          |      |
|        | D级指令  |      | E级(Tnew) |          |          | M级(Tnew) |          |          | W级(Tnew) |          |      |
| 指令     | 源寄存器  | Tuse | cal_r    | cal_i    | load     | cal_r    | cal_i    | load     | cal_r    | cal_i    | load |
| 1日 マ   | 冰可行的  | Tuse | 1/rd     | 1/rt     | 2/rt     | 0/rd     | 0/rt     | 1/rt     | 0/rd     | 0/rt     | 0/rt |
| beq    | rs/rt | 0    | S        | S        | S        |          |          | S        |          |          |      |
| cal_r  | rs/rt | 1    |          |          | S        |          |          |          |          |          |      |
| cal_i  | rs    | 1    |          |          | S        |          |          |          |          |          |      |
| load   | rs    | 1    |          |          | S        |          |          |          |          |          |      |
| otroro | rs    | 1    |          |          | S        |          |          |          |          |          |      |
| strore | rt    | 2    |          |          | S        |          |          |          |          |          |      |
| jr     | rs    | 0    | S        | S        | S        |          |          | S        |          |          |      |

# 五、测试

| lw \$1, 1234(\$0)     | multu \$2, \$3         |
|-----------------------|------------------------|
| li \$2, 87654321      | li \$19, 1297194016    |
|                       | •                      |
| addu \$2, \$1, \$2    | addu \$14, \$19, \$2   |
| li \$3, 23435123      | nop                    |
| li \$4, -14353215     | nop                    |
| multu \$2, \$3        | xor \$14, \$19, \$0    |
| li \$22, -23345454    | beq \$14, \$19, skip3  |
| addu \$24, \$22, \$2  | nop                    |
| nop                   | addiu \$2, \$2, 29169  |
| nop                   | skip3: sw \$2, 12(\$0) |
| sllv \$24, \$22, \$0  | mflo \$2               |
| beq \$24, \$22, skip0 | addu \$2, \$2, \$4     |
| nop                   | multu \$2, \$3         |
| addiu \$2, \$2, 43222 | li \$23, 1553809414    |
| skip0: sw \$2, 0(\$0) | addu \$24, \$23, \$0   |
| mflo \$2              | nop                    |
| addu \$2, \$2, \$4    | or \$24, \$23, \$2     |
| multu \$2, \$3        | nop                    |
| li \$25, 1594176031   | beq \$24, \$23, skip4  |
| addu \$10, \$25, \$2  | nop                    |
| nop                   | addiu \$2, \$2, 6765   |
| addu \$10, \$25, \$0  | skip4: sw \$2, 16(\$0) |
| nop                   | mflo \$2               |
| bne \$10, \$25, skip1 | addu \$2, \$2, \$4     |
| nop                   | multu \$2, \$3         |
| addiu \$2, \$2, 31929 | li \$11, 1462873855    |
| skip1: sw \$2, 4(\$0) | addu \$25, \$11, \$2   |
| mflo \$2              | subu \$25, \$11, \$0   |
| addu \$2, \$2, \$4    | nop                    |
| multu \$2, \$3        | nop                    |
| li \$25, -2119359507  | beq \$25, \$11, skip5  |
| addu \$11, \$25, \$2  | nop                    |
| xor \$11, \$25, \$0   | addiu \$2, \$2, 24212  |
| nop                   | skip5: sw \$2, 20(\$0) |
| nop                   | mflo \$2               |
| beq \$11, \$25, skip2 | addu \$2, \$2, \$4     |
| nop                   | multu \$2, \$3         |
| addiu \$2, \$2, 3010  | li \$21, -1935796249   |
| skip2: sw \$2, 8(\$0) | addu \$29, \$21, \$0   |
| mflo \$2              | nop                    |
| addu \$2, \$2, \$4    | nop                    |
|                       |                        |

| 000 001 00             | 1. 004 100 (0.0010           |
|------------------------|------------------------------|
| or \$29, \$21, \$2     | li \$24, -1206068049         |
| beq \$29, \$21, skip6  | addiu \$13, \$24, 0          |
| nop                    | nop                          |
| addiu \$2, \$2, 20534  | addiu \$13, \$24, 28753      |
| skip6: sw \$2, 24(\$0) | nop                          |
| mflo \$2               | beq \$24, \$13, skip10       |
| addu \$2, \$2, \$4     | nop                          |
| multu \$2, \$3         | nor \$2, \$2, \$24           |
| li \$8, 600920159      | skip10: sw \$2, 40(\$0)      |
| addu \$10, \$8, \$0    | mflo \$2                     |
|                        | addu \$2, \$2, \$4           |
| nop                    |                              |
| sllv \$10, \$8, \$2    | multu \$2, \$3               |
| nop                    | li \$21, 2080420061          |
| beq \$10, \$8, skip7   | addiu \$7, \$21, 0           |
| nop                    | srl \$7, \$21, 1             |
| addiu \$2, \$2, 18367  | nop                          |
| skip7: sw \$2, 28(\$0) | nop                          |
| mflo \$2               | beq \$21, \$7, skip11        |
| addu \$2, \$2, \$4     | nop                          |
| multu \$2, \$3         | nor \$2, \$2, \$21           |
| li \$10, 245016401     | skip11: sw \$2, 44(\$0)      |
| addu \$16, \$10, \$0   | mflo \$2                     |
| or \$16, \$10, \$2     | addu \$2, \$2, \$4           |
| nop                    | multu \$2, \$3               |
| nop                    | li \$24, -791642528          |
| bne \$16, \$10, skip8  | addiu \$22, \$24, 0          |
| nop                    | nop                          |
| addiu \$2, \$2, 1554   | -                            |
| skip8: sw \$2, 32(\$0) | nop<br>xori \$22, \$24, 6438 |
|                        |                              |
| mflo \$2               | bne \$24, \$22, skip12       |
| addu \$2, \$2, \$4     | nop                          |
| multu \$2, \$3         | nor \$2, \$2, \$24           |
| li \$25, 1977109191    | skip12: sw \$2, 48(\$0)      |
| addiu \$20, \$25, 0    | mflo \$2                     |
| nop                    | addu \$2, \$2, \$4           |
| nop                    | multu \$2, \$3               |
| addiu \$20, \$25, 9834 | li \$8, -911568785           |
| beq \$25, \$20, skip9  | addiu \$22, \$8, 0           |
| nop                    | nop                          |
| nor \$2, \$2, \$25     | addiu \$22, \$8, 17950       |
| skip9: sw \$2, 36(\$0) | nop                          |
| mflo \$2               | beq \$8, \$22, skip13        |
| addu \$2, \$2, \$4     | nop                          |
| multu \$2, \$3         | nor \$2, \$2, \$8            |
| 1110100 Was W          | ποι ψε, ψε, ψο               |

| 1. 40 00 70(00)         |                              |
|-------------------------|------------------------------|
| skip13: sw \$2, 52(\$0) | nop                          |
| mflo \$2                | bne \$29, \$25, skip17       |
| addu \$2, \$2, \$4      | nop                          |
| multu \$2, \$3          | nor \$2, \$2, \$29           |
| li \$21, 426530782      | skip17: sw \$2, 68(\$0)      |
| addiu \$8, \$21, 6622   | mflo \$2                     |
| ori \$8, \$21, 23640    | addu \$2, \$2, \$4           |
| nop                     | addu \$28, \$2, \$8          |
| nop                     | lui \$8, 64451               |
| bne \$21, \$8, skip14   | lui \$28, 64451              |
| nop                     | nop                          |
| nor \$2, \$2, \$21      | beg18: beq \$8, \$28, skip18 |
| skip14: sw \$2, 56(\$0) | addu \$8, \$0, \$0           |
| • • • • •               |                              |
| mflo \$2                | beq \$0, \$0, beg18          |
| addu \$2, \$2, \$4      | subu \$28, \$28, \$28        |
| multu \$2, \$3          | skip18: sw \$28, 72(\$0)     |
| li \$18, 704083205      | lui \$8, 64451               |
| addiu \$19, \$18, 28241 | nop                          |
| nop                     | lui \$28, 19666              |
| nop                     | beg19: bne \$8, \$28, skip19 |
| sll \$19, \$18, 14      | addu \$28, \$0, \$0          |
| beq \$18, \$19, skip15  | beq \$1, \$1, beg19          |
| nop                     | addu \$8, \$28, \$2          |
| nor \$2, \$2, \$18      | skip19: sw \$8, 76(\$0)      |
| skip15: sw \$2, 60(\$0) | li \$30, -1602503051         |
| mflo \$2                | mthi \$30                    |
| addu \$2, \$2, \$4      | li \$30, -1602503051         |
| multu \$2, \$3          | li \$23, 523843457           |
| li \$15, 1322704609     | nop                          |
| addiu \$11, \$15, 0     | nop                          |
| nop                     | mfhi \$23                    |
| addiu \$11, \$15, 25990 | beq \$30, \$23, skip20       |
| nop                     | nop                          |
| beq \$15, \$11, skip16  | sw \$30, 80(\$0)             |
| <u> </u>                | ,                            |
| nop                     | skip20: li \$13, -1153218862 |
| nor \$2, \$2, \$15      | mtlo \$13                    |
| skip16: sw \$2, 64(\$0) | li \$13, -1153218862         |
| mflo \$2                | li \$7, 638425955            |
| addu \$2, \$2, \$4      | nop                          |
| multu \$2, \$3          | mflo \$7                     |
| li \$29, -1891138629    | nop                          |
| addiu \$25, \$29, 1450  | bne \$13, \$7, skip21        |
| sll \$25, \$29, 26      | nop                          |
| nop                     | sw \$13, 84(\$0)             |
|                         |                              |

#### 六、思考题

#### 1、为什么需要有单独的乘除法部件而不是整合进 ALU? 为何需要有独立的 HI、 LO 寄存器?

因为乘法运算和除法运算在部件进行工作时需要耗费比正常 ALU 更多的时间,如果直接把乘除法部件整合进 ALU 中,会大大增加整个 ALU 的组合逻辑运算时间,从而导致整个 CPU 的时钟周期增长。

对于乘除法运算而言,乘法的结果是 64 位,除法则有 32 位的余数和 32 位的商,无法在一条指令中将其写入普通的寄存器堆。所以需要独立的 HI、LO 寄存器,来保存乘除法的运算结果。

#### 2、参照你对延迟槽的理解, 试解释"乘除槽"。

由于乘执行乘法的时间为 5 个 cycle(包含写入内部的 HI 和 LO 寄存器),执行除法的时间为 10 个 cycle, 所以在乘除法指令执行的同时, 其他乘除法指令不能再次进入乘除法部件。而在乘除法指令执行的过程中, 其他的不需要乘除法部件的指令可以继续执行, 所以为"乘除槽", 这也是需要有单独的乘除法部件而不是整合进 ALU 的好处。

# 3、为何上文文末提到的 Ib 等指令使用的数据扩展模块应在 MEM/WB 之后,而不能在 DM 之后?

1b 等指令使用的数据扩展模块是组合逻辑,如果设计在 DM 之后,会导致 M 级所需要的时间增加,进而增大时钟周期。而在 W 级,它的组合逻辑电路很少,空闲时间较多,所以加入数据扩展模块不会增大时钟周期。

#### 4、举例说明并分析何时按字节访问内存相对于按字访问内存性能上更有优势。 (Hint: 考虑 C 语言中字符串的情况)

在储存储存一个字符串的时候,因为字符串中的每个字符的大小只有1个字节,在按字节访问内存时,可以在满足需求的前提下大量节省空间,提高内存的利用率。而按字访问内存时,会造成大量的内存空闲,导致浪费,同时访问内存需要考虑内存地址与4的倍数关系,增加了运算操作。

# 5、如何概括你所设计的 CPU 的设计风格? 为了对抗复杂性你采取了哪些抽象和规范手段?

CPU 设计风格:

我在 P5 时使用的是规划者型的设计风格,但到了 P6 我改为了今年的新方法,采用暴力转发、随时转发,在保证后续指令需要使用值时,前序指令能及时将正确的运算结果转发给后续指令,不考虑指令的具体类型,只考虑寄存器的地址与写使能。

#### 对抗复杂性:

- 1、在 Tuse 和 Tnew 的生成中,将指令归类为 cal\_r, cal\_i, load, store, branch, j, jr, jal, jalr 这几种,并建立 Control Hazards 模块,统一生成 Tuse 和 Tnew。
  - 2、规范化命名,同时规定定义变量的位置,使变量能够被准确查找和修改。
  - 3、预留空闲的端口,在需要增加输入/输出时方便操作。

#### 6、你对流水线 CPU 设计风格有何见解?

流水线 CPU 的设计风格应该足够的直观易懂,方便后期纠错与修改,能够准确定位出错位置,简化增加指令的修改步骤。所有功能电路尽量模块化,命名与引用规范化,便于用工程化方法解决问题。

# 7、在本实验中你遇到了哪些不同指令组合产生的冲突?你又是如何解决的?相应的测试样例是什么样的?请有条理的罗列出来。(非常重要)

| 用例编    | 测试类       | 件的:           | 冲突位       | <u> </u>    | 吊里安)                                 |
|--------|-----------|---------------|-----------|-------------|--------------------------------------|
| 号      | 型         | m/J/16<br>  令 |           | <br>  冲突寄存器 | 测试序列                                 |
| ל<br>ק | 王         | ~             | 且         | 个人可行品       | addu \$3,\$1,\$2                     |
| 1      | R-M-RS    | R             | MEM       | rs          | addu \$5,\$1,\$2<br>addu \$5,\$3,\$4 |
|        |           |               |           |             |                                      |
| 2      | R-M-RT    | R             | MEM       | rt          | addu \$3,\$1,\$2                     |
|        |           |               |           |             | addu \$5,\$4,\$3                     |
| 0      | D W D0    | D             | MD        |             | addu \$3,\$1,\$2                     |
| 3      | R-W-RS    | R             | WB        | rs          | nop                                  |
|        |           |               |           |             | addu \$5,\$3,\$4                     |
|        |           |               |           |             | addu \$3,\$1,\$2                     |
| 4      | R-W-RT    | R             | WB        | rt          | nop                                  |
|        |           |               |           |             | addu \$5,\$4,\$3                     |
| 5      | I-M-RS    | 1             | MEM       | rs          | ori \$1,\$0,20                       |
|        |           |               |           |             | addu \$3,\$1,\$2                     |
| 6      | I-M-RT    |               | MEM       | rt          | ori \$1,\$0,20                       |
|        | 1 101 101 | '             | IVILIVI   | 10          | addu \$3,\$2,\$1                     |
|        | I-W-RS    | I             | WB        |             | ori \$1,\$0,20                       |
| 7      |           |               |           | rs          | nop                                  |
|        |           |               |           |             | addu \$3,\$2,\$2                     |
|        |           |               | WB        |             | ori \$1,\$0,20                       |
| 8      | I-W-RT    | 1             |           | rt          | nop                                  |
|        |           |               |           |             | addu \$3,\$2,\$3                     |
| 9      | lui-M-    | lui           | MEM       | r0          | lui \$1,20                           |
| 9      | RS        | lui           | IVIEIVI   | rs          | addu \$3,\$1,\$2                     |
| 10     | lui-M-    | 1:            | N 4 F N 4 | ret.        | lui \$1,20                           |
| 10     | RT        | lui           | MEM       | rt          | addu \$3,\$1,\$2                     |
|        | L: AA/    |               |           |             | lui \$1,20                           |
| 11     | lui-W-    | lui           | WB        | rs          | nop                                  |
|        | RS        |               |           |             | addu \$3,\$1,\$2                     |
|        | 1 ' 14/   |               |           |             | lui \$1,20                           |
| 12     | lui-W-    | lui           | WB        | rt          | nop                                  |
|        | RT        |               | , , ,     |             | addu \$3,\$2,\$1                     |
|        |           |               |           |             | lw \$1,0(\$2)                        |
| 13     | L-M-RS    | load          | MEM       | rs          | addu \$3,\$1,\$2                     |
|        |           |               |           |             | lw \$1,0(\$2)                        |
| 14     | L-M-RT    | load          | MEM       | rt          | addu \$3,\$2,\$1                     |
|        |           |               |           |             | αααα ψυ,ψε,ψε                        |

|    |          |      |      |    | lw \$1,0(\$2)    |
|----|----------|------|------|----|------------------|
| 15 | L-W-RS   | load | WB   | rs | nop              |
|    |          |      |      |    | addu \$3,\$1,\$2 |
|    |          |      |      |    | lw \$1,0(\$2)    |
| 16 | L-W-RT   | load | WB   | rt | nop              |
|    |          |      |      |    | addu \$3,\$2,\$1 |
|    |          |      |      |    | jal loop         |
| 17 | J-M-RS   | jal  | MEM  | rs | addu             |
|    |          |      |      |    | \$2,\$31,\$1     |
|    |          |      |      |    | jal loop         |
| 18 | J-M-RT   | jal  | MEM  | rt | addu             |
|    |          |      |      |    | \$2,\$1,\$31     |
|    |          |      |      |    | jal loop         |
| 19 | J-W-RS   | ial  | WB   | re | nop              |
| 19 | J-VV-K3  | jal  | VVD  | rs | addu             |
|    |          |      |      |    | \$2,\$31,\$1     |
|    |          |      |      |    | jal loop         |
| 20 | 1 W/ DT  | ial  | MD   | rt | nop              |
| 20 | J-W-RT   | jal  | WB   | rt | addu             |
|    |          |      |      |    | \$2,\$1,\$31     |
| 21 | ם ב סכ   | D    | EVE  |    | addu \$3,\$1,\$2 |
| 21 | R-E-RS   | R    | EXE  | rs | jr \$3           |
|    | R-M-RS   |      |      |    | addu \$3,\$1,\$2 |
| 22 |          | R    | MEM  | rs | nop              |
|    |          |      |      |    | jr \$3           |
|    |          |      |      |    | addu \$3,\$1,\$2 |
| 23 | R-W-RS   | R    | WB   | re | nop              |
| 23 | K-VV-K2  |      | VVD  | rs | nop              |
|    |          |      |      |    | jr \$3           |
| 24 | I-E-RS   | 1    | EXE  | rc | ori \$1,\$0,20   |
| 24 | 1-E-K3   |      |      | rs | jr \$1           |
|    |          |      |      |    | ori \$1,\$0,20   |
| 25 | I-M-RS   | 1    | MEM  | rs | nop              |
|    |          |      |      |    | jr \$1           |
|    |          |      |      |    | ori \$1,\$0,20   |
| 26 | I-W-RS   |      | WB   | re | nop              |
| 20 | 1-00-103 | '    | VVD  | rs | nop              |
|    |          |      |      |    | jr \$1           |
| 27 | lui-E-RS | lui  | EXE  | rs | lui \$1,20       |
| ۷۱ | iui-L-NO | TUT  | L/\L | 13 | jr \$1           |
|    | lui-M-   |      |      |    | lui \$1,20       |
| 28 |          | lui  | MEM  | rs | nop              |
|    | RS       |      |      |    | jr \$1           |

| 29 | lui-W-<br>RS | lui  | WB  | rs    | lui \$1,20<br>nop<br>nop<br>jr \$1    |
|----|--------------|------|-----|-------|---------------------------------------|
| 30 | L-E-RS       | load | EXE | rs    | lw \$1,0(\$2)<br>jr \$1               |
| 31 | L-M-RS       | load | MEM | rs    | lw \$1,0(\$2)<br>noo<br>jr \$1        |
| 32 | L-W-RS       | load | WB  | rs    | lw \$1,0(\$2)<br>noo<br>nop<br>jr \$1 |
| 33 | MD           | MF   | EXE | hi/lo | div \$1,\$2<br>mflo \$3<br>mfhi \$4   |